www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]1 引言多次重觸發(fā)技術(shù)應(yīng)用于多種場合,如一個(gè)30齒的齒輪,設(shè)齒輪嚙臺系數(shù)為1.2,若測量其中1齒多次嚙合時(shí)的應(yīng)力,則1齒的嚙合時(shí)間只占齒輪轉(zhuǎn)l圈時(shí)間的1.2/30,其余28.8/30的時(shí)間為空閑態(tài),而空閑態(tài)記錄無意義。為此開

1 引言

多次重觸發(fā)技術(shù)應(yīng)用于多種場合,如一個(gè)30齒的齒輪,設(shè)齒輪嚙臺系數(shù)為1.2,若測量其中1齒多次嚙合時(shí)的應(yīng)力,則1齒的嚙合時(shí)間只占齒輪轉(zhuǎn)l圈時(shí)間的1.2/30,其余28.8/30的時(shí)間為空閑態(tài),而空閑態(tài)記錄無意義。為此開發(fā)多次重觸發(fā)技術(shù),以齒應(yīng)力作為內(nèi)觸發(fā)信號,只記錄每次觸發(fā)后的有用信號,并具有負(fù)延遲,而不記錄空閑狀態(tài).直到占滿記錄裝置存儲空間,這樣可有效利用存儲空間,記錄更多的有用信號。

2 多次重觸發(fā)存儲測試系統(tǒng)總體設(shè)計(jì)

2.1 多次重觸發(fā)存儲測試系統(tǒng)工作原理

圖 1為多次重觸發(fā)存儲測試系統(tǒng)原理框圖,其工作原理:被測信號經(jīng)傳感器變?yōu)殡娦盘柡螅斎胫聊M調(diào)理電路,再經(jīng)放大濾波后輸入至A/D轉(zhuǎn)換器,將模擬信號轉(zhuǎn)換為數(shù)字信號,然后經(jīng)過FIFO傳輸給存儲器,計(jì)算機(jī)通過通信接口讀取數(shù)據(jù)。其中,該存儲測試系統(tǒng)的A/D轉(zhuǎn)換器的轉(zhuǎn)換和讀時(shí)鐘、FIFO及存儲器的讀寫時(shí)鐘、推地址時(shí)鐘均由CPLD控制產(chǎn)生。

 


2.2 負(fù)延遲的實(shí)現(xiàn)

動(dòng)態(tài)信息存儲要求真實(shí)有效地記錄有用信號,根據(jù)被測信號特點(diǎn),需記錄下觸發(fā)前信號在極短時(shí)間內(nèi)的數(shù)據(jù),這就要使用負(fù)延遲技術(shù)。負(fù)延遲也稱為提前傳輸,即將觸發(fā)信號的觸發(fā)采集時(shí)刻提前一段時(shí)間作為傳輸數(shù)據(jù)的起始點(diǎn)。該系統(tǒng)設(shè)計(jì)采用FIFO存儲器實(shí)現(xiàn)負(fù)延負(fù)延遲。觸發(fā)信號未到來時(shí),A/D轉(zhuǎn)換器輸出的數(shù)據(jù)不斷寫入FIFO存儲器中,A/D轉(zhuǎn)換器轉(zhuǎn)換的數(shù)據(jù)不斷刷新FIFO存儲器的內(nèi)容。一旦觸發(fā)信號到來,數(shù)據(jù)則開始從FIFO寫入存儲器。

2.3 主要器件選型

該系統(tǒng)設(shè)計(jì)選用AD7492型A/D轉(zhuǎn)換器。該器件為12位高速、低功耗、逐次逼近式A/D轉(zhuǎn)換器。在5 V電壓,速率為1 MS/s時(shí),其平均電流僅1.72 mA,功耗為8.6 mW;在5 V電壓和500 kS/s數(shù)據(jù)傳輸速率下,消耗電流1.24 mA,因此,該器件能夠滿足系統(tǒng)低功耗要求。由于該系統(tǒng)設(shè)計(jì)的存儲器總體容量為512 KB,因此選用l片容量為512 KB的N08T163型存儲器。并通過靜態(tài)存儲器時(shí)序配合實(shí)現(xiàn)自制的FIFO存儲器,功耗約為同類FIFO存儲器的1/10。系統(tǒng)設(shè)計(jì)的負(fù)延遲記錄l KB,選用128 KB容量的N02L163WC2A型存儲器。針對存儲測試系統(tǒng)功耗低,體積小,且控制邏輯較復(fù)雜的因素,MAX7000B系列的 EPM7128BTCl44-4型CPLD作為控制器。該器件是高性能,低功耗的CMOS型CPLD,2500個(gè)可用邏輯門電路,引腳到引腳的傳輸延時(shí)為 4.0 ns,系統(tǒng)工作頻率高達(dá)243.9 MHz。

3 CPLD控制電路的設(shè)計(jì)

基于CPLD的多次重觸發(fā)存儲測試系統(tǒng)主要由A/D轉(zhuǎn)換器、存儲器、FIFO和控制器CPLD等組成,其中CPLD控制電路由時(shí)鐘、多次重觸發(fā)、FIFO地址發(fā)生、存儲器地址發(fā)生、存儲器計(jì)滿,電源管理和計(jì)算機(jī)通信等模塊組成,如圖2所示。

 


3.1 控制電路各模塊功能

(1)電源管理模塊 該模塊主要控制系統(tǒng)功耗。當(dāng)系統(tǒng)處于休眠狀態(tài)時(shí),只有Vcc對CPLD供電;當(dāng)系統(tǒng)進(jìn)入正常工作狀態(tài)時(shí),Vcc,VDD和VEE同時(shí)供電,晶振工作,當(dāng)采樣結(jié)束,系統(tǒng)關(guān)閉VEE,模擬部分進(jìn)入休眠狀態(tài),晶振停止工作。該模塊能夠滿足系統(tǒng)低功耗要求。

(2) 時(shí)鐘模塊 晶振提供的4 MHz信號經(jīng)4個(gè)二分頻器,分別得到2 MHz、1 MHz、500 kHz和250 kHz的時(shí)鐘信號,由這些信號組合得到A/D轉(zhuǎn)換器的采樣信號convst、FIFO的寫信號、A/D轉(zhuǎn)換器的讀信號ffwr_adread以及FIFO 的推地址信號ff_dz,均為250 kHz。

(3)多次重觸發(fā)模塊 當(dāng)外界多次重觸發(fā)信號m_tri到來后。經(jīng)D觸發(fā)器產(chǎn)生的open信號變?yōu)楦唠娖?,?jì)數(shù)器開始計(jì)數(shù)時(shí)鐘信號ff_dz,每計(jì)8 KB后停止計(jì)數(shù),并產(chǎn)生清零信號clr對open信號清零,等待下次觸發(fā)信號。由時(shí)鐘信號ff_dz和open信號控制產(chǎn)生的時(shí)鐘信號clkl作為寫存儲器時(shí)的推地址信號和寫信號,open信號取反后接至存儲器使能端。

(4)FIFO地址發(fā)生模塊CPLD對FIFO的地址控制由時(shí)鐘模塊ff_dz信號產(chǎn)生,在時(shí)鐘信號ff_dz的下降沿開始推FIFO地址。

(5) 存儲器地址發(fā)生模塊 多次重觸發(fā)模塊產(chǎn)生clkl信號作為存儲器的推地址信號m_dz推地址,將轉(zhuǎn)換數(shù)據(jù)寫入存儲器,寫滿8 KB后停止寫操作,等待下次觸發(fā)信號。存儲器存滿512。KB后停止推地址和寫操作,等待計(jì)算機(jī)讀數(shù)。讀數(shù)時(shí),計(jì)算機(jī)每向CPLD發(fā)送1個(gè)讀數(shù)脈沖,地址信號向前推進(jìn)1位,CPLD就從存儲器中對應(yīng)的地址單元讀取1個(gè)數(shù)據(jù)。

(6)存儲器計(jì)滿模塊 當(dāng)多次重觸發(fā)信號m_tri到來后,open信號變?yōu)楦唠娖?,?jì)滿8 KB后變?yōu)榈碗娖?,等待下次觸發(fā)信號。因此用計(jì)數(shù)器計(jì)數(shù)open信號下降沿,計(jì)滿64個(gè)后存儲器滿信號tc變?yōu)楦唠娖健?/p>

3.2 CPLD總體控制電路仿真及分析

圖 3為CPLD總體控制電路仿真圖。圖3中觸發(fā)信號m_tri產(chǎn)生3次,由nopen信號看出存儲器選通3次,由存儲器地址信號m_addr的變化可看出存儲器記錄每個(gè)觸發(fā)信號8 KB,并不斷更新FIFO的數(shù)據(jù)。第1個(gè)觸發(fā)信號m_tri到來后,nopen信號變?yōu)榈碗娖郊催x通存儲器。這時(shí)產(chǎn)生存儲器的推地址信號和寫信號m_dz 信號,并且在下降沿時(shí)將推地址給存儲器,存儲器在低電平期間進(jìn)行寫操作。觸發(fā)信號m_tri到來后計(jì)滿8 KB,nopen信號產(chǎn)生高電平不選通存儲器,且存儲器的推地址信號和寫信號m_dz變?yōu)楦唠娖健?/p>

 


4 實(shí)驗(yàn)驗(yàn)證

通過實(shí)驗(yàn)驗(yàn)證該測試系統(tǒng)功能。實(shí)驗(yàn)中給測試系統(tǒng)加載8次觸發(fā)信號,連續(xù)采集8次。由于該系統(tǒng)設(shè)計(jì)最多可以采樣64次,如果重觸發(fā)信號次數(shù)未達(dá)到64次,需手動(dòng)給測試儀一個(gè)強(qiáng)制讀數(shù)信號使得儀器采樣結(jié)束。多次重觸發(fā)信號8次有效后,手動(dòng)強(qiáng)制讀數(shù)信號使得儀器結(jié)束采樣,通過上位機(jī)軟件判斷采集到的波形幅值和手動(dòng)調(diào)節(jié)的幅值是否對應(yīng)。若對應(yīng),表明系統(tǒng)采樣正常。

實(shí)驗(yàn)步驟:測試儀接通電源,此時(shí)測試儀采樣狀態(tài)指示燈的紅燈亮,和計(jì)算機(jī)接上編程讀數(shù)線,打開編程界面,設(shè)置多次重觸發(fā)的采樣頻率,其他選項(xiàng)均采用默認(rèn)設(shè)置,編程完成后,拔掉編程讀數(shù)線,測試儀上電(ON=0),紅燈開始閃爍,將電荷校準(zhǔn)儀的輸出接到測試儀面板上的通道端,設(shè)置電荷校準(zhǔn)儀的輸出波形為正弦波,電荷量為2 000 PC,輸出信號,給系統(tǒng)一個(gè)觸發(fā)信號(M_TRI=1),紅燈閃爍一段時(shí)間后停止閃爍,表明系統(tǒng)第一次采樣完成,這時(shí)調(diào)節(jié)電荷校準(zhǔn)儀的輸出電荷量為4 000 PC。再給系統(tǒng)一個(gè)觸發(fā)信號,重復(fù)前面過程,每次采樣完成后改變電荷量,直到綠燈亮,和計(jì)算機(jī)連上編程讀數(shù)線,通過上位機(jī)軟件讀取數(shù)據(jù),待數(shù)據(jù)讀取完畢,測試儀掉電(OFF=0),斷開測試儀電源。圖4為多次重觸發(fā)波形。對圖4中的數(shù)據(jù)進(jìn)行轉(zhuǎn)換和處理得到實(shí)測的電荷量值如表1所示,從表1看出,采集到的波形幅值與調(diào)節(jié)的順序一致,系統(tǒng)設(shè)計(jì)符合要求。

 


 


5 結(jié)論

本文設(shè)計(jì)的基于CPLD的多次重觸發(fā)存儲測試系統(tǒng)性能較穩(wěn)定,測量精度較高,能在高沖擊等惡劣環(huán)境下正常工作,并且滿足系統(tǒng)的低功耗、微型化要求,實(shí)現(xiàn)不失真采樣存儲信號。此系統(tǒng)能夠?qū)崟r(shí)記錄多次重觸發(fā)信號,每次信號的記錄均有負(fù)延遲,讀取數(shù)據(jù)時(shí),無需程序調(diào)整,即可準(zhǔn)確復(fù)現(xiàn)記錄波形,因此存儲測試技術(shù)在多個(gè)瞬態(tài)信號的測量中具有廣闊前景。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

傳感器模塊能實(shí)現(xiàn)便捷無接觸的后備箱或側(cè)滑門開啟,適配各種車輛架構(gòu) 該24 GHz雷達(dá)傳感器可集成于保險(xiǎn)杠或底盤上,并通過特定的手勢或腳部動(dòng)作觸發(fā)響應(yīng) 已為多家歐洲主流車企啟動(dòng)量產(chǎn)交付 德國布爾2025...

關(guān)鍵字: 傳感器 BSP 觸發(fā) 保險(xiǎn)杠

北京 2025年6月9日 /美通社/ -- 2025年6月5日,國家知識產(chǎn)權(quán)局官網(wǎng)發(fā)布了《關(guān)于第二十五屆中國專利獎(jiǎng)授獎(jiǎng)的決定》(國知發(fā)運(yùn)字〔2025〕20號)。同方威視"一種行李物品CT安檢系統(tǒng)及其探測器裝置...

關(guān)鍵字: BSP 探測器 智能機(jī) 系統(tǒng)設(shè)計(jì)

超市水果識別主要依賴人工,計(jì)算機(jī)視覺成為一種解決方案。然而目前仍面臨部分水果識別精度低、終端設(shè)備部署困難、誤識別圖片難處理等挑戰(zhàn)。因此,文章基于深度學(xué)習(xí)對移動(dòng)端水果識別進(jìn)行研究,旨在替代人工識別。首先文章構(gòu)建了包含49種...

關(guān)鍵字: 水果識別 數(shù)據(jù)集構(gòu)建 改進(jìn)注意力機(jī)制 ViT 系統(tǒng)設(shè)計(jì) 模型權(quán)重自更新

為增進(jìn)大家對示波器的認(rèn)識,本文將對示波器測量時(shí)的誤差以及示波器觸發(fā)類型予以介紹。

關(guān)鍵字: 示波器 指數(shù) 觸發(fā)

新3U服務(wù)器支持最多18個(gè)GPU,搭載雙Intel? Xeon? 6900系列P核處理器 加利福尼亞州圣何塞2024年10月10日 /美通社/ -- Super Micro...

關(guān)鍵字: MICRO SUPER 人工智能 系統(tǒng)設(shè)計(jì)

經(jīng)過優(yōu)化的 EDA 和 IP 全面解決方案為臺積公司 N2 和 A16 工藝帶來強(qiáng)化的計(jì)算性能、功耗和工程生產(chǎn)力 摘要: 由Synopsys.ai賦能、可投入生產(chǎn)的人工智能驅(qū)動(dòng)EDA流程面向N2工藝可實(shí)現(xiàn)全球領(lǐng)...

關(guān)鍵字: 人工智能 晶體管 系統(tǒng)設(shè)計(jì) 芯片

數(shù)字可編程變頻電源是一種能夠根據(jù)用戶需求調(diào)整輸出電壓和頻率的電源設(shè)備。它在工業(yè)生產(chǎn)和實(shí)驗(yàn)室研究等領(lǐng)域中被廣泛使用。

關(guān)鍵字: 單片機(jī) 可編程電源 系統(tǒng)設(shè)計(jì)

正弦信號發(fā)生器是一種用于產(chǎn)生正弦波信號的電子設(shè)備,廣泛應(yīng)用于通信、測試和測量等領(lǐng)域。該發(fā)生器主要由兩部分組成:正弦波信號發(fā)生器和調(diào)頻、調(diào)相、鍵控等信號產(chǎn)生部分。

關(guān)鍵字: 正弦波信號發(fā)生器 CPLD

電機(jī)測試系統(tǒng)是一種用于評估電機(jī)性能和質(zhì)量的重要工具。通過對電機(jī)進(jìn)行全面的測試,可以確保其能夠在各種條件下安全、可靠地運(yùn)行。本文將詳細(xì)介紹電機(jī)測試系統(tǒng)的定義以及一些常見的設(shè)計(jì)方案。

關(guān)鍵字: 電機(jī) 工具 測試系統(tǒng)

CPLD(可編程邏輯器件)無刷直流電機(jī)驅(qū)動(dòng)設(shè)計(jì)是一種基于硬件可編程邏輯電路的電機(jī)驅(qū)動(dòng)方法。CPLD無刷直流電機(jī)驅(qū)動(dòng)設(shè)計(jì)的主要目的是實(shí)現(xiàn)高效率、高可靠性和精確控制。以下是CPLD無刷直流電機(jī)驅(qū)動(dòng)設(shè)計(jì)及原理的一些基本信息:

關(guān)鍵字: 無刷直流電機(jī) CPLD 可編程邏輯電路
關(guān)閉