1. 引言 隨著FPGA的設(shè)計(jì)速度和容量的明顯增長(zhǎng),當(dāng)前流行的FPGA芯片都提供高速總線,例如DDR內(nèi)存總線,PCI-X總線、SPI總線;針對(duì)超高速的數(shù)據(jù)傳輸,F(xiàn)PGA通過集成SerDes提供高速串行IO,支持各種諸如PCI-E、
電路設(shè)計(jì)軟件在電路設(shè)計(jì)過程中扮演著重要角色,一款好的電路設(shè)計(jì)軟件更能為用戶提供極大的便捷性。那么,目前哪些電路設(shè)計(jì)軟件可以被成為良心之作呢?在本文中,小編將給出4款個(gè)人偏好的電路設(shè)計(jì)軟件,以供大家參考。
Cadence 宣布推出其最新版Cadence? Allegro? 與 OrCAD?印刷電路(PCB) 軟件,它擁有的全新功能與特性能夠提高PCB工程師的績(jī)效與效率。Allegro與OrCAD PCB Design 16.3版本為PCB工程師帶來了極大的新優(yōu)勢(shì),包括改進(jìn)終端
在FPGA中,動(dòng)態(tài)相位調(diào)整(DPA)主要是實(shí)現(xiàn)LVDS接口接收時(shí)對(duì)時(shí)鐘和數(shù)據(jù)通道的相位補(bǔ)償,以達(dá)到正確接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r)系列中是沒有的。本文主
摘要 設(shè)計(jì)一種以FPGA和EZ-USB FX2為核心的高速數(shù)據(jù)采集和傳輸系統(tǒng)。該系統(tǒng)以FPGA為數(shù)據(jù)采集和數(shù)據(jù)傳輸?shù)臉蛄?,由A/D轉(zhuǎn)換器采集的數(shù)據(jù)在經(jīng)過FPGA后,傳輸給EZ-USB FX2的內(nèi)部端點(diǎn),最后由EZ-USB FX2傳輸給上位機(jī)。論文
摘 要: 介紹一種在工礦監(jiān)視系統(tǒng)中采用FPGA實(shí)現(xiàn)視頻數(shù)據(jù)實(shí)時(shí)采集和顯示的設(shè)計(jì)方案。系統(tǒng)中采用FPGA和視頻解碼器實(shí)現(xiàn)了高速連續(xù)的視頻數(shù)據(jù)采集與處理。處理后的視頻信號(hào)通過VGA格式轉(zhuǎn)換,可以在現(xiàn)場(chǎng)VGA顯示器
摘要:針對(duì)盲人日常行動(dòng)的不方便,提出一種基于單片機(jī)的超聲波導(dǎo)盲系統(tǒng)的設(shè)計(jì)方案,詳細(xì)介紹設(shè)計(jì)的硬件部分。該系統(tǒng)利用C8051F060為核心硬件,主要包括超聲波發(fā)送、接收以及信號(hào)處理三部分,能夠識(shí)別出34 cm~3 m內(nèi)的
引 言 電動(dòng)機(jī)是各類數(shù)控機(jī)床的重要執(zhí)行部件。要實(shí)現(xiàn)對(duì)電動(dòng)機(jī)的精確位置控制,轉(zhuǎn)子的位置必須能夠被精確的檢測(cè)出來。光電編碼器是目前最常用的檢測(cè)器件。光電編碼器分為增量式、絕對(duì)式和混合式。其中,增量式以
例:在波形圖表中顯示W(wǎng)aveform Graph.vi中的波形。 (1)顯示正弦曲線。 利用For循環(huán)產(chǎn)生在0-2π之間均勻分布的100個(gè)正弦曲線數(shù)據(jù)點(diǎn),在循環(huán)結(jié)構(gòu)框內(nèi),將這些數(shù)據(jù)點(diǎn)一一輸入波形圖表中,選擇函數(shù)選板中“編輯→定時(shí)→
a583307414
sendmo
asdasdasf
XD茂茂
cindy123456
2454347030
DYQ26
zyd4957
18713271819cxy
1994089340
rainbow9527
anpengaimao
王洪陽
zrddyhm
zh1812
dongliuwei
senlenced
年華2
lyz0609
dianzizhilu
lzdestiny
龍象
changlele
skyking1
新手編程
復(fù)制忍者
dsysd
歸途2018
zbby
小黑智