www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 電源 > 數(shù)字電源
[導(dǎo)讀]LatticeXP2器件包括基于查找表(LUT)的 FPGA以及非易失閃存單元(flexiFLASH)。LatticeXP2系列器件的LUT從5K到40K,分布是RAM從10K到83Kb,EBR SRAM從166Kb到885Kb,EBR SRAM區(qū)塊從9到48個(gè),sysDSP從3個(gè)到8個(gè),18x

LatticeXP2器件包括基于查找表(LUT)的 FPGA以及非易失閃存單元(flexiFLASH)。LatticeXP2系列器件的LUT從5K到40K,分布是RAM從10K到83Kb,EBR SRAM從166Kb到885Kb,EBR SRAM區(qū)塊從9到48個(gè),sysDSP從3個(gè)到8個(gè),18x18乘法器從12個(gè)到32個(gè),可用的I/O從172個(gè)到540個(gè),GPLL從2個(gè)到4個(gè)。工作電壓1.2V,主要用在對(duì)成本敏感的市場(chǎng)如消費(fèi)類電子,汽車電子,醫(yī)療和工業(yè),網(wǎng)絡(luò)和計(jì)算。

LatticeXP2主要特性:



LatticeXP2系列產(chǎn)品:


圖1。LatticeXP2-17器件簡(jiǎn)化方框圖(頂視圖)

LatticeXP2 devices are ideal for a variety of applications in cost sensitive markets such as Consumer, Automotive, Medical & Industrial, Networking and Computing

LatticeXP2標(biāo)準(zhǔn)評(píng)估板

LatticeXP2 Standard Evaluation Board

The LatticeXP2™ Standard Evaluation Board provides a convenient platform to evaluate, test and debug user designs. The board features a LatticeXP2-17 FPGA in a 484 fpBGA package. The LatticeXP2 I/Os are connected to a rich variety of interfaces described later in this document.

This document (including the schematics in the appendix) describes LatticeXP2 Standard Evaluation Boards marked as Rev 000. This marking can be seen on the etching on the back of the printed circuit board, under the Lattice Semiconductor logo.

The LatticeXP2 is a third-generation non-volatile FPGA device. It combines a Look-up Table (LUT) based FPGA fabric with Flash Non-volatile cells in a flexiFLASH™ architecture. The flexiFLASH approach provides benefits such as instant-on, small footprint, on chip storage with FlashBAK™ embedded block memories and Serial TAG memory and design security. The LatticeXP2 also supports live updates with TransFR™, 128-bit AES Encryption and Dual-Boot technologies. The LatticeXP2 devices include LUT-based logic, distributed and embedded memory, Phase Locked Loops (PLLs), pre-engineered source synchronous I/O and enhanced sysDSP™ blocks.

圖2。LatticeXP2標(biāo)準(zhǔn)評(píng)估板外形圖

LatticeXP2標(biāo)準(zhǔn)評(píng)估板主要特性:

LatticeXP2 Standard Evaluation Board featuring

LatticeXP2-17 FPGA in 484fpBGA package (LFXP2-17E-6F484C)

On-board Asynch SRAM memory (256Kx32 providing 1Mbyte)

A/D converter (Burr Brown ADS7842)

D/A converter (Burr Brown DAC7617)

10K digital POT

RS232 DB9 "female" connector

Compact Flash connector

8-bit switch

8 general purpose LEDs

4 push-button switches

7-segment LED

Built-in USB download capability (includes MachXO device)

Selectable I/O voltage

SMA connectors for clock and general purpose I/O

PAC607 power manager

on-board oscillator (dip socket)

Proto/test area

SPI flash memory for alternate configuration

Power via Bellnix DC power control modules

LCD connector

圖3。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(1)

圖4。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(2):電源和配置[!--empirenews.page--]

圖5。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(3):Bank 0-3

圖6。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(4):Bank 4-7

圖7。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(5):可編程接口

圖8。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(6):旁路電容

圖9。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(7):外設(shè)和時(shí)鐘輸入

圖10。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(8):D/A,A/D,7段和RS232

圖11。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(9):緊湊閃存,LVDS,開(kāi)關(guān)和LCD

圖12。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(10):異步SRAM

圖13。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(11):原型柵格[!--empirenews.page--]

圖14。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(12):電源管理

圖15。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(13):1.2V和電源

圖16。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(14):3.3V電源轉(zhuǎn)換器

圖17。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(15):可調(diào)整電源

圖18。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(16):USB下載PHY

圖19。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(17):MachXO電源

圖20。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(18):MachXO Bank 0-3

圖21。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(19):MachXO Bank 4-7

圖22。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(20):布置方案

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

最近為什么越來(lái)越多的研究開(kāi)始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來(lái)什么神奇效果呢?原來(lái),F(xiàn)PGA擁有大量的可編程邏輯資源,相對(duì)于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點(diǎn),是GPU無(wú)法比擬的;同時(shí)...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬(wàn)象,我們今天來(lái)看看在音樂(lè)科技領(lǐng)域及醫(yī)療照護(hù)的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

強(qiáng)大的產(chǎn)品可降低信號(hào)噪音并提高分辨率與動(dòng)態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項(xiàng)目采用以太網(wǎng)通信,實(shí)踐起來(lái)有些奇怪,好像設(shè)計(jì)成只能應(yīng)答某類計(jì)算機(jī)的ICMP(ping)命令, 某類計(jì)算機(jī)指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識(shí)別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國(guó)外廠商的FPGA芯片價(jià)格飆升,由于價(jià)格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國(guó)產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險(xiǎn),用一片少一片,了解到國(guó)產(chǎn)FPGA發(fā)展的也不錯(cuò),完全自...

關(guān)鍵字: FPGA 芯片 EDA

本篇是FPGA之旅設(shè)計(jì)的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對(duì)溫濕度傳感器DHT11進(jìn)行采集,而且兩者的數(shù)據(jù)采集過(guò)程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計(jì)的第十三例啦,本例是一個(gè)綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過(guò)FPGA采集DS18B20傳感器的溫度值。

關(guān)鍵字: FPGA DS18B20傳感器

這是FPGA之旅設(shè)計(jì)的第九例啦?。?!本例將介紹如何使用FPGA驅(qū)動(dòng)OLED屏幕,并在接下來(lái)的幾例中,配合其它模塊,進(jìn)行一些有趣的綜合實(shí)驗(yàn)。由于使用的OLED屏是IIC接口的,對(duì)IIC接口不是很清楚的,可以參考第五例的設(shè)計(jì)...

關(guān)鍵字: FPGA OLED屏幕

這是FPGA之旅設(shè)計(jì)的第十例啦,在上一例中,已經(jīng)成功驅(qū)動(dòng)了OLED屏幕,本例將結(jié)合上一例,以及第四例多bytes串口通信做一個(gè)有趣的例程。

關(guān)鍵字: FPGA OLED屏 串口

數(shù)字電源

15504 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉