www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 電源 > 數字電源
[導讀]引 言數字相關器作為軟件無線電的典型應用,在擴頻通信中成為必不可少的技術。在傳統(tǒng)的擴頻通信中,采用模擬器件(如:聲表面波器) 來實現(xiàn)解擴單元,而用數字相關器可以增加系統(tǒng)的靈活性和穩(wěn)定性,因此,對數字相關器

引 言

數字相關器作為軟件無線電的典型應用,在擴頻通信中成為必不可少的技術。在傳統(tǒng)的擴頻通信中,采用模擬器件(如:聲表面波器) 來實現(xiàn)解擴單元,而用數字相關器可以增加系統(tǒng)的靈活性和穩(wěn)定性,因此,對數字相關器的研究具有較大的意義。本文采用DSP+FPGA 的結構,一方面使設計更加靈活,同時也降低了生產的代價。從通用性上考慮,本文采用零中頻的采樣系統(tǒng)。提出接收端如何正確地把信道中的模擬信號通過正確的零中頻采樣及數字相關器后恢復成數字信號。本文給出了數字相關的算法及仿真結果,用DSP+FPGA 實現(xiàn)的算法流程圖,最后給出了系統(tǒng)的實測結果。

解擴算法簡介

發(fā)端的信號模型
對于數字信號,將其分別投影到I ,Q 兩路正交信號,其特征相同,因此這里僅對I 路信號進行分析,同理可得出Q 路信號。

I 路基帶信息經信道編碼后,速率為3.103 kb/s ,碼元間隔為323 μs , 然后進行PN 碼擴頻, PN 碼的長度為1 023 ,速率為3.174 Mcps ,因此,擴頻后I 路基帶碼片的速上升為3.174 Mcps ,擴頻增益為30 dB。信號可表示為:

其中an=±1 ,n ∈(0 ,∞) 為信息碼, ck 為擴頻碼, gTb (t) 為矩形脈沖, Tb = 310 ns (此處未考慮脈沖成型,通常應采用升余弦脈沖) 。

相關峰捕獲及同步判決算法分析及數學推導
在收端,先對收到的QPSK 信號進行解調,解調采用相干解調的方式,首先對模擬基帶波形采樣,對得到的數據流進行滑動相關,得到一個相關值。由于PN 碼的固有特性,當本地PN 碼與數據流中的相關碼對齊時(同步) ,便可得到很高的相關峰,而沒有對齊時(未同步) ,得到的相關值很小,這種特性一方面降低了系統(tǒng)誤判的可能性,另一方面也提高了系統(tǒng)的抗干擾性能。解調解擴的相應框圖如圖1 所示。

圖1  收端解擴解調模型

假設信道是高斯白噪聲信道,只存在時延,高斯白噪聲,沒有多徑擴展,則收到的信號r( t) 與發(fā)端的信號s( t)存在以下的關系:

此處,τ為信道傳播時延, n( t) 為信道噪聲。經過本地載波相乘后,可得r′I ( t) 表達式如下:

  由于本地載波是接收到的信號經過鎖相環(huán)提取的,故信道時延帶來的載波時延也能被捕獲,故用cos ωc( t - τ)來表示本地載波。

r′I ( t) 經過一低通濾波器, 得到r I ( t) , 為討論方便,假設低通濾波器能濾除二倍頻分量,同時通帶內的相應為常數2 。

  由此可見,在理想情況下,可將發(fā)端I 路的信號得到恢復,事實上已經完成了解調任務。接下來就是AD 采樣,在這里把AD 采樣的速率設定為切普碼率的4 倍,相當于在做相關時,有4 路信號可供計算,這樣做的好處是每次優(yōu)選最好的一路,提高接收性能。事實上,采樣率越高對于性能的提高越有好處,但是不能無限度地提高,因為后端的數字器件有一個處理能力的限制。由于4 路采樣信號在數字解擴模塊的處理是相互獨立的,所以這里只對一路采樣信號進行研究。由于只對一路信號進行研究,所以采樣率Ts 可等效為切普速率, 本系統(tǒng)中Ts =1/3.1M。

[!--empirenews.page--]

特點,互相關值很小。由上式可見,第二項是影響誤判的主要因素,此處對于誤碼率的討論不同于一般意義的QPSK+擴頻方式,因此將采用仿真的方式對誤碼率進行討論。

利用計算機仿真,可得到高斯噪聲下的誤碼率曲線如圖2 所示。從仿真結果看,當SNR ≥- 20 dB 時,滿足語音通信(BER ≤10-3 ) 的要求;當SNR ≥- 14 dB 時,滿足數據通信(BER ≤10-6 ) 的要求。

圖2  高斯信道的誤碼性能

算法在DSP+FPGA 系統(tǒng)中的實現(xiàn)

由于數字相關模塊主要由FPGA 和DSP 來完成,因此主要的算法將嵌入進這兩個芯片中。

DSP+FPGA 系統(tǒng)的最大優(yōu)點是結構靈活,有較強的通用性,適合于模塊化設計,從而能夠提高算法效率;同時其開發(fā)周期較短,系統(tǒng)容易維護和擴展,適合實時信號處理。

實時信號處理系統(tǒng)中,低層的信號預處理的數據量大,對處理速度的要求高,但運算結構相對比較簡單,適用于FPGA 執(zhí)行硬件實現(xiàn),這樣能同時兼顧速度和靈活性。高層處理算法的特點是所處理的數據量較低層算法少,但算法的控制結構復雜,適用于運算速度高、尋址方式靈活、選用通信機制強大的DSP 芯片來實現(xiàn)。

DSP+FPGA 系統(tǒng)的核心由DSP 芯片和可重構器件FPGA 組成。另外還包括一些外圍的輔助電路,如存儲器、先進先出( FIFO) 器件及FLASH ROM 等。FPGA 電路與DSP 相連,利用DSP 處理器強大的I/O 功能實現(xiàn)系統(tǒng)內部的通信。從DSP 角度看,F(xiàn)PGA 相當于他的宏功能協(xié)處理器。外圍電路輔助核心電路進行工作。DSP 和FPGA 各自帶有RAM ,用于存放處理過程所需要的數據及中間結果。FLASH ROM 中存儲了DSP 執(zhí)行程序和FPGA 的配置數據。先進先出( FIFO) 器件則用于實現(xiàn)信號處理中常用到的一些操作,如延遲線、順序存儲等。

在本系統(tǒng)的設計中,DSP 采用TI 公司的C5409A ,同時采用SPANSION 公司的AM29LV200BT 作為DSP 的外掛FLASH ,存放相應的程序; FPGA 采用的是Xilinx 公司的XCV600E ,同時采用Xilinx 公司的XC18V00 作為專用配置芯片,存放FPGA 程序;在FPGA 中將進行FIFO 的設計,DSP 通過對FIFO 的讀取來實現(xiàn)兩塊芯片間的通信。

總體的算法分為FPGA 和DSP 部分: FPGA 的算法主要包含的功能是,產生AD 采樣時鐘,接收AD 數據,滑動相關,F(xiàn)IFO 構成及DSP 中斷產生;DSP 含有:同步算法,判決算法。

以下是算法在各芯片中的嵌入分配示意圖,如圖3所示。

圖3  算法在各芯片中的嵌入示意圖

FPGA 和DSP 兩部分的算法必須協(xié)同運行,他們之間的關系是:FPGA 的算法由時鐘來驅動,每個時鐘到來時,他都要進行相應的數據接收,滑動相關,將相關值推入FIFO 的操作,當他將FIFO 置到一定程度時,則向DSP 發(fā)中斷信號;DSP 的程序在大部分時間處于一種循環(huán)等待的狀態(tài),而他一收到FPGA 的中斷,則進行響應,先將FIFO 里面的若干數據讀出,然后進行相應的中斷處理,由DSP 完成同步處理,相關判決并實現(xiàn)基帶通信??偟牧鞒虉D如圖4 所示。

系統(tǒng)的運行的實測性能

正常通信時,誤碼率穩(wěn)定在1*10-5 。高斯噪聲干擾(未解擴解調前加干擾) ,語音信號正常通信(誤碼率≤1×10-3 ) 的信干比:-17dB。在抗干擾方面,對于非瞄準式單頻干擾語音信號的正常通信(誤碼率≤1×10-3 ) 的信干比:-14~-2dB(隨頻點有差異) ;而對于瞄準式單頻干擾當達到- 12 dB 時,仍能繼續(xù)保持語音通信。

圖4  FPGADSP 流程圖 

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會議、直播和游戲語音交流的普及,高質量的音頻輸入設備變得越來越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I/O于一顆芯片的xcore處理器...

關鍵字: AI DSP MCU

在數字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內窺鏡泛指經自然腔道或人工孔道進入體內,并對體內器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內...

關鍵字: 微創(chuàng) 3D內窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內容和顯示控制命令 , 通過命令解釋和數據轉換 , 生成LED顯示屏所需要的數據信號和同步的控制信號— 數據、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

多DSP集群的實時信號處理系統(tǒng),通信拓撲的優(yōu)化直接決定任務調度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對集群性能的影響尤為顯著。以無線基站、雷達陣列等典型應...

關鍵字: DSP 通信拓撲優(yōu)化

隨著5G網絡普及與物聯(lián)網設備爆發(fā)式增長,邊緣計算正從概念驗證走向規(guī)模化部署。據IDC預測,2025年全球邊緣數據量將占總體數據量的50%,這對邊緣節(jié)點的實時處理能力提出嚴苛要求。在此背景下,AI加速器的DSP化趨勢與可重...

關鍵字: AI加速器 DSP

在工業(yè)控制領域,數字信號處理器(DSP)的性能直接決定了系統(tǒng)的實時控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長期以來在全球工業(yè)控制市場占據絕對領導地位,廣泛應用于能源、電...

關鍵字: TI C2000 DSP 格見半導體 芯來 RISC-V 工控

2025年7月16日 – 專注于引入新品的全球電子元器件和工業(yè)自動化產品授權代理商貿澤電子 (Mouser Electronics) 持續(xù)供貨Texas Instruments (TI) 的新產品和解決方案。作為一家授權...

關鍵字: 線性穩(wěn)壓器 柵極驅動器 DSP
關閉