www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]根據(jù)線陣CCD 圖像檢測(cè)和識(shí)別系統(tǒng)的要求,分析線陣CCD 圖像與子圖像的位置關(guān)系,采用“圖像轉(zhuǎn)置緩沖區(qū)”和讀寫狀態(tài)機(jī)的處理方式,設(shè)計(jì)基于FPGA 的線陣CCD 子圖像提取模塊,具有FPGA 資源占用少、邏輯清晰的特點(diǎn)。用MATLAB 和Modelsim 軟件進(jìn)行聯(lián)合仿真,驗(yàn)證了設(shè)計(jì)的正確性。

0 引言

在工業(yè)生產(chǎn)自動(dòng)化系統(tǒng)中,通過計(jì)算機(jī)視覺和圖像處理技術(shù)來實(shí)現(xiàn)產(chǎn)品的質(zhì)量監(jiān)測(cè)和控制,已逐漸成為一種有效的應(yīng)用技術(shù)。線陣CCD 圖像傳感器廣泛地應(yīng)用于產(chǎn)品尺寸測(cè)量和分類、非接觸尺寸測(cè)量、條形碼、形態(tài)識(shí)別等眾多領(lǐng)域。在圖像檢測(cè)系統(tǒng)中,應(yīng)具備一個(gè)高速的子圖像提取和輸出模塊,本文采用FPGA 器件EP3C25F256C8 和CCD 線陣圖像傳感器RL1024P,實(shí)現(xiàn)線陣CCD 圖像檢測(cè)系統(tǒng)中的子圖像提取和輸出功能。

1 子圖像提取模塊的設(shè)計(jì)

子圖像提取模塊的功能可描述為:采用FPGA 器件實(shí)現(xiàn),根據(jù)串行輸入的黑白圖像和同步信號(hào),提取該圖像中設(shè)定尺寸大小的子圖像。假設(shè)輸入圖像大小為i * j,某一像素點(diǎn)的坐標(biāo)位置為(X,Y),要取出子圖像的大小為m * n,則用c 代碼描述為:for(b=0;b

根據(jù)系統(tǒng)設(shè)計(jì)的要求,線陣CCD 圖像采集模塊采用串行的方式輸出1×1024 像素的一行圖像,子圖像提取模塊接收該圖像數(shù)據(jù)、緩沖、再輸出16×16 像素的子圖像。子圖像提取模塊的外部端口,如圖1 所示。主要信號(hào)有:像素同步時(shí)鐘信號(hào)CCD_CLK、像素?cái)?shù)據(jù)CCD_DATA、當(dāng)前輸入像素的坐標(biāo)CCD_ADDR[90] ;另外,N_RST 和SYS_CLK 為系統(tǒng)提供的復(fù)位信號(hào)和處理時(shí)鐘信號(hào)。其中,每個(gè)CCD_CLK 的上升沿出現(xiàn)時(shí)CCD_DATA 像素有效,且該像素所在的位置為CCD_ADDR[90] 值。

 

 

為了實(shí)現(xiàn)每個(gè)CCD_CLK 周期內(nèi)均輸出一個(gè)子圖像,SYS_CLK應(yīng)該為CCD_CLK 的10 倍左右。

本文采用“圖像轉(zhuǎn)置緩沖區(qū)”的方法來實(shí)現(xiàn)子圖像提取模塊。“圖像轉(zhuǎn)置緩沖區(qū)”是一個(gè)按行寫入(更新)、按列讀出的一個(gè)RAM 緩沖區(qū)。在FPGA 內(nèi)部設(shè)置一個(gè)1024 個(gè)單元的RAM 緩沖區(qū),每個(gè)單元的位寬為16bits.線陣CCD 采集模塊輸出的線陣圖像與子圖像的關(guān)系,如圖2 所示。其中,第0 行表示圖像的當(dāng)前行,第N 行為歷史行,每行有1024 個(gè)像素,按照p0 至p1023 的像素順序輸出。假設(shè)當(dāng)前CCD_CLK 輸入的像素為第0行的p16 像素,則其對(duì)應(yīng)的16X16 子圖像為圖中的陰影部分。

 

 

“圖像轉(zhuǎn)置緩沖區(qū)”RAM 塊存儲(chǔ)圖像的結(jié)構(gòu),如圖3 所示。[!--empirenews.page--]

RAM 塊共有1024 個(gè)單元,每個(gè)單元為16 位的寬度,可存放最近的16 行圖像數(shù)據(jù)。對(duì)比圖2 和圖3,可以發(fā)現(xiàn),RAM 塊的地址編號(hào)相當(dāng)于線陣CCD 圖像的某一行像素的位置,某個(gè)RAM單元的位D15 ~ D0 對(duì)應(yīng)某一列的最近16 個(gè)像素,相當(dāng)于對(duì)線陣圖像轉(zhuǎn)置后再存放到RAM 塊中。對(duì)RAM 緩沖區(qū)進(jìn)行寫操作時(shí),由于線陣CCD 圖像的數(shù)據(jù)是按行逐位輸入的,每個(gè)CCD_CLK 時(shí)鐘上升沿出現(xiàn)時(shí),僅需更新RAM 緩沖區(qū)中當(dāng)前像素對(duì)應(yīng)的比特,因此在邏輯上是根據(jù)圖像按行寫入RAM 區(qū)的。在FPGA器件中,可設(shè)計(jì)一個(gè)狀態(tài)機(jī)來實(shí)現(xiàn)“圖像轉(zhuǎn)置緩沖區(qū)”的讀寫操作,如圖4 所示。

 

 

子圖像提取模塊輸出的子圖像有256 個(gè)像素,在FPGA 內(nèi)部通過寄存器暫存上一個(gè)輸出的子圖像;當(dāng)更新RAM 區(qū)的某個(gè)像素時(shí),把16X16 的滑動(dòng)窗口向右移動(dòng)一列像素的位置,把滑動(dòng)窗口內(nèi)的數(shù)據(jù)作為輸出,就可以得到新的子圖像。

2 設(shè)計(jì)仿真

在本文的設(shè)計(jì)仿真中,由于用到圖像文件的解析和圖像顯示,因此借助MATLAB 和Modelsim 軟件,通過文件讀寫的方式實(shí)現(xiàn)的聯(lián)合仿真,可使仿真處理更加便捷和直觀。其中,MATLAB 用來把圖像文件轉(zhuǎn)換為輸入的像素,以及顯示輸出的子圖像;Modelsim 用來仿真和驗(yàn)證FPGA 設(shè)計(jì)是否正確。

本文使用MATLAB 和Modelsim 進(jìn)行聯(lián)合仿真,主要有以下三個(gè)步驟。第一步,在MATLAB 中編寫m 文件,讀取bmp 位圖文件并把像素?cái)?shù)據(jù)寫入文件datain.txt 中,作為ModelSim仿真的輸入激勵(lì)信號(hào)。第二步,在ModelSim 中,用VHDL 編寫Testbench 測(cè)試文件,讀取datain.txt 文件,產(chǎn)生與CCD_CLK 同步的像素信號(hào);編寫DO 文件進(jìn)行自動(dòng)化仿真,再把仿真輸出的子圖像數(shù)據(jù)保存在dataout.txt 文件中。第三步,在MATLAB 中編寫m 文件,解析dataout.txt 文件,依次顯示為16×16 的黑白圖片序列,確定仿真結(jié)果是否正確。本設(shè)計(jì)仿真輸入的圖像及輸出的子圖像序列,如圖5 所示。從仿真結(jié)果可知,設(shè)計(jì)方法是正確的,仿真結(jié)果符合設(shè)計(jì)功能的要求。

 

 

3 結(jié)束語

應(yīng)用線陣CCD 圖像傳感器進(jìn)行產(chǎn)品檢測(cè)時(shí),連續(xù)、高速地輸出子圖像序列是必不可少的重要環(huán)節(jié),采用FPGA 實(shí)現(xiàn)子圖像序列的提取和輸出,有多種不同的設(shè)計(jì)方法。本文采用“圖像轉(zhuǎn)置緩沖區(qū)”和狀態(tài)機(jī)的方式,來實(shí)現(xiàn)系統(tǒng)所要求的子圖像提取和輸出的功能,并用MATLAB 和ModelSim 工具軟件對(duì)設(shè)計(jì)進(jìn)行了聯(lián)合仿真,該方法具有FPGA 資源占用少、結(jié)構(gòu)簡(jiǎn)單、高速處理,以及便捷和直觀的特點(diǎn),對(duì)其他類似的FPGA 設(shè)計(jì)項(xiàng)目有很好的參考作用。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

前不久,新思科技已經(jīng)正式對(duì)Ansys完成了整個(gè)收購。一家是IP和IC設(shè)計(jì)方面?zhèn)鹘y(tǒng)三強(qiáng)之一,一家是仿真與分析領(lǐng)域的老牌技術(shù)專家。雙方的結(jié)合也是呼應(yīng)整個(gè)技術(shù)潮流,為客戶提供從硅片到系統(tǒng)的完整解決方案。而且,借助Ansys的強(qiáng)...

關(guān)鍵字: Synopsis 新思科技 Ansys 仿真 汽車 AI

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在當(dāng)今高度 自動(dòng)化的工業(yè)生產(chǎn)中 ,搬運(yùn)機(jī)械手應(yīng)用廣泛 ?,F(xiàn)對(duì)搬運(yùn)機(jī)械手液壓系統(tǒng)展開研究 ,詳細(xì)闡述其結(jié)構(gòu)組 成、工作流程與基本原理 ,并基于Fluidsim仿真設(shè)計(jì)系統(tǒng)的液壓和電氣回路 ,設(shè)置仿真參數(shù)并進(jìn)行仿真分析 。結(jié)...

關(guān)鍵字: Fluidsim 搬運(yùn)機(jī)械手 仿真 液壓系統(tǒng)

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

針對(duì)現(xiàn)有靜電放電測(cè)試方法 ,提出了一種基于末端裝置變形的六軸機(jī)器人模型用于靜電放電測(cè)試 。用兩種方法對(duì)模型進(jìn)行了正、逆運(yùn)動(dòng)學(xué)分析,通過實(shí)例驗(yàn)證了旋量方法計(jì)算的優(yōu)勢(shì),為后續(xù)進(jìn)行靜電放電測(cè)試自動(dòng)化控制提供了理論基礎(chǔ)。

關(guān)鍵字: 機(jī)器人 正運(yùn)動(dòng)學(xué) 逆運(yùn)動(dòng)學(xué) 變形 仿真 旋量
關(guān)閉