www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]電路功能與優(yōu)勢許多系統(tǒng)都要求具有多個低抖動系統(tǒng)時鐘,以便實現(xiàn)混合信號處理和定時。圖1所示電路將ADF4351集成鎖相環(huán)(PLL)和壓控振蕩器(VCO)與ADCLK948接口,后者可通過AD

電路功能與優(yōu)勢

許多系統(tǒng)都要求具有多個低抖動系統(tǒng)時鐘,以便實現(xiàn)混合信號處理和定時。圖1所示電路將ADF4351集成鎖相環(huán)(PLL)和壓控振蕩器(VCO)與ADCLK948接口,后者可通過ADF4351的一路差分輸出提供多達八路差分、低電壓正射極耦合邏輯(LVPECL)輸出。

 

 

現(xiàn)代數(shù)字系統(tǒng)經常要求使用許多邏輯電平不同于時鐘源的高質量時鐘。為了確保在不喪失完整性的情況下準確地向其它電路元件配電,可能需要額外的緩沖。此處介紹ADF4351時鐘源和ADCLK948時鐘扇出緩沖器之間的接口,并且測量結果表明與時鐘扇出緩沖器相關的加性抖動為75 fs rms.

電路描述

ADF4351是一款寬帶PLL和VCO,由三個獨立的多頻段VCO組成。每個VCO涵蓋約700 MHz的范圍(VCO頻率之間有部分重疊)。這樣可提供2.2 GHz至4.4 GHz的基本VCO頻率范圍。低于2.2 GHz的頻率可使用ADF4351的內部分頻器生成。

要完成時鐘生成,必須使能ADF4351 PLL和VCO,且必須設置所需的輸出頻率。ADF4351的輸出頻率通過RFOUT引腳處的開集輸出端提供,該引腳處需要一個并聯(lián)電感(或電阻)和一個隔直電容。

ADCLK948是一款SiGe低抖動時鐘扇出緩沖器,非常適合與ADF4351配合使用,因為其最大輸入頻率(4.5 GHz)剛好高于ADF4351 (4.4 GHz)。寬帶均方根加性抖動為75 fs.

為了模擬LVPECL邏輯電平,需要向ADCLK948的CLK輸入端增加1.65 V的直流共模偏置電平。這可以通過使用電阻偏置網(wǎng)絡來實現(xiàn)。缺少直流偏置電路會導致ADCLK948輸出端的信號完整性降低。

常見變化

也可以使用ADF4350小數(shù)N分頻(137 MHz至4400 MHz)和ADF4360整數(shù)N分頻系列等其它集成VCO的頻率合成器。

與ADCLK948同一系列的其它可用時鐘扇出緩沖器有ADCLK946(6路LVPECL輸出)、ADCLK950(10路LVPECL輸出)及ADCLK954(12路LVPECL輸出)。

電路評估與測試

評估本電路時,利用EVAL-ADF4351EB1Z板作為時鐘源,并略作修改。EVAL-ADF4351EB1Z板使用標準ADF4351編程軟件,該軟件包含在評估板附帶的光盤上。此外還需要ADCLK948/PCBZ,并且無需修改便可以直接使用。

設備要求

需要以下設備:

.EVAL-ADF4351EB1Z評估板套件,含編程軟件

.ADCLK948PCBZ評估板

.3.3 V電源

.用于連接3.3 V電源和ADCLK948PCBZ的兩條電纜

.兩條長度相等且較短的SMA同軸電纜

.高速示波器(2 GHz 帶寬)或等效器件

.R&S FSUP26頻譜分析儀或等效器件

.裝有Windows XP、Windows Vista(32位)或Windows 7(32位)的PC

需要使用SMA同軸電纜,以便將EVAL-ADF4351EB1Z的RFOUTA+和RFOUTA?引腳與ADCLK948PCBZ的CLK0和CLK0引腳相連。

功能框圖

本實驗中使用ADCLK948PCBZ和EVAL-ADF4351EB1Z.這些電路板通過一條SMA電纜連接至ADCLK948PCBZ,如圖2所示。

 

開始使用

UG-435用戶指南詳細說明了EVAL-ADF4351EB1Z評估軟件的安裝和使用。UG-435還包含電路板設置說明以及電路板原理圖、布局和物料清單。電路板上必要的修改是在隔直電容之后插入100 Ω電阻。這些電阻與3.3 V電源相連并接地。對RFOUTA+和RFOUTA-引腳都應該執(zhí)行此操作,以提供1.65 V的共模電壓(高于所需的最低值1.5 V)。這樣可能就需要去除這些傳輸線附近的阻焊膜。

邏輯電平測量

本例中,為準確測量高速邏輯電平,將Rohde & Schwarz RTO1024示波器與兩個RT-ZS30有源探頭配合使用。

在PC上安裝ADF435x軟件,具體做法說明如下:

1.根據(jù)UG-435中的硬件驅動程序說明將EVAL-ADF4351EB1Z連接至PC.

2.根據(jù)ADF435x軟件的屏幕截圖(見圖3)對ADF4351 PLL進行編程。本例中選擇了1 GHz的RF頻率。

3.用兩條長度相等且較短的SMA電纜將EVAL-ADF4351EB1Z板的RFOUTA+和RFOUTA? SMA連接器與ADCLK948/PCBZ板的CLK0/CLK0 SMA連接器相連。

4.將ADCLK948/PCBZ的差分輸出OUT2/OUT2與高速示波器相連。有關1 GHz輸出的典型波形,請參見圖4.

 

[!--empirenews.page--]

 

 

 

相位噪聲和抖動測量

1.重復“邏輯電平測量”部分的第1至第4步。

2.將ADCLK948/PCBZ未使用的CLK2輸出端與50 Ω負載相連(見圖5)。

3.通過一條SMA電纜將CLK2輸出端與信號源分析儀相連(見圖5)。

4.測量信號的抖動性能。

 

 

 

 

 

 

圖6顯示了ADF4351輸出端的相位噪聲,均方根抖動為325.7 fs.圖7顯示了ADCLK948輸出端的相位噪聲。均方根抖動為330.4 fs.

ADCLK948的加性抖動計算如下:√(330.4(sup)2(/sup) - 325.7(sup)2(sup)) = 55.5 fs rms.ADCLK948數(shù)據(jù)手冊中的額定值為75 fs rms.

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

上海2025年7月21日 /美通社/ -- 本文圍繞跨域時間同步技術展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時間基準,文章介紹了 PTP、gPTP、CAN 等主流同步技術及特點,并以...

關鍵字: 時鐘 時間同步 同步技術 智能汽車

工業(yè)自動化、醫(yī)療電子及精密測試領域,微弱信號的精準采集與處理是系統(tǒng)性能的核心挑戰(zhàn)。以24位Σ-Δ ADC為核心的高精度數(shù)據(jù)轉換系統(tǒng),結合激光修調電阻陣列的微弱信號調節(jié)器,通過動態(tài)元件匹配(DEM)技術與激光微納加工工藝的...

關鍵字: ADC 動態(tài)元件匹配

2025年7月8日,致力于亞太地區(qū)市場的國際領先半導體元器件分銷商---大聯(lián)大控股宣布,其旗下品佳推出基于微芯科技(Microchip)dsPIC33CK256MP506主控MCU的3.3KW雙向圖騰柱PFC逆變電源方案...

關鍵字: 電源 MCU ADC

納祥科技在原來的基礎上更新了一款高性能音頻I2S 114DB ADC,它能夠以高達192kHz的采樣率,執(zhí)行立體聲模擬到數(shù)字轉換,最高支持24位串行值,并具備114dB動態(tài)范圍,-100dB THD+N,功能可覆蓋CS5...

關鍵字: 納祥科技 ADC 國產芯片

最新 DSC 器件配備專用外設,適用于數(shù)據(jù)中心電源及其他復雜實時系統(tǒng)

關鍵字: PWM 分辨率 ADC 數(shù)字信號控制器

在電子系統(tǒng)設計中,模數(shù)轉換器(ADC)的前端輸入配置是至關重要的環(huán)節(jié),它直接關系到信號采集的精度、穩(wěn)定性和可靠性。ADC前端輸入配置的選擇不僅需要考慮信號的特性、系統(tǒng)的需求,還需要兼顧成本、功耗以及實現(xiàn)的復雜度。

關鍵字: ADC 電源

便攜式血糖儀作為糖尿病管理的核心工具,其信號鏈性能直接影響檢測精度與用戶體驗。隨著超小型ADC(模數(shù)轉換器)技術的突破,通過優(yōu)化信號鏈設計可顯著提升血糖儀的靈敏度、功耗與集成度。本文以凌力爾特(Linear Techno...

關鍵字: ADC 便攜式血糖儀

在工業(yè)自動化領域,工業(yè)信號調節(jié)器作為核心硬件設備,承擔著信號采集、轉換、傳輸與隔離的關鍵任務。其硬件設計需兼顧信號精度、抗干擾能力、實時性與安全性,尤其需重點優(yōu)化信號調理電路、模數(shù)/數(shù)模轉換(ADC/DAC)模塊以及隔離...

關鍵字: ADC DAC 隔離模塊

上海2025年3月27日 /美通社/ -- 邁威生物(688062.SH),一家全產業(yè)鏈布局的創(chuàng)新型生物制藥公司,與英矽智能,一家由生成式人工智能驅動的生物醫(yī)藥科技公司宣布達成戰(zhàn)略合作,基于雙方各自在 ADC 研發(fā)和人工...

關鍵字: ADC AI 人工智能 智能驅動

只要FPGA設計中的所有資源不全屬于一個時鐘域,那么就可能存在跨時鐘域問題,因為異步邏輯其實也可以看做一種特殊的跨時鐘域問題。

關鍵字: FPGA 時鐘
關閉