www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]或許,你會(huì)認(rèn)為DPDK(Data Plan Development Kit)是一個(gè)應(yīng)用在網(wǎng)絡(luò)應(yīng)用層上的高速數(shù)據(jù)傳輸標(biāo)準(zhǔn);或許,你認(rèn)為DPDK是Intel制定的一套規(guī)格;或許,你認(rèn)為DPDK在CPU和ASIC界是受限的保密的;亦或許,你都沒(méi)有聽(tīng)說(shuō)過(guò)DPDK,考慮到它的發(fā)展歷史,確實(shí)很有可能。所以,如果以上的這些假設(shè)中有一項(xiàng)是正確的,那么你應(yīng)該讀讀下面的內(nèi)容。

或許,你會(huì)認(rèn)為DPDK(Data Plan Development Kit)是一個(gè)應(yīng)用在網(wǎng)絡(luò)應(yīng)用層上的高速數(shù)據(jù)傳輸標(biāo)準(zhǔn);或許,你認(rèn)為DPDK是Intel制定的一套規(guī)格;或許,你認(rèn)為DPDK在CPU和ASIC界是受限的保密的;亦或許,你都沒(méi)有聽(tīng)說(shuō)過(guò)DPDK,考慮到它的發(fā)展歷史,確實(shí)很有可能。所以,如果以上的這些假設(shè)中有一項(xiàng)是正確的,那么你應(yīng)該讀讀下面的內(nèi)容。

最初,DPDK是一個(gè)數(shù)據(jù)層的庫(kù)集,后來(lái)Intel開(kāi)發(fā)了專門針對(duì)Intel X86微處理器的可以快速分組處理NIC(網(wǎng)絡(luò)接口控制)的驅(qū)動(dòng),這就是DPDK的前世。而今生的DPDK,在去年四月份,已經(jīng)成為一個(gè)Linux基金項(xiàng)目,并且可以在DPDK.org上看到。

DPDK主要包括以下幾個(gè)大家常用的主要庫(kù):

當(dāng)需要最小化CPU周期數(shù)時(shí)(一般小于80)發(fā)送和接收數(shù)據(jù)包;

開(kāi)發(fā)快速分組算法;

運(yùn)行第三方快捷路徑堆棧。

迄今為止,DPDK聽(tīng)起來(lái)確實(shí)像是一個(gè)特殊的網(wǎng)絡(luò)開(kāi)發(fā)工具,但是,也正如Atomic Rules的CTO Shep Siegel所說(shuō):“如果你可以使你的數(shù)據(jù)傳輸問(wèn)題看起來(lái)僅僅是一個(gè)數(shù)據(jù)包傳輸問(wèn)題的話,那么,在你的開(kāi)發(fā)流程中,DPDK可能就是一條比較有幫助捷徑”。

Arkville

并且,關(guān)于近期更多DPDK的細(xì)節(jié),Siegel的團(tuán)隊(duì)可能更為了解,主要是因?yàn)樗膱F(tuán)隊(duì)剛發(fā)布了Arkville,這是一個(gè)支持DPDK的FPGA/GPP的數(shù)據(jù)傳輸IP塊和DPDK PMD(Poll Mode Driver,與Linux基金開(kāi)源DPDK庫(kù)17.05發(fā)行版協(xié)作,允許Linux DPDK應(yīng)用分流服務(wù)器循環(huán)到FPGA門)。同時(shí),Atomic Rules的Arkville發(fā)行版還兼容Xilinx Vivado2017.1(這是今年四月份剛剛發(fā)布Vivado設(shè)計(jì)工具的最新版本)。此外,Atomic Rules提供了兩個(gè)簡(jiǎn)單的demo設(shè)計(jì)(均可通過(guò)Vivado 2017.1進(jìn)行編譯):

4端口,4隊(duì)列10GbE demo(Arkville + 4 x 10 GbE MAC)

單端口單隊(duì)列 100GbE demo(Arkville + 1 x 100 GbE MAC)

以上這兩個(gè)例子都是數(shù)據(jù)移動(dòng)器。準(zhǔn)確來(lái)說(shuō),Arkville是一個(gè)數(shù)據(jù)包導(dǎo)管道,這個(gè)管道有一個(gè)CPU端的DPDK接口,一個(gè)FPGA端的AXI接口,同時(shí),在Arkville管道上還有一個(gè)可以很方便地增加用戶用于處理這些數(shù)據(jù)包的硬件設(shè)計(jì)點(diǎn),同時(shí)這也是CPU分流邏輯的所在。

Atomic Rules開(kāi)發(fā)的Arkville IP和所有的Xilinx UltraScale器件都協(xié)作良好,但是,與Xilinx UltraScale+ 的全可編程器件協(xié)作的更好,這主要?dú)w功于全可編程器件內(nèi)部集成兩個(gè)PCIe Gen3 x 16控制器(包括Kintex UltraScale+和Virtex UltraScale+ FPGA系列器件和Zynq UltraScale+ MPSoC系列器件)。

為什么呢?

正如BittWare企業(yè)的VPCraig Lund主管所說(shuō) “100G的以太網(wǎng)是不太可能的,但是你是否可以在服務(wù)器端通過(guò)使用PCIe來(lái)達(dá)到這個(gè)速率 [使用一個(gè)PCIe Gen3 x 16接口]是不明確的。從PCIe的參數(shù)來(lái)看,這看起來(lái)似乎簡(jiǎn)單,但事實(shí)并非如此” 。Lund還說(shuō)到,如果你正在處理一個(gè)最小尺寸的數(shù)據(jù)包,那么可以采用大量超過(guò)14百萬(wàn)每秒來(lái)實(shí)現(xiàn)。但是如果你正在處理一個(gè)大的數(shù)據(jù)包,那將需要更多的帶寬,這或許正是一個(gè)對(duì)單PCIe Root 復(fù)合體生產(chǎn)力的挑戰(zhàn),不過(guò)從實(shí)際出發(fā),確實(shí)一個(gè)不夠。

應(yīng)用Atomic Rules的ArkvilleIP,BittWare開(kāi)發(fā)出了自己的產(chǎn)品——XUPP3R PCIe卡,同時(shí)它還組合了一個(gè)Xilinx的Virtex UltraScale+ VU13P FPGA芯片。BittWare的XUPP3R PCIe板卡的眾多獨(dú)特特征之一就是它有兩個(gè)PCIe Gen3 x 16 端口:一個(gè)在邊緣連接器時(shí)有效,另一個(gè)是一個(gè)可選的連續(xù)擴(kuò)展口。其中第二個(gè)PCIe Gen3x16口可以用作增加帶寬的第二PCIe槽。

然而,盡管Lund沒(méi)有多說(shuō),這里卻不僅僅需要兩個(gè)PCIe Gen3 x 16插槽,而是需要兩個(gè)PCIe Gen2 Root復(fù)合體,也就意味著需要一個(gè)兩組插槽的母板,然后兩個(gè)CPU工作處理數(shù)據(jù)通路。

 BittWare不僅開(kāi)發(fā)了具有兩個(gè)PCIe Gen3 x 16端口的XUPP3R PCIe卡,此外,BittWare還使用它的XUPP3R PCIe卡和Arkville IP共同開(kāi)發(fā)了兩個(gè)產(chǎn)品:

 StreamSleuth,一個(gè)100GbE的網(wǎng)絡(luò)數(shù)據(jù)包處理器具。

StreamSurge,一個(gè)1U盒子,內(nèi)有Intel E5 v4 單插座服務(wù)器和由XUPP3R PCIe 卡設(shè)計(jì)的NIC以及BittWare的StreamSurge IP。

不過(guò),需要對(duì)號(hào)的是:Arkville是Atomic Rules提供的一個(gè)IP,XUPP3R PCIe卡是BittWare提供的產(chǎn)品,兩者不可混淆。

總結(jié)

目前,大量數(shù)據(jù)爆發(fā),除了固件運(yùn)輸之外,最方便的總線(PCIe/ETH)線路傳輸,不僅速率高同時(shí)安全性高,但是隨著形勢(shì)的發(fā)展,對(duì)其速率的要求越來(lái)越高,期望Xilinx FPGA可以為提高數(shù)據(jù)傳輸速率方面做出更多貢獻(xiàn)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動(dòng)電源

在工業(yè)自動(dòng)化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動(dòng)力設(shè)備,其驅(qū)動(dòng)電源的性能直接關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動(dòng)勢(shì)抑制與過(guò)流保護(hù)是驅(qū)動(dòng)電源設(shè)計(jì)中至關(guān)重要的兩個(gè)環(huán)節(jié),集成化方案的設(shè)計(jì)成為提升電機(jī)驅(qū)動(dòng)性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動(dòng)電源

LED 驅(qū)動(dòng)電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個(gè)照明設(shè)備的使用壽命。然而,在實(shí)際應(yīng)用中,LED 驅(qū)動(dòng)電源易損壞的問(wèn)題卻十分常見(jiàn),不僅增加了維護(hù)成本,還影響了用戶體驗(yàn)。要解決這一問(wèn)題,需從設(shè)計(jì)、生...

關(guān)鍵字: 驅(qū)動(dòng)電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動(dòng)電源的公式,電感內(nèi)電流波動(dòng)大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計(jì) 驅(qū)動(dòng)電源

電動(dòng)汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動(dòng)汽車的核心技術(shù)之一是電機(jī)驅(qū)動(dòng)控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動(dòng)汽車的動(dòng)力性能和...

關(guān)鍵字: 電動(dòng)汽車 新能源 驅(qū)動(dòng)電源

在現(xiàn)代城市建設(shè)中,街道及停車場(chǎng)照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨(dú)特的優(yōu)勢(shì)逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動(dòng)電源 LED

LED通用照明設(shè)計(jì)工程師會(huì)遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動(dòng)電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動(dòng)電源的電磁干擾(EMI)問(wèn)題成為了一個(gè)不可忽視的挑戰(zhàn)。電磁干擾不僅會(huì)影響LED燈具的正常工作,還可能對(duì)周圍電子設(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來(lái)解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動(dòng)電源

開(kāi)關(guān)電源具有效率高的特性,而且開(kāi)關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動(dòng)電源

關(guān)鍵字: LED 驅(qū)動(dòng)電源 開(kāi)關(guān)電源

LED驅(qū)動(dòng)電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動(dòng)LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動(dòng)電源
關(guān)閉