www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件
[導(dǎo)讀] 引言   隨著人們對實(shí)時信號處理要求的不斷提高和大規(guī)模集成電路的迅速發(fā)展,作為數(shù)字信號處理核心和標(biāo)志的數(shù)字信號處理器DSP芯片得到了快速的發(fā)展和應(yīng)用。它不但可以廣泛應(yīng)用于通信系統(tǒng)、圖形/圖像處理、雷

 引言
隨著人們對實(shí)時信號處理要求的不斷提高和大規(guī)模集成電路的迅速發(fā)展,作為數(shù)字信號處理核心和標(biāo)志的數(shù)字信號處理器DSP芯片得到了快速的發(fā)展和應(yīng)用。它不但可以廣泛應(yīng)用于通信系統(tǒng)、圖形/圖像處理、雷達(dá)聲納、醫(yī)學(xué)信號處理等實(shí)時信號處理領(lǐng)域。就ADI公司而言,繼16-bit定點(diǎn)ADSP21xx和32-bit浮點(diǎn)ADSP21xxx系列之后,日前又推出了TigerSHARC系列的新型器件。本文介紹使用該系列中的ADSP-TS201S芯片實(shí)現(xiàn)一個圖像采集處理系統(tǒng)的設(shè)計(jì)方案。

系統(tǒng)總體方案
該系統(tǒng)可以完成圖像的采集、處理和顯示,從而實(shí)現(xiàn)目標(biāo)識別與跟蹤的智能信號處理。該系統(tǒng)是對攝像機(jī)數(shù)字,模擬兩路視頻數(shù)據(jù)進(jìn)行采集,處理后通過PCI總線在PC機(jī)上顯示出來。整個系統(tǒng)主要由視頻信號采集模塊、DSP圖像處理模塊、PCI接口模塊三個部分組成(圖1)。

圖1 圖像采集處理系統(tǒng)框圖
系統(tǒng)的各個功能模塊電路設(shè)計(jì)
·視頻信號采集模塊
攝像機(jī)提供兩路視頻信號:一路模擬視頻,一路數(shù)字視頻。
模擬視頻信號經(jīng)過鉗位校正、放大后,將信號送入到A/D轉(zhuǎn)換器,再經(jīng)FPGA鎖存后將視頻信號發(fā)送給DSP1;經(jīng)視頻同步分離電路,由LM1881分離出模擬視頻的行、場同步信號,用于控制視頻數(shù)據(jù)采集到DSP1,以便進(jìn)行圖像處理。鉗位校正、視頻同步電路如圖2所示。模擬視頻經(jīng)運(yùn)放輸入,將中心電平調(diào)到3.3V,加到A/D輸入端。A/D轉(zhuǎn)換后的數(shù)據(jù)進(jìn)入FPGA鎖存。運(yùn)放均采用ADI公司的AD8047AR,A/D轉(zhuǎn)換器采用ADI公司的AD9050。AD9050為10位A/D轉(zhuǎn)換器,取其高8位進(jìn)入FPGA。采樣時鐘12MHz,與數(shù)字視頻信號相同。由FPGA對48MHz時鐘四分頻產(chǎn)生。


圖2 模擬視頻輸入轉(zhuǎn)換電路

攝像機(jī)的數(shù)字視頻信號為14對差分信號,經(jīng)FPGA將差分信號轉(zhuǎn)換為單端信號,并鎖存數(shù)據(jù)。每個象素14位,每幀320×240。
FPGA采用ALTERA公司的CYCLONE系列EP1C3T144C-6,配置芯片采用EPC2LC20。EP1C3T144C-6具有將差分信號轉(zhuǎn)單端信號的專用I/O口。鎖存在FPGA的數(shù)字,模擬兩路視頻信號根據(jù)工作模式選擇輸出到DSP1數(shù)據(jù)總線上,由DSP1讀入處理,數(shù)據(jù)速率與模擬視頻的采樣速率,數(shù)字視頻的數(shù)據(jù)速率相同。工作模式選擇,開關(guān)控制通過PIC9054引入到FPGA。
·DSP處理器模塊
DSP處理器陣列模塊主要由4片高速高性能的DSP處理芯片ADSP-TS201S組成多DSP處理器系統(tǒng),ADSP-TS201S性能如下:
基本性能指標(biāo)如下:


600MHz運(yùn)行速度時,內(nèi)核指令周期1.67ns

24M bits片上DRAM,分為6個4M bits塊(128K words X 32 bits)

片內(nèi)雙運(yùn)算模塊,每個都包含一個ALU、一個乘法器、一個移位器和一個寄存器組

雙整數(shù)ALU提供數(shù)據(jù)尋址和指針操作功能

片內(nèi)提供14通道DMA、外部口、4個鏈路口、SDRAM控制器、可編程標(biāo)志引腳、2個定時器

片上仲裁系統(tǒng)可實(shí)現(xiàn)8個TigerSHARC DSP的無縫連接

內(nèi)部3條互相獨(dú)立的128位總線

外部數(shù)據(jù)總線64位,地址總線32位

每秒48億次40位寬的MAC運(yùn)算或每秒12億次80位寬的MAC運(yùn)算;1024點(diǎn)復(fù)數(shù)FFT(基2)時間15.7us

外部端口 1G字節(jié)每秒;鏈路口(每個)1G字節(jié)每秒
DSP處理器陣列模塊中DSP1是用來整理所收集到的視頻信號,并進(jìn)行相應(yīng)的預(yù)處理后,將數(shù)據(jù)分發(fā)送到后面的DSP,進(jìn)行進(jìn)一步的處理。
DSP1并行口應(yīng)接FPGA輸出的視頻數(shù)據(jù),還要接FLASH,完成DSP加載。DSP1的IRQ0,IRQ1分別作視頻輸入的幀中斷和行中斷,接到FPGA。其連接電路如下圖3所示。
FLASH選用AMD公司的AM29LV017D,為2M x 8-Bit的存儲器,可通過DSP1對FLASH編程,要保證在FLASH讀寫時,F(xiàn)PGA的數(shù)據(jù)輸出總線D0~D13為高阻,反之,在數(shù)據(jù)通道運(yùn)行時,也應(yīng)使FLASH輸出為高阻,故用BMS來選片F(xiàn)LASH。

圖3 DSP1與FPGA,FLASH 連接圖

DSP處理器陣列模塊中DSP2和DSP3是用來實(shí)現(xiàn)圖像處理中的主要算法。DSP2和DSP3分別用鏈路口與DSP1連接,接收由DSP1傳送來的數(shù)據(jù),DSP2和DSP3也分別用鏈路口連接DSP4,通過鏈路口將處理的數(shù)據(jù)傳送給DSP4,進(jìn)行下一步處理和數(shù)據(jù)整理。另外,DSP2和DSP3也直接采用鏈路口連接,實(shí)現(xiàn)DSP2和DSP3之間的通道,從而可以方便地將DSP2和DSP3配置成流水線或并行處理模式。
DSP處理器陣列模塊中DSP4接收DSP2和DSP3發(fā)送來的數(shù)據(jù),進(jìn)行進(jìn)一步處理后,將最后處理的數(shù)據(jù)通過數(shù)據(jù)總線發(fā)送到雙端口RAM,通過PCI接口芯片PCI9054,將數(shù)據(jù)發(fā)送給PC機(jī)。該雙端口RAM采用3片IDT70LV27(32K x 16-Bit),組成96K x 16-Bit方式,保證一次寫完一幀(320×240個象素,每個象素兩個字節(jié)),當(dāng)DSP4寫滿一幀圖像數(shù)據(jù)后,向PC機(jī)產(chǎn)生中斷,請求PC機(jī)將數(shù)據(jù)讀走,當(dāng)PC機(jī)讀取完一幀圖像數(shù)據(jù)后,應(yīng)提供相應(yīng)的應(yīng)答,允許DSP4刷新雙口RAM。DSP陣列機(jī)互連電路如圖1所示,DSP4與雙口RAM的連接如圖4所示。DSP4接3片雙口RAM,與PCI9054形成接口。DSP4的FLAG0作為通過PCI9054輸出的視頻傳輸握手信號。
ADSP-TS201S陣列機(jī)采用鏈路口互連方式,在主要的數(shù)據(jù)傳輸方向設(shè)置了數(shù)據(jù)傳輸啟動FLAG信號到接收方的IRQ產(chǎn)生中斷,以便更好的實(shí)現(xiàn)時序的匹配。
DSP1引入了工作/關(guān)閉選擇(FLAG1輸入),數(shù)據(jù)模式(數(shù)字/模擬)選擇由DATA14引腳讀入,可以在一幀數(shù)據(jù)開始輸入時,讀入一次數(shù)據(jù)選擇模式,此后就可以不再處理了。


圖4 DSP4與雙口RAM接口


·PCI接口模塊
PCI接口采用PLX公司的PCI9054接口芯片,32位,33MHZ數(shù)據(jù)總線。RAM1,2,3三片雙口RAM(IDT70LV27)作DSP4數(shù)據(jù)輸出緩存。由PCI9054讀入到PC機(jī)。在雙口RAM內(nèi),相當(dāng)于右半邊接口,PCI9054其電路連接如圖5所示。PCI9054對應(yīng)著PCI槽的信號,按PCI槽名稱對應(yīng)連接,加載EEPROM選用93CS66。 將LD0~LD3引入到FPGA內(nèi),可以單次I/O寫方式,輸出4位狀態(tài),作主機(jī)控制。開、關(guān)機(jī),數(shù)字視頻/模擬視頻選擇以A16~17的譯碼之一作地址選擇。FPGA讀入后,譯碼成控制信號輸出。


圖5 PCI9054與雙口RAM,FPGA連接
結(jié)語
基于ADSP-TS201S的圖像采集處理系統(tǒng)能夠完成圖像的高速處理,實(shí)現(xiàn)圖像的實(shí)時顯示,目標(biāo)跟蹤。在實(shí)際應(yīng)用中該系統(tǒng)工作穩(wěn)定,達(dá)到預(yù)想效果。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會議、直播和游戲語音交流的普及,高質(zhì)量的音頻輸入設(shè)備變得越來越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I(lǐng)/O于一顆芯片的xcore處理器...

關(guān)鍵字: AI DSP MCU

在現(xiàn)代工業(yè)和汽車領(lǐng)域,控制器局域網(wǎng)(CAN)總線作為一種可靠且高效的通信方式,廣泛應(yīng)用于各種電子設(shè)備之間的數(shù)據(jù)傳輸。在 CAN 總線系統(tǒng)中,有一個看似毫不起眼卻至關(guān)重要的元件 ——120Ω 終端電阻。這個小小的電阻,對于...

關(guān)鍵字: 控制器局域網(wǎng) 總線 通信

2025年8月14日,致力于亞太地區(qū)市場的國際領(lǐng)先半導(dǎo)體元器件分銷商---大聯(lián)大控股宣布,其旗下詮鼎推出基于新突思(Synaptics)SL1680嵌入式處理器的AI疲勞駕駛檢測方案。

關(guān)鍵字: AI 嵌入式處理器 Type-C

多DSP集群的實(shí)時信號處理系統(tǒng),通信拓?fù)涞膬?yōu)化直接決定任務(wù)調(diào)度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領(lǐng)域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對集群性能的影響尤為顯著。以無線基站、雷達(dá)陣列等典型應(yīng)...

關(guān)鍵字: DSP 通信拓?fù)鋬?yōu)化

隨著5G網(wǎng)絡(luò)普及與物聯(lián)網(wǎng)設(shè)備爆發(fā)式增長,邊緣計(jì)算正從概念驗(yàn)證走向規(guī)模化部署。據(jù)IDC預(yù)測,2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對邊緣節(jié)點(diǎn)的實(shí)時處理能力提出嚴(yán)苛要求。在此背景下,AI加速器的DSP化趨勢與可重...

關(guān)鍵字: AI加速器 DSP

在工業(yè)控制領(lǐng)域,數(shù)字信號處理器(DSP)的性能直接決定了系統(tǒng)的實(shí)時控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長期以來在全球工業(yè)控制市場占據(jù)絕對領(lǐng)導(dǎo)地位,廣泛應(yīng)用于能源、電...

關(guān)鍵字: TI C2000 DSP 格見半導(dǎo)體 芯來 RISC-V 工控

2025年7月16日 – 專注于引入新品的全球電子元器件和工業(yè)自動化產(chǎn)品授權(quán)代理商貿(mào)澤電子 (Mouser Electronics) 持續(xù)供貨Texas Instruments (TI) 的新產(chǎn)品和解決方案。作為一家授權(quán)...

關(guān)鍵字: 線性穩(wěn)壓器 柵極驅(qū)動器 DSP

為增進(jìn)大家對CAN總線的認(rèn)識,本文將對CAN總線協(xié)議以及CAN總線負(fù)載率的設(shè)置予以介紹。

關(guān)鍵字: CAN 指數(shù) 總線

為增進(jìn)大家對CAN總線的認(rèn)識,本文將對CAN總線的特征以及高低速CAN總線的特性予以介紹。

關(guān)鍵字: CAN 指數(shù) 總線

為增進(jìn)大家對CAN總線的認(rèn)識,本文將對CAN總線的工作原理、CAN總線和LIN總線的區(qū)別予以介紹。

關(guān)鍵字: CAN 指數(shù) 總線
關(guān)閉