www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀]DDR2器件HY5PS121621BFP在嵌入式系統(tǒng)中的應用

1 引言
   
DDR2(Double Data Rate 2)SDRAM是由JED-EC開發(fā)的新生代內存技術標準,與上一代DDR內存技術標準相比,雖然采用時鐘的上升/下降沿同時進行數據傳輸的基本方式,但DDR2內存卻擁有2倍于上一代DDR內存預讀取能力(即:4 bit數據讀預取)。即就是,DDR2內存每時鐘能以4倍的外部總線速度讀/寫數據,并且能以內部控制總線4倍的速度運行。
    此外,由于DDR2標準規(guī)定所有DDR2內存均采用FBGA封裝,而不是目前DDR廣泛應用的TSOP/TSOP-II封裝,FBGA封裝可以提供良好的電氣性能與散熱性。DDR2內存采用1.8 V電壓,可使功耗和發(fā)熱量達到最低,此外,DDR2還具有OCD、ODT和Post CAS三項新技術。
    OCD(Off-Chip Driver):離線驅動調整,DDR2通過OCD提高信號的完整性,通過調整上拉(pull-up)/下拉(pull-down)電阻使兩者電壓相等。使用OCD技術通過減少DQ-DQS的傾斜提高信號的完整性,通過控制電壓提高信號品質。
    ODT:內建核心的終結電阻器。使用DDRSDRAM的主板,為了防止數據線終端反射信號,需要大量的終結電阻。這樣就大大增加了主板的成本。但實際上,不同內存模組對終結電路的要求是不一樣的,終結電阻的大小決定了數據線的信號比和反射率,終結電阻小則數據線信號反射低,信噪比也低:終結電阻高,則數據線的信噪比高,信號反射也增加。因此主板上的終結電阻不能很好的匹配內存模組,甚至還會影響信號品質。DDR2根據自身特點內建合適的終結電阻,這樣保證獲得最佳的信號波形。使用DDR2不但降低了主板成本,還可獲得最佳的信號品質,這是DDR無法比擬的。
    Post CAS:為提高DDR2內存的利用效率而設定的。在Post CAS操作中,CAS信號(讀寫/命令)被插到RAS信號后面的一個時鐘周期,CAS命令可在附加延遲(Additive Latency)之后保持有效。原來的tRCD(RAS到CAS和延遲)被AL(Additive Latency)取代,AL可以設置為0,1,2,3,4。由于CAS信號處于RAS信號之后的一個時鐘周期,因此ACT和CAS信號永遠不會產生碰撞沖突??傊珼DR2采用諸多新技術,改善了DDR的諸多不足。雖然DDR2具有成本高、延遲慢等諸多不足,但隨著技術的提高和完善,上述問題終將得到解決。


2 HY5PS121621BFP簡介
   
HY5PS121621BFP是Hyundai公司生產的一款512 MB DDR2器件,內部結構為32 M×16,工作電壓為1.8 V,16位數據寬度采用84引腳FBGA封裝。HY5PS121621BFP內部功能框圖如圖1所示,其引腳功能描述如表1所列。

3 應用實例
   
圖2所示硬件系統(tǒng)的核心是一片Agere公司的APP300網絡處理器,該網絡處理器內嵌ARM 926E核,主頻為133 MHz。APP300是Agere的Payload-Plus系列第四代網絡處理器產品,片內集成有Clas-sifier、Traffic manager、Control processor等功能塊,其處理能力為1.6 Gbit/s。APP320對外提供5個數據處理端口(Port0~Port4),可根據實際需要配置多種系統(tǒng)接口,支持不同的應用場合。APP300支持3種外部存儲器接口,即200 MHz速率的DDR2SDRAM,支持內存的ECC保護功能:Program,DID,SED Parameter Memory(PP),Reassembly Packet BufferMemory (PK),ARM Processor Program/Data Memory(A P)。

    實際應用中,其內存配置為:PP(64MB×16 bit)、PK(64 MB×l6 bit)、AP(64MB×16 bit)。以AP內存為例,采用一片HY5PS121621BFP即可滿足系統(tǒng)需要,詳見圖3所示的HY5PS121621 BFP外部接口連線電路圖。數據總線串聯(lián)33.2Ω的電阻(如圖3所示)可避免過沖/下沖現象。由于HY5PS121621BFP的數據總線采用ODT技術內建核心的終結電阻器,所以其數據總線的末端不
用放置并聯(lián)終端,但其地址/控制線沒有采用ODT技術內建核心的終結電阻器,因此,應當始終在所有地址/控制線的末端采用并聯(lián)終端,如圖4所示。如沒有適當的終端電壓源,則可在VCCO電源端和接地端之間串聯(lián)2只電阻器形成戴維寧等效終端電路。在這種情況下,只需要將地址/控制線的末端連接至包含這2只電阻器電路即可。

4 結束語
   
對于眾多嵌入式應用,特別是那些需要大容量內存且高可靠性的系統(tǒng),DDR2存儲器是一種極佳的選擇。雖然,嵌入式系統(tǒng)并不迫切需要提高內存速度,但目前DDR2取代SDRAM將成為主流。隨著微處理器技術的發(fā)展,前端總線對內存帶寬的要求越高,擁有更穩(wěn)定的運行頻率的DDR2內存將是大勢所趨。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉