www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式教程
[導(dǎo)讀]基于LatticeXP2設(shè)計(jì)的FPGA標(biāo)準(zhǔn)評(píng)估技術(shù)

LatticeXP2器件包括基于查找表(LUT)的 FPGA以及非易失閃存單元(flexiFLASH)。LatticeXP2系列器件的LUT從5K到40K,分布是RAM從10K到83Kb,EBR SRAM從166Kb到885Kb,EBR SRAM區(qū)塊從9到48個(gè),sysDSP從3個(gè)到8個(gè),18x18乘法器從12個(gè)到32個(gè),可用的I/O從172個(gè)到540個(gè),GPLL從2個(gè)到4個(gè)。工作電壓1.2V,主要用在對(duì)成本敏感的市場(chǎng)如消費(fèi)類(lèi)電子,汽車(chē)電子,醫(yī)療和工業(yè),網(wǎng)絡(luò)和計(jì)算。

LatticeXP2主要特性:



LatticeXP2系列產(chǎn)品:


圖1。LatticeXP2-17器件簡(jiǎn)化方框圖(頂視圖)

LatticeXP2 devices are ideal for a variety of applications in cost sensitive markets such as Consumer, Automotive, Medical & Industrial, Networking and Computing

LatticeXP2標(biāo)準(zhǔn)評(píng)估板

LatticeXP2 Standard Evaluation Board

The LatticeXP2™ Standard Evaluation Board provides a convenient platform to evaluate, test and debug user designs. The board features a LatticeXP2-17 FPGA in a 484 fpBGA package. The LatticeXP2 I/Os are connected to a rich variety of interfaces described later in this document.

This document (including the schematics in the appendix) describes LatticeXP2 Standard Evaluation Boards marked as Rev 000. This marking can be seen on the etching on the back of the printed circuit board, under the Lattice Semiconductor logo.

The LatticeXP2 is a third-generation non-volatile FPGA device. It combines a Look-up Table (LUT) based FPGA fabric with Flash Non-volatile cells in a flexiFLASH™ architecture. The flexiFLASH approach provides benefits such as instant-on, small footprint, on chip storage with FlashBAK™ embedded block memories and Serial TAG memory and design security. The LatticeXP2 also supports live updates with TransFR™, 128-bit AES Encryption and Dual-Boot technologies. The LatticeXP2 devices include LUT-based logic, distributed and embedded memory, Phase Locked Loops (PLLs), pre-engineered source synchronous I/O and enhanced sysDSP™ blocks.

圖2。LatticeXP2標(biāo)準(zhǔn)評(píng)估板外形圖

LatticeXP2標(biāo)準(zhǔn)評(píng)估板主要特性:

LatticeXP2 Standard Evaluation Board featuring

LatticeXP2-17 FPGA in 484fpBGA package (LFXP2-17E-6F484C)

On-board Asynch SRAM memory (256Kx32 providing 1Mbyte)

A/D converter (Burr Brown ADS7842)

D/A converter (Burr Brown DAC7617)

10K digital POT

RS232 DB9 "female" connector

Compact Flash connector

8-bit switch

8 general purpose LEDs

4 push-button switches

7-segment LED

Built-in USB download capability (includes MachXO device)

Selectable I/O voltage

SMA connectors for clock and general purpose I/O

PAC607 power manager

on-board oscillator (dip socket)

Proto/test area

SPI flash memory for alternate configuration

Power via Bellnix DC power control modules

LCD connector

圖3。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(1)

圖4。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(2):電源和配置[!--empirenews.page--]

圖5。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(3):Bank 0-3

圖6。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(4):Bank 4-7

圖7。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(5):可編程接口

圖8。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(6):旁路電容

圖9。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(7):外設(shè)和時(shí)鐘輸入

圖10。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(8):D/A,A/D,7段和RS232

圖11。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(9):緊湊閃存,LVDS,開(kāi)關(guān)和LCD

圖12。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(10):異步SRAM

圖13。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(11):原型柵格[!--empirenews.page--]

圖14。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(12):電源管理

圖15。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(13):1.2V和電源

圖16。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(14):3.3V電源轉(zhuǎn)換器

圖17。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(15):可調(diào)整電源

圖18。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(16):USB下載PHY

圖19。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(17):MachXO電源

圖20。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(18):MachXO Bank 0-3

圖21。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(19):MachXO Bank 4-7

圖22。LatticeXP2標(biāo)準(zhǔn)評(píng)估板電路圖(20):布置方案

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: 驅(qū)動(dòng)電源

在工業(yè)自動(dòng)化蓬勃發(fā)展的當(dāng)下,工業(yè)電機(jī)作為核心動(dòng)力設(shè)備,其驅(qū)動(dòng)電源的性能直接關(guān)系到整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動(dòng)勢(shì)抑制與過(guò)流保護(hù)是驅(qū)動(dòng)電源設(shè)計(jì)中至關(guān)重要的兩個(gè)環(huán)節(jié),集成化方案的設(shè)計(jì)成為提升電機(jī)驅(qū)動(dòng)性能的關(guān)鍵。

關(guān)鍵字: 工業(yè)電機(jī) 驅(qū)動(dòng)電源

LED 驅(qū)動(dòng)電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個(gè)照明設(shè)備的使用壽命。然而,在實(shí)際應(yīng)用中,LED 驅(qū)動(dòng)電源易損壞的問(wèn)題卻十分常見(jiàn),不僅增加了維護(hù)成本,還影響了用戶(hù)體驗(yàn)。要解決這一問(wèn)題,需從設(shè)計(jì)、生...

關(guān)鍵字: 驅(qū)動(dòng)電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動(dòng)電源的公式,電感內(nèi)電流波動(dòng)大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關(guān)鍵字: LED 設(shè)計(jì) 驅(qū)動(dòng)電源

電動(dòng)汽車(chē)(EV)作為新能源汽車(chē)的重要代表,正逐漸成為全球汽車(chē)產(chǎn)業(yè)的重要發(fā)展方向。電動(dòng)汽車(chē)的核心技術(shù)之一是電機(jī)驅(qū)動(dòng)控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機(jī)驅(qū)動(dòng)系統(tǒng)中的關(guān)鍵元件,其性能直接影響到電動(dòng)汽車(chē)的動(dòng)力性能和...

關(guān)鍵字: 電動(dòng)汽車(chē) 新能源 驅(qū)動(dòng)電源

在現(xiàn)代城市建設(shè)中,街道及停車(chē)場(chǎng)照明作為基礎(chǔ)設(shè)施的重要組成部分,其質(zhì)量和效率直接關(guān)系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進(jìn)步,高亮度白光發(fā)光二極管(LED)因其獨(dú)特的優(yōu)勢(shì)逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關(guān)鍵字: 發(fā)光二極管 驅(qū)動(dòng)電源 LED

LED通用照明設(shè)計(jì)工程師會(huì)遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關(guān)鍵字: LED 驅(qū)動(dòng)電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動(dòng)電源的電磁干擾(EMI)問(wèn)題成為了一個(gè)不可忽視的挑戰(zhàn)。電磁干擾不僅會(huì)影響LED燈具的正常工作,還可能對(duì)周?chē)娮釉O(shè)備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來(lái)解決L...

關(guān)鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動(dòng)電源

開(kāi)關(guān)電源具有效率高的特性,而且開(kāi)關(guān)電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機(jī)重量也有所下降,所以,現(xiàn)在的LED驅(qū)動(dòng)電源

關(guān)鍵字: LED 驅(qū)動(dòng)電源 開(kāi)關(guān)電源

LED驅(qū)動(dòng)電源是把電源供應(yīng)轉(zhuǎn)換為特定的電壓電流以驅(qū)動(dòng)LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動(dòng)電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關(guān)鍵字: LED 隧道燈 驅(qū)動(dòng)電源
關(guān)閉