www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式動(dòng)態(tài)
[導(dǎo)讀]All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布, 其業(yè)界首款可編程SoC級(jí)增強(qiáng)型Vivado™設(shè)計(jì)套件的最新版本在生產(chǎn)力方面

All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布, 其業(yè)界首款可編程SoC級(jí)增強(qiáng)型Vivado™設(shè)計(jì)套件的最新版本在生產(chǎn)力方面進(jìn)行了兩大改進(jìn)。Vivado設(shè)計(jì)套件2013.1版本新增了一款以IP為中心的設(shè)計(jì)環(huán)境,用以加速系統(tǒng)集成;而其提供的一套完整數(shù)據(jù)庫(kù),則可加速C/C++系統(tǒng)級(jí)設(shè)計(jì)和高層次綜合(HLS)。

加速I(mǎi)P創(chuàng)建與集成

為了加速在All Programmable FPGA器件中創(chuàng)建高度集成的、復(fù)雜的設(shè)計(jì),賽靈思推出了Vivado IP Integrator(IPI)早期試用版本。Vivado IPI可加速RTL、賽靈思IP核、第三方IP核以及C/C++綜合的IP核的集成。Vivado IPI采用ARM® AXI互聯(lián)和IP封裝的IP-XACT元數(shù)據(jù)等業(yè)界標(biāo)準(zhǔn),能提供智能、結(jié)構(gòu)組裝正確并與賽靈思 All Programmable解決方案協(xié)同優(yōu)化的設(shè)計(jì)方案。IP Integrator建立在Vivado 設(shè)計(jì)套件的基礎(chǔ)之上,是一款具有器件和平臺(tái)意識(shí)的互動(dòng)性、圖形化和可編寫(xiě)腳本的環(huán)境,能支持具有IP意識(shí)的自動(dòng)化AXI互聯(lián)、單擊IP子系統(tǒng)生成、實(shí)時(shí) DRC、接口變更傳播以及強(qiáng)大的調(diào)試功能。針對(duì)Zynq™-7000 All Programmable SoC設(shè)計(jì),嵌入式設(shè)計(jì)團(tuán)隊(duì)現(xiàn)在能夠更快速地識(shí)別、重用并集成軟/硬件IP,滿足雙核ARM處理系統(tǒng)和高性能FPGA架構(gòu)的要求。

Atomic Rules 公司CTO Shep Siegel指出:“Vivado幫助我們大幅提升了可重配置計(jì)算平臺(tái)與應(yīng)用的開(kāi)發(fā)生產(chǎn)力。同時(shí),Vivado IPI和7系列器件的完美結(jié)合,也幫助我們加速了開(kāi)發(fā)進(jìn)程。賽靈思在芯片技術(shù)和設(shè)計(jì)流程方面的創(chuàng)新滿足了我們最終客戶的各種要求, 給我們留下了深刻的印象。”

加速系統(tǒng)級(jí)設(shè)計(jì)的數(shù)據(jù)庫(kù)

為了加速C/C++系統(tǒng)級(jí)設(shè)計(jì)和高層次綜合(HLS),賽靈思通過(guò)支持業(yè)界標(biāo)準(zhǔn)的浮點(diǎn)math.h運(yùn)算和實(shí)時(shí)視頻處理功能,增強(qiáng)了Vivado HLS庫(kù)。正在評(píng)估Vivado HLS的超過(guò)350名活躍用戶和1000多家客戶,現(xiàn)在就可以立即訪問(wèn)嵌入到OpenCV環(huán)境中的視頻處理功能,實(shí)現(xiàn)運(yùn)行在雙核ARM處理系統(tǒng)上的嵌入式視覺(jué)。最終解決方案通過(guò)硬件加速能將現(xiàn)有的C/C++算法性能提升100倍之多。同時(shí),Vivado HLS相對(duì)于RTL設(shè)計(jì)輸入流程而言,可將系統(tǒng)驗(yàn)證和實(shí)現(xiàn)速度提高達(dá)100倍。針對(duì)Zynq-7000 All Programmable SoC設(shè)計(jì),設(shè)計(jì)團(tuán)隊(duì)現(xiàn)在能以更快的速度開(kāi)發(fā)雙核ARM處理系統(tǒng)的C/C++代碼,同時(shí)還能自動(dòng)加速高性能FPGA架構(gòu)中計(jì)算密集型功能的執(zhí)行。

 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在嵌入式開(kāi)發(fā)領(lǐng)域,工具鏈的生態(tài)競(jìng)爭(zhēng)直接影響開(kāi)發(fā)效率與產(chǎn)品競(jìng)爭(zhēng)力。德州儀器(TI)的Code Composer Studio(CCS)與賽靈思(Xilinx)的Vitis作為兩大主流平臺(tái),分別在DSP與FPGA/SoC開(kāi)發(fā)...

關(guān)鍵字: TI Xilinx

Serial RapidIO(SRIO)是一種高性能、低引腳數(shù)、基于數(shù)據(jù)包交換的互連技術(shù),專為滿足未來(lái)高性能嵌入式系統(tǒng)的需求而設(shè)計(jì)。它由Motorola和Mercury等公司率先倡導(dǎo),旨在為嵌入式系統(tǒng)提供可靠的、高性能的...

關(guān)鍵字: SRIO Xilinx

隨著Altera,Xilinx兩家FPGA巨頭陸續(xù)被收購(gòu),F(xiàn)PGA的未來(lái)似乎已經(jīng)與數(shù)據(jù)中心、AI等超大規(guī)模應(yīng)用綁定。

關(guān)鍵字: Altera Xilinx

在現(xiàn)代電子設(shè)計(jì)自動(dòng)化(EDA)工具鏈中,ModelSim作為一款功能強(qiáng)大的仿真軟件,廣泛應(yīng)用于FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)和數(shù)字IC設(shè)計(jì)的驗(yàn)證階段。特別是在與Xilinx FPGA結(jié)合使用時(shí),ModelSim能夠模擬復(fù)雜...

關(guān)鍵字: ModelSim Xilinx

在FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)設(shè)計(jì)與開(kāi)發(fā)過(guò)程中,Xilinx的Vivado工具憑借其強(qiáng)大的功能和用戶友好的界面,受到了廣大工程師的青睞。然而,僅僅掌握Vivado的基本操作是遠(yuǎn)遠(yuǎn)不夠的,掌握一些使用小技巧可以極大地提高設(shè)...

關(guān)鍵字: Vivado FPGA Xilinx

在高速數(shù)據(jù)傳輸?shù)腇PGA設(shè)計(jì)中,時(shí)序約束是保證數(shù)據(jù)準(zhǔn)確傳輸?shù)年P(guān)鍵因素之一。特別是在LVDS(Low Voltage Differential Signaling)等高速接口設(shè)計(jì)中,信號(hào)的傳輸延時(shí)和時(shí)序?qū)R尤為重要。Xil...

關(guān)鍵字: 時(shí)序約束 Xilinx IDELAYE2應(yīng)用

在現(xiàn)代的FPGA設(shè)計(jì)中,球柵陣列(BGA)封裝已經(jīng)成為了一種常見(jiàn)的封裝方式,特別是在高性能、高密度的Xilinx FPGA設(shè)計(jì)中。BGA封裝以其高集成度、小體積和優(yōu)良的熱性能受到了廣泛的應(yīng)用。然而,BGA封裝的復(fù)雜性和高...

關(guān)鍵字: BGA 球柵陣列 Xilinx

Vivado是Xilinx公司推出的一款強(qiáng)大的FPGA開(kāi)發(fā)工具,它為用戶提供了從設(shè)計(jì)到實(shí)現(xiàn)的全面解決方案。然而,在FPGA設(shè)計(jì)過(guò)程中,Vivado編譯錯(cuò)誤是開(kāi)發(fā)者經(jīng)常遇到的問(wèn)題。本文將總結(jié)Vivado編譯過(guò)程中常見(jiàn)的錯(cuò)誤...

關(guān)鍵字: Vivado編譯 Xilinx FPGA開(kāi)發(fā)

在FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)的應(yīng)用中,F(xiàn)lash下載速度是一個(gè)關(guān)鍵的性能指標(biāo)。特別是在需要頻繁更新FPGA配置或進(jìn)行大量數(shù)據(jù)傳輸?shù)膱?chǎng)景下,提高Flash下載速度顯得尤為重要。Xilinx作為全球領(lǐng)先的FPGA供應(yīng)商,其...

關(guān)鍵字: Flash Xilinx FPGA

視頻流媒體市場(chǎng)總額將從2021年的61個(gè)Billion一路增長(zhǎng),至2028年達(dá)到213個(gè)Billion。流媒體大漲的背后技術(shù)挑戰(zhàn)來(lái)自新一代的交互模型,會(huì)是“多對(duì)多”的形式。這種交互模型的變化,將會(huì)徹底改變基礎(chǔ)設(shè)施的部署模...

關(guān)鍵字: AMD Xilinx 加速卡 VPU Alveo MA35D
關(guān)閉