www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 嵌入式 > 嵌入式軟件
[導讀]一款基于FPGA的RFID閱讀器設計

 0 引 言

  RFID 技術是從 20 世紀 80 年代走向成熟的一項自動識別技術,近年來發(fā)展十分迅速。 目前,在全世界,基于 RFID 技術的電子標簽,使用已經 非常廣泛了,這主要取決于它的特性,RFID 標簽可以使用在幾乎所有的物理對象上。RFID 技術在 工業(yè)自動化,物體跟蹤,交通運輸控制管理,防偽校園卡,電子錢包,行李標簽,收費系統(tǒng),醫(yī)用裝 置,電子物品的監(jiān)控和軍事用途等方面已經得到了廣泛的應用。例如第二代居民身份證,使用基于 ISO/IEC4443-B 標準的 13.56 MHz 電子標簽,該項 目可以說國內乃至國際上最大的RFID 應用的項目之一。

  RFID 系統(tǒng)由閱讀器(Reader),電子標簽( Tag) 和后臺數據庫組成 ,見圖1。閱讀器從附著在物品上的Tag中讀取數據,這些數據在閱讀器或送給 后臺的數據庫應用程序進行處理。閱讀器作為RFID 系統(tǒng)中的關鍵部件通過天線與電子標簽進行無線 通信,可以實現對標簽識別碼和內存數據的讀出或 寫入操作。


 

圖 1 RFID 系統(tǒng)構成。

  FPGA 具有開發(fā)簡單,靜態(tài)可重復編程和動態(tài)在系統(tǒng)編程的特點,已經成為當今應用最廣泛的 可編程專用集成電路。目前在 FPGA 的集成開發(fā)環(huán) 境中提供各種 I/O 接口的 IP 核,方便實現各種 I/O 接口。

  現有的RFID 閱讀器一般是由ARM( AdvancedRISC Machines)結構體系實現的,一般體積較大,不容易升級。本文研究和實現了基于FPGA 的閱讀器,這種閱讀器具有結構靈活、體積小、升級容易、方便實現不同的外設接口等優(yōu)點。

  論文結構如下第一部分描述閱讀器的總體結構,第二部分是硬件部分結構,第三部分是軟件部分結構,第四部分是閱讀器的實現。

  1 基于FPGA 的RFID 閱讀器總體結構

  閱讀器是由FPGA、射頻模塊、LCD 和FLASH構成的,閱讀器的系統(tǒng)結構見圖2。 標準串口向射頻模塊發(fā)送對標簽操作的命令,用于接收從射頻模塊返回的標簽中的內容,LCD 顯示標簽信息,系統(tǒng)控制程序是系統(tǒng)的核心程序,它協(xié)調各部分的運行, FLASH 存儲器存放數據。


 

圖2 閱讀器的系統(tǒng)結構

  FPGA 實現的外部接口有:串口、LCD 接口、FLASH 接口和鍵盤接口等,射頻模塊內部含有符合RFID 標準的標簽操作程序,能夠執(zhí)行來自串口的操作標簽的命令,返回標簽的信息。

  2 閱讀器的硬件部分結構

  閱讀器是以FPGA 為核心,控制數據處理交換的模塊結構。FPGA 實現的模塊有:各個外設接口和CPU 模塊,這些模塊由該FPGA 內部的可編程邏輯電路實現的,它完成與射頻模塊的通信,射頻模塊前端與標簽的空中接口通信讀取標簽信息,FPGA 從串口模塊取回標簽信息送LCD 顯示,硬件結構如圖3。


 

圖 3 閱讀器的硬件結構。

  3 閱讀器軟件部分結構

  程序的執(zhí)行從鍵盤的觸發(fā)開始,此時通過串口向射頻模塊發(fā)送讀標簽命令,射頻模塊返回標簽的信息,觸發(fā)串口中斷服務程序執(zhí)行,將讀出的信息放入FIFO 對列,將結果送LCD 顯示。軟件部分程序執(zhí)行流程圖見圖4。[!--empirenews.page--]


 

圖4 軟件部分程序執(zhí)行流程。

  4 閱讀器的實現

  本文使用日立產射頻模塊、2.4GHz 電子標簽、Xilinx Spartan-3 LC1500 開發(fā)板、Xilinx PlatformStudio 7.1i 集成開發(fā)環(huán)境和Xilinx ISE 7.1i 集成開發(fā)環(huán)境硬件連接見圖5。FPGA 開發(fā)板設計一個串口連接射頻模塊,用于向射頻模塊發(fā)送標簽操作命令和接收標簽的信息。圖中URAT 為設計的串口,G16和H16 為FPGA 的I/O 引腳,74LS04 為電平轉換模塊。1602 為液晶顯示模塊。


 

圖5 硬件連接。

  4.1 FPGA 中的CPU 模塊

  嵌入式CPU 的設計是SOC 設計的核心。FPGA可以方便地實現嵌入式CPU 核[6],在FPGA 器件中嵌入式CPU 有硬核和軟核兩種,如Xilinx 的VirtexII器件中含有CPU 硬核POWERPC401 核,Altera 的Excalibur 器件中含有PowerTrace 核;軟核如Xilinx的PicoBlaze 和MicroBlaze, Altera 的Nios, Tensilica的Xtensa 和OpenCores 的OpenRISC 軟核。硬核提供了豐富的指令和功能,但不能改變其電路結構。硬核具有高速和高效的優(yōu)點,但熟悉和充分掌握硬核的使用比較困難,硬核并不是所有的FPGA 器件都有的。而軟核是用VHDL 語言設計實現,設計者可以根據具體需要進行設計或對軟核進行適當的修改,適當增加或減少硬件電路,如寄存器數量,RAM容量和總線寬度等,,提高芯片利用率,,還可以提高CPU 運行速度,并且軟核還具有使用靈活和低成本的特點。本文使用的是Microblaze 軟核。

  4.2 實現過程

  在集成開發(fā)環(huán)境中添加LCD、 URAT 和DIP的軟件IP 核,其中DIP 用于模擬鍵盤輸入。然后配置各個接口IP 核的總線類型、地址范圍和外部端口,在項目的UCF 文件中配置接口IP 核的引腳和FGPA 的I/O 的連接關系。

  從串口接收數據有兩種方法:一種是采用定時器讀;另一種采用串口的中斷服務程序來讀。采用定時器消耗資源比較大,本文采用串口中斷的方法,當串口有數據到達時,激活串口中斷服務程序,在中斷服務程序中讀出串口緩沖區(qū)的數據,然后寫道FIFO 對列。

  URAT 中斷服務程序的主要代碼如下:

  Void XUartLite_InterruptHandler ( XUartLite *

  InstancePtr)

  /*判斷Uart 緩沖區(qū)是否為空*/

  if(!XUartLite_mIsReceiveEmpty(RS232_BASEADD

  R))

  {

  /*接收URAT 數據*/

  Data=XUartLite_RecvByte(RS232_BASEADDR);//

  /*寫入FIFO 緩沖隊列*/

  Add_Queue(Data);

  }

  其中FIFO 緩沖隊列是由一個自定義的數據結構和對它的操作實現的。

  下面是主程序的主要代碼。[!--empirenews.page--]

  初始化部分

  /*URAT 初始化*/

  XUartLite_Initialize( &Uart,

  XPAR_RS232_DEVICE_ID)

  /*LCD 初始化*/

  void lcd_init(unsigned int base_addr)

  /*URAT 開中斷*/

  void XUartLite_EnableInterrupt ( XUartLite *

  InstancePtr)

  /*設置URAT 初始化*/

  void XUartLite_SetSendHandler(XUartLite

  * InstancePtr, XUartLite_Handler FuncPtr, void

  *CallBackRef)

  /*設置URAT 的中斷服務程序*/

  void XUartLite_SetRecvHandler(XUartLite *

  InstancePtr, , XUartLite_Handler

  XUartLite_InterruptHandle, void * CallBackRef)

  初始化完成以后,然后進入一個無限循環(huán)。

  /*判斷是否有鍵按下*/

  XGpio_InterruptGetStatus(XGpio *InstancePtr)

  /*發(fā)送讀標簽命令*/

  for (j=0;j<count ;j++)

  { XUartLite_SendByte(UARTLITE_0_BASEA

  DDR, *(commanda+j) );

  wait(50000);

  }

  /*如果對列不為空*/

  If(!IsEmptyQuque())

  /* 讀取隊列數據 */

  Read_Quque(data )

  /* 寫入FLASH*/

  void flash_write(Xuint32 addr, long data)

  對FLASH 的操作首先要塊檫除,然后才能寫,對FLASH 寫的代碼如下:

  void flash_write(Xuint32 addr, long data)

  {XIo_Out32(flash_base_addr + (0x555 << 2),

  0x00aa00aa);

  XIo_Out32(flash_base_addr + (0xaaa << 2),

  0x00550055);

  XIo_Out32(flash_base_addr + (0x555 << 2),

  0x00a000a0);

  XIo_Out32(addr, data);

  return;

  }

  程序編寫完成后,經過編譯和消除錯誤后,下載到目標板,在FPGA 開發(fā)板運行程序,在LCD得到標簽信息,見圖6。


 

圖6 標簽信息在LCD 的顯示

  6 結 論

  RFID 技術是近年來發(fā)展起來的一種新型的自動識別技術。FPGA 技術是未來硬件廣泛使用的一種技術,本文結合將RFID 技術與FPGA 技術相結合,研究和實現了一種新結構的閱讀器,基于FPGA的閱讀器具有結構靈活、體積小、升級容易和易擴展等優(yōu)點。本文給出了閱讀器的總體結構、硬件部分結構和軟件部分結構,研究了RFID 射頻模塊與FPGA 之間的接口實現及標簽信息在LCD 顯示。具有廣泛的使用價值。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯系該專欄作者,如若文章內容侵犯您的權益,請及時聯系本站刪除。
換一批
延伸閱讀

最近為什么越來越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來什么神奇效果呢?原來,FPGA擁有大量的可編程邏輯資源,相對于GPU,它的可重構性以及高功耗能效比的優(yōu)點,是GPU無法比擬的;同時...

關鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應用領域包羅萬象,我們今天來看看在音樂科技領域及醫(yī)療照護的智能巧思。

關鍵字: FPGA 科技領域 智能

強大的產品可降低信號噪音并提高分辨率與動態(tài)

關鍵字: Spectrum儀器 數字化儀 FPGA

最近某項目采用以太網通信,實踐起來有些奇怪,好像設計成只能應答某類計算機的ICMP(ping)命令, 某類計算機指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識別。

關鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國外廠商的FPGA芯片價格飆升,由于價格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國產化替代方案。我工作中正在使用的幾款芯片也面臨停產的風險,用一片少一片,了解到國產FPGA發(fā)展的也不錯,完全自...

關鍵字: FPGA 芯片 EDA

當使用導線連接外部設備或芯片時,導線不可過長,一般控制在 20CM 以內,IIC、SPI、UART 等數字接口數據線驅動能力有限,過長的導線會導致通訊波形遲緩。當導線確實無法縮短時,可通過降低通訊速率的方法來解決、緩解通...

關鍵字: 可編程USB UART I2C SMBusS SPI

本篇是FPGA之旅設計的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數據的采集,并且將采集到的數據顯示在數碼管上。由于本例將對溫濕度傳感器DHT11進行采集,而且兩者的數據采集過程類似,所以可以參考一下前面的...

關鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設計的第十三例啦,本例是一個綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過FPGA采集DS18B20傳感器的溫度值。

關鍵字: FPGA DS18B20傳感器

這是FPGA之旅設計的第九例啦?。?!本例將介紹如何使用FPGA驅動OLED屏幕,并在接下來的幾例中,配合其它模塊,進行一些有趣的綜合實驗。由于使用的OLED屏是IIC接口的,對IIC接口不是很清楚的,可以參考第五例的設計...

關鍵字: FPGA OLED屏幕

嵌入式軟件

15715 篇文章

關注

發(fā)布文章

編輯精選

技術子站

關閉