用DSP實(shí)現(xiàn)增量式光電編碼器的細(xì)分
用DSP實(shí)現(xiàn)FIR數(shù)字濾波器
基于DSP的串行通信在變頻調(diào)速系統(tǒng)中的應(yīng)用
嵌入式設(shè)計(jì)的圖形化編程縮短開(kāi)發(fā)時(shí)間
基于CAN 總線的智能斷路器網(wǎng)絡(luò)模型
基于TMS32OLF2407A的教育機(jī)器人硬件系統(tǒng)設(shè)計(jì)
基于嵌入式Linux的鍵盤(pán)驅(qū)動(dòng)設(shè)計(jì)
本文介紹的驅(qū)動(dòng)方案,可以從機(jī)理上掌握筆段型液晶驅(qū)動(dòng)方法。在液晶顯示不太復(fù)雜的設(shè)計(jì)中,采用這種方法可以簡(jiǎn)化設(shè)計(jì)、節(jié)約成本。通過(guò)作者在多種數(shù)字儀表上的應(yīng)用證明,該方法效果很好。
為確保單片開(kāi)關(guān)電源正常工作,必須在電路設(shè)計(jì)和制造工藝上采取相應(yīng)措施,有效地抑制瞬態(tài)干擾及音頻噪聲,為此闡述其抑制方法與改進(jìn)電路。關(guān)鍵詞:?jiǎn)纹_(kāi)關(guān)電源 瞬態(tài)干擾 音頻噪聲 抑制 電磁兼容性1 抑制瞬態(tài)干擾瞬態(tài)
嵌入式單總線控制器設(shè)計(jì)
基于ARM處理器與GPRS技術(shù)的水廠監(jiān)控系統(tǒng)
電源設(shè)計(jì)人員經(jīng)常面臨種種互相對(duì)立的要求。一方面要縮小體積、降低成本,另一方面又要提供更多功能并提高輸出功率。受原理上的限制,模擬電源本身的功能有限,而模擬電源控制器的設(shè)計(jì)更是越來(lái)越復(fù)雜。由于這一原因,有些
STM32F100VBT6采用ARM Cortex™-M3 32位RISC內(nèi)核,工作頻率24MHz,集成了高速嵌入式存儲(chǔ)器(閃存高達(dá)128kB、SRAM高達(dá)8kB)以及各種增強(qiáng)外設(shè)和連接到兩條APB總線的I/O。所有器件提供兩個(gè)I2C、兩個(gè)SPI、一個(gè)HDMI
基于Hi3510和無(wú)線發(fā)送模塊的視頻傳輸設(shè)計(jì)
針對(duì)FPGA的完全可配置嵌入式32位RISC處理器