用于實(shí)時(shí)控制系統(tǒng)的嵌入式系統(tǒng)經(jīng)常需要對(duì)模擬量進(jìn)行測(cè)量,通常的方法是以MCU為主產(chǎn)生采集控制時(shí)序控制模數(shù)轉(zhuǎn)換器,并通過(guò)中斷或查詢(xún)的方式讀取轉(zhuǎn)換后的結(jié)果。由MCU產(chǎn)生采集控制時(shí)序?qū)⒄加幂^多的系統(tǒng)軟硬件資源。而在
基于DSP與CPLD的多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
引言移動(dòng)電話、PDA和MP3播放器等便攜式消費(fèi)電子產(chǎn)品的產(chǎn)量通常都非常大。因此,產(chǎn)品設(shè)計(jì)工程師首先會(huì)選擇采用AsIc或ASSP以小巧的便攜式封裝來(lái)容納極強(qiáng)的功能。這種解決方案不僅能滿(mǎn)足功能密集的要求,其功耗往往也令
用CoolRunner-II CPLD設(shè)計(jì)便攜式手持設(shè)備
介紹了一種聲信號(hào)發(fā)射系統(tǒng)的設(shè)計(jì)方案,系統(tǒng)是基于CPLD產(chǎn)品XC2C128控制,并通過(guò)EPROM(M27C64A)實(shí)現(xiàn)了波形存儲(chǔ),信號(hào)經(jīng)D/A轉(zhuǎn)換器(AD5330)、功率放大器(MAX9703)和變壓器輸出。另外,可通過(guò)改變存儲(chǔ)器內(nèi)波形存儲(chǔ)的編碼方式或存儲(chǔ)器的型號(hào)和容量,實(shí)現(xiàn)時(shí)分復(fù)用(TDM)、頻分復(fù)用(FDM)和碼分復(fù)用(CDM)。經(jīng)多次實(shí)驗(yàn)驗(yàn)證了該系統(tǒng)的可行性和擴(kuò)展性
1 引言 視頻采集系統(tǒng)是數(shù)字圖像獲取的最基本手段,是進(jìn)行數(shù)字圖像處理、多媒體和網(wǎng)絡(luò)傳輸?shù)那疤?,它可為各種圖像處理算法提供待處理的原始數(shù)字圖像和算法驗(yàn)證平臺(tái)。隨著圖像數(shù)字化處理技術(shù)的高速發(fā)展,對(duì)圖像采集
0 引 言 隨著先進(jìn)制造技術(shù)的迅速發(fā)展,對(duì)運(yùn)動(dòng)控制的精度要求也越來(lái)越高,而運(yùn)動(dòng)伺服控制系統(tǒng)的性能很大程度上取決于伺服控制算法,通過(guò)運(yùn)動(dòng)控制與智能控制的融合,從改進(jìn)傳統(tǒng)的PID控制,到現(xiàn)代的最優(yōu)控制、自適
1 引言 視頻采集系統(tǒng)是數(shù)字圖像獲取的最基本手段,是進(jìn)行數(shù)字圖像處理、多媒體和網(wǎng)絡(luò)傳輸?shù)那疤?,它可為各種圖像處理算法提供待處理的原始數(shù)字圖像和算法驗(yàn)證平臺(tái)。隨著圖像數(shù)字化處理技術(shù)的高速發(fā)展,對(duì)圖像采集
摘要:介紹一種基于單片機(jī)與CPLD結(jié)合的傳感器網(wǎng)絡(luò)節(jié)點(diǎn)的無(wú)線控制系統(tǒng)。節(jié)點(diǎn)中單片機(jī)對(duì)無(wú)線命令進(jìn)行譯碼,并對(duì)外圍子模塊進(jìn)行控制,CPLD擴(kuò)展控制系統(tǒng)的并行I/O端口、SPI串行接口等,從而根據(jù)系統(tǒng)需要可擴(kuò)展無(wú)線傳感網(wǎng)
0 引 言 隨著先進(jìn)制造技術(shù)的迅速發(fā)展,對(duì)運(yùn)動(dòng)控制的精度要求也越來(lái)越高,而運(yùn)動(dòng)伺服控制系統(tǒng)的性能很大程度上取決于伺服控制算法,通過(guò)運(yùn)動(dòng)控制與智能控制的融合,從改進(jìn)傳統(tǒng)的PID控制,到現(xiàn)代的最優(yōu)控制、自適
在ARM微處理器中移入嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-II,使系統(tǒng)的穩(wěn)定性、實(shí)時(shí)性得到保證,實(shí)時(shí)操作系統(tǒng)將應(yīng)用分解成多任務(wù),簡(jiǎn)化了應(yīng)用系統(tǒng)軟件的設(shè)計(jì);采用CPLD器件集成了電路的全部控制功能,擺脫了單純用由微控制器為核心的數(shù)據(jù)采集系統(tǒng)時(shí)的速度瓶頸,極大提高了數(shù)據(jù)采集速度。整個(gè)系統(tǒng)具有速度高、實(shí)時(shí)性好、抗干擾能力強(qiáng)、性?xún)r(jià)比高等特點(diǎn)。
在ARM微處理器中移入嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-II,使系統(tǒng)的穩(wěn)定性、實(shí)時(shí)性得到保證,實(shí)時(shí)操作系統(tǒng)將應(yīng)用分解成多任務(wù),簡(jiǎn)化了應(yīng)用系統(tǒng)軟件的設(shè)計(jì);采用CPLD器件集成了電路的全部控制功能,擺脫了單純用由微控制器為核心的數(shù)據(jù)采集系統(tǒng)時(shí)的速度瓶頸,極大提高了數(shù)據(jù)采集速度。整個(gè)系統(tǒng)具有速度高、實(shí)時(shí)性好、抗干擾能力強(qiáng)、性?xún)r(jià)比高等特點(diǎn)。
1.引言 隨著電子技術(shù)的發(fā)展,復(fù)雜可編程邏輯器件CPLD(Complex Programmable Logic Device)以其高速、高可靠以及開(kāi)發(fā)便捷、規(guī)范、能完成任何數(shù)字器件功能的優(yōu)點(diǎn)[1], 越來(lái)越廣泛地應(yīng)用于電子儀器中。線纜的安裝質(zhì)
摘要:設(shè)計(jì)并實(shí)現(xiàn)了基于PCI總線和CPLD技術(shù),通過(guò)用戶(hù)軟件控制多種類(lèi)型、參數(shù)信號(hào)生成的信號(hào)發(fā)生器,詳細(xì)介紹了設(shè)計(jì)中主要軟、硬件的設(shè)計(jì)實(shí)現(xiàn)方法。本系統(tǒng)可以方便地實(shí)現(xiàn)各種常見(jiàn)的電磁信號(hào)的生成,并可以在本系統(tǒng)的基
1引言隨著ATM機(jī)普及,人們對(duì)流通貨幣質(zhì)量要求越來(lái)越高,鈔票清分工作對(duì)銀行業(yè)來(lái)說(shuō)就顯得格外重要。清分機(jī)是一種高端金融機(jī)具產(chǎn)品,能夠一次性完成鈔票的清分工作,包括鈔票點(diǎn)算、幣種識(shí)別、真?zhèn)舞b別、面額清分、版本
1引言隨著ATM機(jī)普及,人們對(duì)流通貨幣質(zhì)量要求越來(lái)越高,鈔票清分工作對(duì)銀行業(yè)來(lái)說(shuō)就顯得格外重要。清分機(jī)是一種高端金融機(jī)具產(chǎn)品,能夠一次性完成鈔票的清分工作,包括鈔票點(diǎn)算、幣種識(shí)別、真?zhèn)舞b別、面額清分、版本