作者結(jié)合DSP技術(shù)、CPLD/FPGA技術(shù),以及圖像處理技術(shù)、傳感器技術(shù)等,開發(fā)設(shè)計(jì)出一種實(shí)用的嵌入式實(shí)時(shí)圖像處理系統(tǒng)——工業(yè)用智能相機(jī),實(shí)現(xiàn)了產(chǎn)品質(zhì)量的自動(dòng)檢測和分類。
作者結(jié)合DSP技術(shù)、CPLD/FPGA技術(shù),以及圖像處理技術(shù)、傳感器技術(shù)等,開發(fā)設(shè)計(jì)出一種實(shí)用的嵌入式實(shí)時(shí)圖像處理系統(tǒng)——工業(yè)用智能相機(jī),實(shí)現(xiàn)了產(chǎn)品質(zhì)量的自動(dòng)檢測和分類。
隨著電力電子市場需求與日俱增, 為了縮短電力電子硬件設(shè)計(jì)的開發(fā)時(shí)間,本文設(shè)計(jì)開發(fā)了DSP56F803通用板作為各種電力電子應(yīng)用的硬件開發(fā)平臺(tái)。
隨著電力電子市場需求與日俱增, 為了縮短電力電子硬件設(shè)計(jì)的開發(fā)時(shí)間,本文設(shè)計(jì)開發(fā)了DSP56F803通用板作為各種電力電子應(yīng)用的硬件開發(fā)平臺(tái)。
針對(duì)蘭州重離子加速器冷卻儲(chǔ)存環(huán)(HIRFL-CSR)踢軌磁鐵(Kicker)電源的需要,設(shè)計(jì)了一種基于可編程邏輯器件(CPLD)的高速可程控?cái)?shù)字延遲線系統(tǒng)。
隨著電子技術(shù)的迅速發(fā)展,高速信號(hào)觸發(fā)源已經(jīng)廣泛應(yīng)用于通訊、雷達(dá)等各種電子系統(tǒng)的測試和精確控制中
本論文主要討論和仿真了基于CPLD的PSK系統(tǒng)單元設(shè)計(jì),在闡述調(diào)制解調(diào)系統(tǒng)的基本原理與設(shè)計(jì)方法的同時(shí),又詳細(xì)地介紹了系統(tǒng)的總體電路框圖及各個(gè)模塊的具體軟硬件實(shí)現(xiàn)。
本論文主要討論和仿真了基于CPLD的PSK系統(tǒng)單元設(shè)計(jì),在闡述調(diào)制解調(diào)系統(tǒng)的基本原理與設(shè)計(jì)方法的同時(shí),又詳細(xì)地介紹了系統(tǒng)的總體電路框圖及各個(gè)模塊的具體軟硬件實(shí)現(xiàn)。
本設(shè)計(jì)具有一定的通用性,它的邏輯大部分只涉及到編、解碼器本身;而它與外部的接口十分簡單,只要對(duì)其讀、寫并對(duì)跳變沿信號(hào)進(jìn)行有效控制,就能使其正常工作。
本設(shè)計(jì)以Xilinx公司的XC95108為例,通過在CPLD中開辟2塊獨(dú)立的SRAM區(qū)域(各1字節(jié))來實(shí)現(xiàn)DSP2407A與S3C4480的并行通信。