摘要:面對(duì)眾多的、性能各有千秋的同類(lèi)產(chǎn)品,如何取舍,如何在設(shè)計(jì)中選用合適的器件,往往是設(shè)計(jì)者尤其是新手們躊躇的事情。本文分析在檢測(cè)設(shè)備中設(shè)計(jì) PCI總線接口卡時(shí)如何
在視頻輸出、聲吶仿真等實(shí)際應(yīng)用中,經(jīng)常要求計(jì)算機(jī)能根據(jù)要求穩(wěn)定輸出連續(xù)數(shù)據(jù)流。然而,當(dāng)計(jì)算機(jī)工作于Windows2000操作系統(tǒng)下時(shí),由于該操作系統(tǒng)是一個(gè)多任務(wù)的非實(shí)時(shí)操作系統(tǒng),當(dāng)它收到外部設(shè)備發(fā)來(lái)的中斷時(shí),需要延遲
數(shù)據(jù)傳輸:一個(gè)進(jìn)程需要將它的數(shù)據(jù)發(fā)送給另一個(gè)進(jìn)程,發(fā)送的數(shù)據(jù)量在一個(gè)字節(jié)到幾兆字節(jié)之間。共享數(shù)據(jù):多個(gè)進(jìn)程想要操作共享數(shù)據(jù),一個(gè)進(jìn)程對(duì)共享數(shù)據(jù)的修改,別的進(jìn)程應(yīng)
本文提出了一臺(tái)基于S12的簡(jiǎn)易便攜式數(shù)字示波器的設(shè)計(jì)方案,該設(shè)計(jì)方案中的數(shù)字示波器能對(duì)任意小于1MHz的波形進(jìn)行頻率和峰峰值的測(cè)量,且能夠?qū)Ρ粶y(cè)周期信號(hào)或單次非周期信號(hào)進(jìn)行單次采集與儲(chǔ)存,連續(xù)顯示。該設(shè)計(jì)方案中的以S12為主控單片機(jī),制作出的示波器不僅可以測(cè)量低頻的直流信號(hào),也可以測(cè)量高頻的交流信號(hào)。
摘要分布式基站系統(tǒng)中,RRU 通常會(huì)通過(guò)光纖拉遠(yuǎn)實(shí)現(xiàn)與 BBU 的遠(yuǎn)程互聯(lián)。由于光纖自身的特性,傳輸過(guò)程中必然會(huì)引入抖動(dòng)和漂移;尤其是漂移,因其低頻特性,并且難于濾除,在SERDES 的 FIFO 深度不夠的情況下有可能會(huì)造
摘要 論述了基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計(jì),板卡實(shí)現(xiàn)了查詢(xún)、中斷和DMA等多種方式讀取數(shù)據(jù),可以實(shí)時(shí)采集數(shù)據(jù)、實(shí)現(xiàn)大容量數(shù)據(jù)的緩存,還有效地解決了對(duì)數(shù)據(jù)高速采集、傳輸?shù)男枨?,設(shè)計(jì)采用FPGA實(shí)現(xiàn)數(shù)據(jù)采集控制邏輯,
摘要:隨著電子通信以及教學(xué)事業(yè)的發(fā)展,示波器的應(yīng)用越來(lái)越廣泛,它在教學(xué)中所起到的作用越來(lái)越重要,示波器可以測(cè)量信號(hào)的幅度,頻率以及波形等等,但是高精度的示波器非常昂貴,對(duì)于非盈利事業(yè)的教學(xué)組織來(lái)說(shuō)無(wú)疑
3.4 FPGA內(nèi)部電路設(shè)計(jì)本設(shè)計(jì)硬件電路設(shè)計(jì)采用了1片F(xiàn)PGA,芯片型號(hào)為Altera公司的EP1C6Q240C8 。其作用主要分為數(shù)據(jù)采集控制和頻率測(cè)量控制兩個(gè)部分。數(shù)據(jù)采集控制部分用于實(shí)
移動(dòng)數(shù)據(jù)業(yè)務(wù)流量的爆發(fā)式增長(zhǎng),使全球移動(dòng)通信技術(shù)開(kāi)始向LTE演進(jìn)。不過(guò),用戶(hù)對(duì)于移動(dòng)通信帶寬的需求卻永無(wú)止境,因此在全球4G網(wǎng)絡(luò)部署方興未艾之時(shí),5G研究開(kāi)發(fā)已在全球開(kāi)啟大幕。那么,我們應(yīng)該如何來(lái)定義5G?目前
ARM是目前全球最大的嵌入式芯片技術(shù)的IP提供商,其所擁有的IP已經(jīng)成為眾多芯片設(shè)計(jì)公司采納的一種技術(shù)標(biāo)準(zhǔn)和開(kāi)發(fā)平臺(tái)。所以基于ARM 內(nèi)核的SoC已經(jīng)成為嵌入式處理器的開(kāi)發(fā)重點(diǎn),可通過(guò)ARM實(shí)現(xiàn)LCD控制器來(lái)完成對(duì)嵌入式
摘要:為滿(mǎn)足某慣導(dǎo)設(shè)備生產(chǎn)廠家對(duì)多個(gè)慣組產(chǎn)品進(jìn)行同時(shí)測(cè)試的需求,設(shè)計(jì)了一種對(duì)于多路脈沖信號(hào)同步計(jì)數(shù)的測(cè)試系統(tǒng)。(方法)測(cè)試系統(tǒng)以FPGA芯片和USB芯片CY68013為核心,對(duì)4個(gè)慣導(dǎo)組件輸出的48路脈沖信號(hào),每路進(jìn)行無(wú)
多慣組脈沖輸出同步計(jì)數(shù)系統(tǒng)設(shè)計(jì)
串口FIFO中斷有;RDA CTI串口的接收模塊包括接收緩沖寄存器和移位寄存器。接收的數(shù)據(jù)進(jìn)入移位寄存器后經(jīng)移位處理并行傳入緩沖寄存器,事實(shí)上,UART的FIFO是一個(gè)硬件環(huán)形的緩沖隊(duì)列,物理上不可尋址,不可見(jiàn),僅U0RBR這
星載交換機(jī)高性能隊(duì)列管理器的設(shè)計(jì)與實(shí)現(xiàn)
用FIFO實(shí)現(xiàn)DSP間的雙向并行異步數(shù)字通信
摘要:提出了利用PIC單片機(jī)作為控制核心的簡(jiǎn)易數(shù)字示波器的設(shè)計(jì)方案。介紹了系統(tǒng)總體設(shè)計(jì)的體系結(jié)構(gòu),以及硬件和軟件的具體實(shí)現(xiàn)。輸入信號(hào)經(jīng)過(guò)預(yù)處理租AD轉(zhuǎn)換后,傳輸?shù)絾纹瑱C(jī),利用鍵盤(pán)做功能設(shè)置,在LCD上把波形顯
摘要:針對(duì)工礦企業(yè)變電站自動(dòng)化項(xiàng)目中需要進(jìn)行全廠電力同步監(jiān)控,故障檢測(cè)的要求,文章通過(guò)采甩FPGA與DSP實(shí)現(xiàn)了64路最高通信速率達(dá)40MByte的傳感器采集平臺(tái),時(shí)間同步不大于50 μs。傳感器采集平臺(tái)運(yùn)行良好,有很
高速同步數(shù)據(jù)采集平臺(tái)的實(shí)現(xiàn)
摘要:為了對(duì)鐵路信號(hào)進(jìn)行分析,系統(tǒng)采用一種基于USB接口的虛擬信號(hào)分析儀實(shí)現(xiàn)方法。以FPGA為主控芯片,采用高速A/D轉(zhuǎn)換器進(jìn)行音頻信號(hào)采集,USB接口傳輸,LabVIEW平臺(tái)實(shí)現(xiàn)信號(hào)分析。具有開(kāi)發(fā)成本低,便于重構(gòu)的優(yōu)點(diǎn)
引 言片上系統(tǒng)( system ON chip ,SOC) 已經(jīng)成為21世紀(jì)全球矚目的關(guān)鍵核心技術(shù)。 SOC 具有垂直整合的特性,并注重創(chuàng)新和創(chuàng)意,產(chǎn)品非常個(gè)人化、應(yīng)用差異化、樣式多元化。 SOC 應(yīng)用需求的廣泛性,以及大部分SOC 應(yīng)用功