隨著社會的發(fā)展和信息時代對各類信息快速發(fā)布的需要, 許多政府部門和企事業(yè)單位從提高自身形象和信息規(guī)范化管理考慮, 廣泛采用LED 電子顯示屏顯示產(chǎn)品, 此類多媒體顯示系統(tǒng)通過一定的控制方式,用于顯示文字、圖形
歷經(jīng)八年的準備,AchronixSemiconductorCorp.已經(jīng)名列英特爾(Intel)的22nmFinFET元件制程客戶名單中,并打算在2014年公開上市。2010年,Achronix決定將在臺積電(TSMC)的代工業(yè)務(wù)轉(zhuǎn)移到在從未涉足代工領(lǐng)域的英特爾,當
摘要:采用FPGA實現(xiàn)四階IIR數(shù)字濾波器,通過兩個二階節(jié)級聯(lián)構(gòu)成數(shù)字橢圓低通濾波器。通帶內(nèi)波紋小于0.1dB,阻帶衰減大于32dB。 常用的數(shù)字濾波器有FIR數(shù)字濾波器和IIR數(shù)字濾波器。FIR數(shù)字濾波器具有精確
在現(xiàn)代電子系統(tǒng)設(shè)計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進行重配置,這就使得可以通過監(jiān)視配置
21ic訊 新思科技公司(Synopsys, Inc.)日前宣布:為其HAPS®基于FPGA原型系統(tǒng)的用戶推出新版的Deep Trace Debug深度追蹤糾錯軟件。借助HAPS Deep Trace Debug,原型工程師可利用比傳統(tǒng)FPGA片上邏輯糾錯器所用的存
歷經(jīng)八年的準備,AchronixSemiconductorCorp.已經(jīng)名列英特爾(Intel)的22nmFinFET元件制程客戶名單中,并打算在2014年公開上市。2010年,Achronix決定將在臺積電(TSMC)的代工業(yè)務(wù)轉(zhuǎn)移到在從未涉足代工領(lǐng)域的英特爾,當
摘要:IEEE 1394串行總線以其高速實時性的特點和靈活可配置的拓撲結(jié)構(gòu)為提高系統(tǒng)性能提供了一種有效的途徑。文中介紹了IEEE Std 1394b總線系統(tǒng)的功能和特點,并以FPGA和DSP為控制核心設(shè)計了1394b雙向數(shù)據(jù)總線傳輸系統(tǒng)
摘要:給出了一種基于FPGA的生命探測信號處理系統(tǒng)的設(shè)計方法。從理論上研究了生命探測儀的算法及其軟硬件系統(tǒng)。其中在FPGA軟件設(shè)計中利用模塊化的思想方法分別設(shè)計了FIR濾波器、異步FIFO、UART、電池監(jiān)控、功能控制等
摘要:高速異步串行總線在現(xiàn)代通信設(shè)備中應(yīng)用越來越廣,文中介紹了一種基于FPGA的高速異步串行總線設(shè)計,詳細描述了硬件設(shè)計和總線協(xié)議的實現(xiàn)方法。在現(xiàn)代通信系統(tǒng)的應(yīng)用中有較高的實用價值。 關(guān)鍵詞:異步串口;FP
摘要:針對目前不同類型FPGA要求的位元電路不一致現(xiàn)象,提出了一種通用的FPGA位元電路,該位元電路不僅適用于任意結(jié)構(gòu)的反熔絲/熔絲FPGA,還可以單獨的存儲1和0,對反熔絲/熔絲熔通后的電阻特性也沒有具體要求。
歷經(jīng)八年的準備, Achronix Semiconductor Corp. 已經(jīng)名列英特爾(Intel)的 22nm FinFET 元件制程客戶名單中,并打算在2014年公開上市。 2010年, Achronix 決定將在臺積電(TSMC)的代工業(yè)務(wù)轉(zhuǎn)移到在從未涉足代工領(lǐng)域
歷經(jīng)八年的準備, Achronix Semiconductor Corp.已經(jīng)名列英特爾(Intel)的22nmFinFET元件制程客戶名單中,并打算在2014年公開上市。2010年, Achronix決定將在臺積電(TSMC)的代工業(yè)務(wù)轉(zhuǎn)移到在從未涉足代工領(lǐng)域的英特爾
隨著社會的發(fā)展和信息時代對各類信息快速發(fā)布的需要, 許多政府部門和企事業(yè)單位從提高自身形象和信息規(guī)范化管理考慮, 廣泛采用LED 電子顯示屏顯示產(chǎn)品, 此類多媒體顯示系統(tǒng)通過一定的控制方式,用于顯示文字、圖形
淺淡Freeze技術(shù)的低功耗設(shè)計
本文基于DSP Builder的VGA接口設(shè)計方法,對VGA接口時序和系統(tǒng)設(shè)計需求進行了介紹,并在硬件平臺下實現(xiàn)一維與二維信號的顯示。 VGA接口標準 VGA顯像原理 顯示器通過光柵掃描的方式,電子束在顯示屏幕上
基于FPGA及DSP Builder的VGA接口時序和系統(tǒng)設(shè)計
基于FPGA及DSP Builder的VGA接口時序和系統(tǒng)設(shè)計
摘要:IEEE 1394串行總線以其高速實時性的特點和靈活可配置的拓撲結(jié)構(gòu)為提高系統(tǒng)性能提供了一種有效的途徑。文中介紹了IEEE Std 1394b總線系統(tǒng)的功能和特點,并以FPGA和DSP為控制核心設(shè)計了1394b雙向數(shù)據(jù)總線傳輸系統(tǒng)
摘要 以FPGA為核心,根據(jù)DDS原理設(shè)計數(shù)控信號源,采用VHDL語言實現(xiàn)各功能模塊。該信號源可輸出正弦渡、方波和三角波,輸出信號的頻率以數(shù)控方式調(diào)節(jié),幅度連續(xù)可調(diào)。與傳統(tǒng)信號源相比,該信號源具有波形質(zhì)量好、精度
摘要:文章設(shè)計了一種基于FPGA的CCD圖像數(shù)據(jù)采集卡。以FPGA作為圖像數(shù)據(jù)采集卡的核心,通過LVDS傳輸技術(shù),異步FIFO,異步塊RAM,SRAM緩存乒乓操作等技術(shù),在PCI核的基礎(chǔ)上實現(xiàn)了Initiator下的DMA傳輸;并基于VxWorks