摘要:針對(duì)目前交叉路口交通控制信號(hào)燈的綠信比固定不變的問(wèn)題,提出一種模糊控制的方案。根據(jù)當(dāng)前相位的車流量和當(dāng)前相位與下一相位車流量之差,實(shí)時(shí)控制相位綠信比,縮減車輛在交叉路口的排隊(duì)長(zhǎng)度。綠信比可在FPGA
21IC訊 賽靈思公司 (Xilinx)今天宣布,賽靈思聯(lián)盟計(jì)劃 (Xilinx Alliance Program)推出高等設(shè)計(jì)服務(wù)成員計(jì)劃,作為其設(shè)計(jì)服務(wù)成員計(jì)劃的一個(gè)重要擴(kuò)展,幫助 FPGA 客戶加速新產(chǎn)品的開(kāi)發(fā),并使其更輕松找到滿足其設(shè)計(jì)
隨著平板顯示技術(shù)的不斷更新,大型LED顯示系統(tǒng)利用發(fā)光二極管構(gòu)成的點(diǎn)陣模塊或像素單元組成大面積顯示屏,主要顯示字符、圖像等信息,具有低功耗、低成本、高亮度、長(zhǎng)壽命、寬視角等優(yōu)點(diǎn)。近年來(lái)廣泛應(yīng)用在證券交易所
基于FPGA的大型LED顯示屏系統(tǒng)設(shè)計(jì)
引 言 眾所周知, 視覺(jué)是人類感知世界的最重要的方式, 而現(xiàn)實(shí)生活中的所有物質(zhì)形態(tài)都是以三維空間而客觀存在。三維顯示能真正地再現(xiàn)客觀世界的立體空間, 提供更符合人們觀察習(xí)慣的交流方式, 有助于人們?cè)诰C合
深亞微米時(shí)代,傳統(tǒng)材料、結(jié)構(gòu)乃至工藝都在趨于極限狀態(tài),摩爾定律也已有些捉襟見(jiàn)肘。而步入深亞納米時(shí)代,晶體管的尺寸就將接近單個(gè)原子,無(wú)法再往下縮減。傳統(tǒng)ASIC和ASSP設(shè)計(jì)不可避免地遭遇了諸如設(shè)計(jì)流程復(fù)雜、生
21ic訊 Altera公司發(fā)布FPGA和SoC FPGA的開(kāi)放計(jì)算語(yǔ)言(OpenCL™)標(biāo)準(zhǔn)開(kāi)發(fā)計(jì)劃。OpenCL標(biāo)準(zhǔn)是基于C語(yǔ)言的開(kāi)放標(biāo)準(zhǔn),適用于并行編程。Altera的OpenCL計(jì)劃結(jié)合了FPGA的并行能力以及OpenCL標(biāo)準(zhǔn),實(shí)現(xiàn)強(qiáng)大的系統(tǒng)加速功
摘要:為了使基于FPGA設(shè)計(jì)的信號(hào)處理系統(tǒng)具有更高運(yùn)行速度和具有更優(yōu)化的電路版圖布局布線,提出了一種適用于FPGA結(jié)構(gòu)的改進(jìn)型WALLACE TREE架構(gòu)乘法器。首先討論了基于標(biāo)準(zhǔn)單元3:2壓縮器的改進(jìn)型6:4壓縮器,根據(jù)FP
摘要:針對(duì)目前多數(shù)的FPGA都支持浮點(diǎn)IP核,卻較少關(guān)注數(shù)據(jù)源獲取的問(wèn)題,提出了一種數(shù)據(jù)格式轉(zhuǎn)換方法。使用VHDL語(yǔ)言,采用流水線處理方式將ASCII碼所表示的一定范圍內(nèi)的實(shí)數(shù)轉(zhuǎn)換為單精度浮點(diǎn)數(shù)。經(jīng)過(guò)ModelSim功能仿真
21ic訊 賽靈思公司(Xilinx, Inc.)日前宣布,全球電信設(shè)備和網(wǎng)絡(luò)解決方案上市提供商—中興通訊,在其基于分組的多業(yè)務(wù)承載平臺(tái)中,采用賽靈思的高性能Virtex®-6 FPGA,實(shí)現(xiàn)了100G以太網(wǎng)業(yè)務(wù)的部署。中興通
引 言 眾所周知, 視覺(jué)是人類感知世界的最重要的方式, 而現(xiàn)實(shí)生活中的所有物質(zhì)形態(tài)都是以三維空間而客觀存在。三維顯示能真正地再現(xiàn)客觀世界的立體空間, 提供更符合人們觀察習(xí)慣的交流方式, 有助于人們?cè)诰C合
摘要:現(xiàn)有的遙測(cè)接收機(jī)為PCI接口,需安裝在工控機(jī)上使用,為實(shí)現(xiàn)設(shè)備小型化、便攜化,設(shè)計(jì)實(shí)現(xiàn)了小型網(wǎng)絡(luò)接口遙測(cè)解調(diào)模塊,可配合帶有網(wǎng)口的計(jì)算機(jī)使用。采用FPGA進(jìn)行遙測(cè)數(shù)據(jù)的幀同步與IRIG—B時(shí)碼解調(diào),將接
傳統(tǒng)的大型LED顯示屏系統(tǒng)以單片機(jī)MCU、ARM 或PLD為核心控制芯片,以FPGA為核心的led顯示屏控制系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)起來(lái)比較復(fù)雜,并且需要以高性能的FPGA芯片作為基礎(chǔ),而以微處理器為核心的LED顯示屏控制系統(tǒng)不夠靈活,在改
摘要:基于卷積碼的編譯碼原理,使用VHDL語(yǔ)言和FPGA芯片設(shè)計(jì)并實(shí)現(xiàn)了(2,1,3)卷積碼編譯碼器。其中譯碼器設(shè)計(jì)采用“截尾”的Vite-rbi譯碼算法,在支路量度計(jì)算、路徑量度和譯碼路徑的更新與存儲(chǔ)以及判決與
摘要:介紹一種基于FPGA(Field Programmable Gate Array)現(xiàn)場(chǎng)可編程門陣列的可鍵盤控制的計(jì)數(shù),顯示電路的實(shí)現(xiàn)方法。應(yīng)用VHDL語(yǔ)言(高速集成電路硬件描述語(yǔ)言)完成了3x4矩陣開(kāi)關(guān)的掃描電路,可預(yù)置數(shù)的BCD碼計(jì)數(shù)電路及
晶圓代工廠臺(tái)積電昨(10)日公布10月合并營(yíng)收達(dá)376.1億元,為今年次高,較9月份增加12.6%。法人分析,臺(tái)積電10月?tīng)I(yíng)收優(yōu)于市場(chǎng)預(yù)期,主要受惠部份客戶回補(bǔ)庫(kù)存急單效應(yīng),以及28納米開(kāi)始量產(chǎn)并挹注營(yíng)收。 臺(tái)積電1
在眾多當(dāng)代應(yīng)用中,嵌入式系統(tǒng)必須滿足極其苛刻的時(shí)序要求。其中之一就是啟動(dòng)時(shí)間——即上電后電子系統(tǒng)進(jìn)入可操作狀態(tài)所需要的時(shí)間。PCI Express®產(chǎn)品或汽車應(yīng)用中基于CAN的電子控制單元(ECU)就是具
2011年10月26日,Xilinx正式在全球同時(shí)宣布其擁有2百萬(wàn)LE(邏輯單元)的Virtex-7 2000T已經(jīng)可以向全球客戶提供樣片。賽靈思亞太區(qū)銷售及市場(chǎng)總監(jiān)張宇清表示:“我們已經(jīng)向早期客戶提供了數(shù)千片Virtex-7 2000T 28nm
基于FPGA與ARM的遙測(cè)數(shù)據(jù)網(wǎng)絡(luò)化采集
摘要:介紹一種基于FPGA(Field Programmable Gate Array)現(xiàn)場(chǎng)可編程門陣列的可鍵盤控制的計(jì)數(shù),顯示電路的實(shí)現(xiàn)方法。應(yīng)用VHDL語(yǔ)言(高速集成電路硬件描述語(yǔ)言)完成了3x4矩陣開(kāi)關(guān)的掃描電路,可預(yù)置數(shù)的BCD碼計(jì)數(shù)電路及