1 引言 在信息技術(shù)高速發(fā)展的今天,電子系統(tǒng)數(shù)字化已經(jīng)成為有目共睹的趨勢(shì),從傳統(tǒng)應(yīng)用中小規(guī)模芯片構(gòu)造電路系統(tǒng)到廣泛地應(yīng)用單片機(jī),到今天DSP及FPGA在系統(tǒng)設(shè)計(jì)中的應(yīng)用,電子設(shè)計(jì)技術(shù)已邁入了一個(gè)全新階段。FPGA不僅
基于FPGA的高精度數(shù)字電源設(shè)計(jì)
光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時(shí),光電傳感器會(huì)響應(yīng)這種變化而產(chǎn)生電信號(hào)。這就是說,一些非彈丸物體在穿過光幕時(shí)也會(huì)使得光幕內(nèi)光通量發(fā)生變化以至光電傳感器產(chǎn)生電信號(hào)。從原理上,這種現(xiàn)
前言 現(xiàn)場(chǎng)可編程門陣列(FPGA)是近幾年來出現(xiàn)并被廣泛應(yīng)用的大規(guī)模集成電路器件,它的特點(diǎn)是直接面向用戶,具有極大的靈活性和通用性使用方便,硬件測(cè)試和實(shí)現(xiàn)快捷,開發(fā)效率高,成本低,上市時(shí)間短,技術(shù)維護(hù)簡(jiǎn)單
基于FPGA的嵌入式PLC微處理器設(shè)計(jì)
引言 傳統(tǒng)測(cè)試系統(tǒng)由于專用性強(qiáng)、相互不兼容、擴(kuò)展性差、缺乏通用化、模塊化,不能共享 軟硬件組成,不僅使開發(fā)效率低下,而且使得開發(fā)一套復(fù)雜測(cè)試系統(tǒng)的價(jià)格高昂[1]。 目前,傳統(tǒng)的分析儀表正在更新?lián)Q代,向數(shù)字
引言 傳統(tǒng)測(cè)試系統(tǒng)由于專用性強(qiáng)、相互不兼容、擴(kuò)展性差、缺乏通用化、模塊化,不能共享 軟硬件組成,不僅使開發(fā)效率低下,而且使得開發(fā)一套復(fù)雜測(cè)試系統(tǒng)的價(jià)格高昂[1]。 目前,傳統(tǒng)的分析儀表正在更新?lián)Q代,向數(shù)字
基于FPGA的可重構(gòu)智能儀器設(shè)計(jì)
基于FPGA的可重構(gòu)智能儀器設(shè)計(jì)
隨著產(chǎn)品設(shè)計(jì)復(fù)雜性的增加,需要使用集成組件(如ASSP)來滿足設(shè)計(jì)上的要求。幾年前,工程師會(huì)針對(duì)處理器、存儲(chǔ)器和外設(shè)選擇單獨(dú)的組件,然后通過分立邏輯器件將這些元素拼合到一起。后來,他們會(huì)搜索ASSP處理系統(tǒng)目
為軟件工程師揭開 FPGA 的神秘面紗
目前國內(nèi)對(duì)民用飛機(jī)機(jī)載數(shù)據(jù)總線ARINC429接口板的設(shè)計(jì)一般都是基于HARRIS公司的HS3282芯片完成的,它的缺點(diǎn)是路數(shù)有限、非常不靈活。因此對(duì)ARINC429總線接口板的研制,實(shí)現(xiàn)多通道ARINC429總線數(shù)據(jù)的接收和發(fā)送,成為
基于DSP和FPGA的機(jī)載總線接口板研究
為了解決基于LabVIEWFPGA模塊的DMAFIFO深度設(shè)定不當(dāng)帶來的數(shù)據(jù)不連續(xù)問題,結(jié)合LabVIEWFPGA的編程特點(diǎn)和DMA FIFO的工作原理,提出了一種設(shè)定FIFO深度的方法。對(duì)FIFO不同深度的實(shí)驗(yàn)表明,采用該方法設(shè)定的FIFO深度能夠
21ic訊 Altera公司日前宣布,開始提供業(yè)界第一款基于Serial RapidIO® Gen2 FPGA的解決方案,進(jìn)一步提高下一代3G和4G無線基站的帶寬,鏈路更加靈活。Altera成功的實(shí)現(xiàn)了Stratix® IV GX FPGA中的RapidIO MegaC
21ic訊 賽靈思公司(Xilinx, Inc.)日前宣布,其長期客戶西格瑪 (SIGMA) 在面向?qū)I(yè)攝影師和攝影發(fā)燒友的單反數(shù)碼相機(jī) SIGMA SD1 旗艦產(chǎn)品上采用了 Spartan®-6。這款新型的 4600 萬像素的數(shù)碼相機(jī)自2011年 6 月開
引 言 現(xiàn)代科技對(duì)系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測(cè)試性就變得很重要。要獲得的FPGA內(nèi)部信號(hào)十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計(jì)
基于FPGA的系統(tǒng)易測(cè)試性的研究
基于FPGA的信號(hào)發(fā)生器設(shè)計(jì)
LEON2應(yīng)用于DCPU的FPGA仿真