www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > > 全棧芯片工程師
[導(dǎo)讀]芯片是一個(gè)龐雜的系統(tǒng),體量分布非常寬泛,從百十個(gè)gate的數(shù)?;旌闲酒ㄆ┤纾篜MU,sensor等等)一路到上百億門的復(fù)雜高端數(shù)字芯片(譬如:蘋果Axx,麒麟:9xx,聯(lián)發(fā)科:天璣系列抑或各個(gè)巨大無(wú)比的NP網(wǎng)絡(luò)芯片等等)同樣的芯片,也可以從不同維度進(jìn)行區(qū)分,譬如:邏輯功能分類(...

芯片是一個(gè)龐雜的系統(tǒng),體量分布非常寬泛,從百十個(gè)gate的數(shù)?;旌闲酒ㄆ┤纾篜MU,sensor等等)一路到上百億門的復(fù)雜高端數(shù)字芯片(譬如:蘋果Axx, 麒麟:9xx,聯(lián)發(fā)科:天璣系列抑或各個(gè)巨大無(wú)比的NP網(wǎng)絡(luò)芯片等等)
同樣的芯片,也可以從不同維度進(jìn)行區(qū)分,譬如:邏輯功能分類(core,peripheral,interface 等等),門級(jí)功能分類(寄存器,組合邏輯,存儲(chǔ)器,phy等等)。
這里,就一起來(lái)從芯片的門級(jí)功能展開(kāi)說(shuō)起,一起來(lái)看看片上存儲(chǔ)的細(xì)節(jié)和生成實(shí)踐,本系列分為上,中,下三部分,這一篇是開(kāi)篇,一起走就片上存儲(chǔ)的世界。

芯片片上存儲(chǔ)分類

為了配合芯片的功能和應(yīng)用,對(duì)于數(shù)據(jù)存儲(chǔ)會(huì)有非常多的使用場(chǎng)景,通??梢杂孟铝斜砀襁M(jìn)行描述

對(duì)于大型芯片而言,以上種種可能都會(huì)用到,但是最普遍,占比最大的還是第一類,這里使用下表對(duì)三種存儲(chǔ)方式各自的特點(diǎn)進(jìn)行一個(gè)拆解


可以看到,通過(guò)上表比較,對(duì)于大型的存儲(chǔ)需求,以及從簡(jiǎn)單易用角度而言,SRAM是此類場(chǎng)景的不二之選

SRAM的存儲(chǔ)結(jié)構(gòu)

SRAM的核心存儲(chǔ)器件,通常被稱為bit cell。具體如下圖所示

可以看到,外部邏輯通過(guò)控制信號(hào):BL(BitLine)和WL(WordLine)對(duì)bit cell進(jìn)行寫入和讀取,這也就是通常所說(shuō)的六管結(jié)構(gòu),由四個(gè)NMOS和兩個(gè)PMOS組成

寫操作

  1. 先把需要寫入的數(shù)據(jù)加載到BL上,如果是準(zhǔn)備寫入邏輯‘1’,那么就先在BL上就置成邏輯‘1’,~BL置成邏輯‘0’
  2. 在WL上置成邏輯‘1’,這樣通過(guò)選通M5/M6,對(duì)應(yīng)的邏輯寫到了Q和~Q上,這樣就完成了邏輯‘1’的寫入
    對(duì)于邏輯‘0’的寫入方式類似
讀操作
  1. 預(yù)充電到BL/~BL端到高電平
  2. 然后把WL置高,從而打開(kāi)M5/M6,
  3. 如果Q=“1”,則晶體管M1導(dǎo)通,~BL會(huì)被拉低到低電平
  4. 對(duì)于另一側(cè),因~Q=“0”,晶體管M4和M6導(dǎo)通,通過(guò)VDD將BL拉到高電平
    這樣就完成了將邏輯1讀取到了BL上
    對(duì)于邏輯‘0’的讀取方式類似
對(duì)于bit cell而言,在在同一種工藝下,不同功能的bit cell大小或有不同,這里以TSMC 7nm的memory bit cell為例可以看到,對(duì)于HD,RF,DP會(huì)呈現(xiàn)不同的bit cell的大小,這里的每一個(gè)bit-cell就是一個(gè)完整的存儲(chǔ)1bit的器件大小。基于此,和同樣儲(chǔ)存1bit的DFF進(jìn)行面積比對(duì)的優(yōu)勢(shì)明顯,詳見(jiàn)下圖:片載SRAM的結(jié)構(gòu)拆解
對(duì)于芯片上的SRAM,是由一個(gè)個(gè)bit cell拼接成一個(gè)矩陣,矩陣的橫豎分布被BL和WL來(lái)控制,這個(gè)由bit cell組成的矩陣通常就會(huì)被稱為memory array通常的SRAM都是由以下兩個(gè)部分組成的


SRAM的大致示意圖如下

這里很明顯可以看到控制邏輯的身影,從外部訪問(wèn)方便而言,它們對(duì)memory array成包圍模式。更為真實(shí)的SRAM結(jié)構(gòu)如下圖所示,一個(gè)SRAM的簡(jiǎn)單訪問(wèn)步驟如下:
  1. 首先確定讀抑或?qū)懖僮?,?duì)BL進(jìn)行對(duì)應(yīng)的與操作,詳見(jiàn)上述bitcell的讀寫操作釋義
  2. 配置地址線,選通對(duì)應(yīng)的WL
  3. 如果是讀操作:下方的Data就會(huì)出現(xiàn)一整行WL的bitcell的數(shù)據(jù);如果是寫操作:下方的Data就會(huì)寫入到選定WL的bitcell中
上述訪問(wèn)呈現(xiàn)以下幾個(gè)要點(diǎn):
  • 讀寫操作通常都是對(duì)一個(gè)WL進(jìn)行的操作
  • 如果,WL的bitcell 位數(shù)不變,地址的深度直接決斷了SRAM的物理高度。
  • SRAM的容量通常由NW*NB來(lái)決斷
    • NW:Number of Word,SRAM深度
    • NB:Number of Bit, SRAM寬度
    • Bitcell Count:NW * NB SRAM的容量
  • 地址譯碼和數(shù)據(jù)通路通常由std-cell直接構(gòu)成,是影響接口時(shí)序的一個(gè)因素
  • 支持bitwise的SRAM,在寫入的時(shí)候,可以通過(guò)對(duì)某一個(gè)bitcell對(duì)應(yīng)的BL進(jìn)行管控,從而控制單bit的寫操作。
結(jié)合bitcell的讀取方式,小伙伴們可以想一想,為什么SRAM的讀取沒(méi)有按bit選通的功能呢?對(duì)于通常的用戶,一般都會(huì)常見(jiàn)一個(gè)深度很大的SRAM,譬如:256K * 8之類的。但是對(duì)于上述SRAM’結(jié)構(gòu),可以感知,這樣單純的累加bit cell高度的會(huì)有以下一些問(wèn)題
  • SRAM過(guò)于細(xì)長(zhǎng),對(duì)布局不友好, PG的接觸點(diǎn)也不太均衡
  • 由于SRAM的地址和數(shù)據(jù)出口通常都是居中分布式規(guī)劃,過(guò)高的SRAM,必定會(huì)在一定的高度的時(shí)候引發(fā)驅(qū)動(dòng)能力的問(wèn)題
所以,這里提出了一個(gè)ColumnMux (CM)的解決方式:當(dāng)NW >> NB的時(shí)候,在不改變SRAM 大小的時(shí)候,可以使用增加CM的方式來(lái)解決這類問(wèn)題可以看到,豎長(zhǎng)的SRAM攔腰被折成兩半,并排分布,有效的降低了SRAM的高度。
用戶通過(guò)使用CM=2,相應(yīng)的也增加CM decoder部分組合邏輯。一個(gè)簡(jiǎn)單的換算公式如下:Depth * Width = (Depth/2) * width (Depth/2) * width地址線的部分(高位)會(huì)直接參與CM的譯碼,從而可以2的冪次方的折疊方式有效降低SRAM的高度。同樣也會(huì)由于bitcell更為聚集,接口時(shí)序也會(huì)有相應(yīng)的提升,對(duì)應(yīng)的面積增長(zhǎng)(CM decoder)在大規(guī)模SRAM下的影響,可以忽略不計(jì)。

本章詞匯


【敲黑板劃重點(diǎn)】


從基礎(chǔ)理論學(xué)習(xí)SRAM,了解SRAM的讀寫原理,給后面的使用打下基礎(chǔ)

參考資料

Neil H.E. Weste ? David Money Harris?CMOS VLSI Design - A Circuits and Systems Perspective
TSMC?TSMC N7 SRAM Compiler Databook喜歡文章的小伙伴,點(diǎn)贊加關(guān)注吧!
歡迎一起加入號(hào)主的知識(shí)星球,近期熱門話題:
  • CTS
  • PAD ring planning
  • eBook share:? ?tech_file and design rule
  • PT tips
  • LVS naming conversion and physical cell handling
  • Calibre GDS operation
  • ......






本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

上海2025年9月5日 /美通社/ -- 由上海市經(jīng)濟(jì)和信息化委員會(huì)、上海市發(fā)展和改革委員會(huì)、上海市商務(wù)委員會(huì)、上海市教育委員會(huì)、上海市科學(xué)技術(shù)委員會(huì)指導(dǎo),東浩蘭生(集團(tuán))有限公司主辦,東浩蘭生會(huì)展集團(tuán)上海工業(yè)商務(wù)展覽有...

關(guān)鍵字: 電子 BSP 芯片 自動(dòng)駕駛

9月1日消息,繼小鵬、零跑后,現(xiàn)在小米汽車也宣布了8月的交付量。

關(guān)鍵字: 小米汽車 芯片

當(dāng)?shù)貢r(shí)間 8 月 22 日,美國(guó)芯片制造商英特爾公司宣布與美國(guó)聯(lián)邦政府達(dá)成協(xié)議,后者將向英特爾普通股投資 89 億美元,以每股 20.47 美元的價(jià)格收購(gòu) 4.333 億股英特爾普通股,相當(dāng)于該公司 9.9% 的股份。

關(guān)鍵字: 英特爾 半導(dǎo)體 芯片

在當(dāng)今數(shù)字化時(shí)代,人工智能(AI)和高性能計(jì)算(HPC)的迅猛發(fā)展對(duì) GPU 芯片的性能提出了極高要求。隨著 GPU 計(jì)算密度和功耗的不斷攀升,散熱問(wèn)題成為了制約其性能發(fā)揮的關(guān)鍵因素。傳統(tǒng)的風(fēng)冷方案已難以滿足日益增長(zhǎng)的散...

關(guān)鍵字: 人工智能 高性能計(jì)算 芯片

8月20日消息,博主數(shù)碼閑聊站暗示,9月底大概率只有小米16系列會(huì)亮相,其它驍龍8 Elite 2旗艦、天璣9500旗艦新品都將排到10月份,新機(jī)大亂斗會(huì)在國(guó)慶假期之后開(kāi)始。

關(guān)鍵字: 小米雷軍 芯片

8月21日消息,據(jù)媒體報(bào)道,英偉達(dá)宣布將自研基于3nm工藝的HBM內(nèi)存Base Die,預(yù)計(jì)于2027年下半年進(jìn)入小規(guī)模試產(chǎn)階段,此舉旨在彌補(bǔ)其在HBM領(lǐng)域的技術(shù)與生態(tài)短板。

關(guān)鍵字: 英偉達(dá) 黃仁勛 芯片 顯卡

繼尋求收購(gòu)英特爾10%的股份之后,近日又有消息稱,特朗普政府正在考慮通過(guò)《芯片法案》資金置換股權(quán)的方式,強(qiáng)行收購(gòu)美光、三星、臺(tái)積電三大芯片巨頭的股份。若此舉落地,美國(guó)政府將從“政策扶持者”蛻變?yōu)椤爸苯庸蓶|”,徹底重塑全球...

關(guān)鍵字: 芯片 半導(dǎo)體

在集成電路設(shè)計(jì)流程中,網(wǎng)表作為連接邏輯設(shè)計(jì)與物理實(shí)現(xiàn)的關(guān)鍵橋梁,其分模塊面積統(tǒng)計(jì)對(duì)于芯片性能優(yōu)化、成本控制和資源分配具有重要意義。本文將詳細(xì)介紹如何利用 Python 實(shí)現(xiàn)網(wǎng)表分模塊統(tǒng)計(jì)面積的功能,從網(wǎng)表數(shù)據(jù)解析到面積計(jì)...

關(guān)鍵字: 網(wǎng)表 芯片 分模塊

8月19日消息,封禁4個(gè)多月的H20為何突然又被允許對(duì)華銷售,這其實(shí)是美國(guó)設(shè)計(jì)好的。

關(guān)鍵字: 英偉達(dá) 黃仁勛 芯片 顯卡

8月17日消息,美國(guó)對(duì)全球揮舞關(guān)稅大棒,已經(jīng)開(kāi)始影響各個(gè)行業(yè)的發(fā)展,最新的就是半導(dǎo)體產(chǎn)業(yè),總統(tǒng)更是放話要把關(guān)稅加到300%。

關(guān)鍵字: 芯片 英偉達(dá)
關(guān)閉