www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 電源 > 電源AC/DC
[導(dǎo)讀]本文首先介紹了高速串行鏈路設(shè)計(jì)中AC耦合電容阻抗優(yōu)化的重要性,然后闡述如何利用Xpeedic蘇州芯禾科技公司旗下軟件ViaExpert對AC耦合電容設(shè)計(jì)進(jìn)行前仿真,然后指導(dǎo)后續(xù)PCB設(shè)

本文首先介紹了高速串行鏈路設(shè)計(jì)中AC耦合電容阻抗優(yōu)化的重要性,然后闡述如何利用Xpeedic蘇州芯禾科技公司旗下軟件ViaExpert對AC耦合電容設(shè)計(jì)進(jìn)行前仿真,然后指導(dǎo)后續(xù)PCB設(shè)計(jì),最后PCB完成后進(jìn)行后仿真,完成仿真的閉環(huán)設(shè)計(jì)。

1 引言

隨著高速串行總線的速率越來越高,鏈路的阻抗也隨之成為SI工程師關(guān)注的焦點(diǎn)。由于高速串行總線鏈路中唯一的無源器件就是AC耦合電容,所以在我們對傳輸線阻抗以及過孔或者連接器的PIN的阻抗優(yōu)化之后,剩下的也就是AC耦合電容的阻抗的優(yōu)化,當(dāng)然25Gbps鏈路為了進(jìn)一步減小AC耦合通道阻抗不連續(xù)性的影響,IC廠家直接把AC耦合電容設(shè)計(jì)在接收端芯片這里,所以對于正在設(shè)計(jì)10Gbps鏈路的應(yīng)用,AC耦合電容成為SI工程師的必修課了。

AC耦合電容的阻抗仿真,因?yàn)樾枰紤]到焊盤和GND或者POWER平面的容性耦合,所以常規(guī)在HFSS中建模會比較耗費(fèi)時(shí)間,目前芯禾科技推出的ViaExpert建模工具可以針對各種疊層和電容封裝進(jìn)行AC耦合電容阻抗優(yōu)化前仿真,后續(xù)布線階段也可以導(dǎo)入Brd文件提取出AC耦合電容的焊盤尺寸和掏空的層數(shù)和大小,最終仿真出你所能接受的阻抗設(shè)計(jì)。

2 AC耦合電容的掏空設(shè)計(jì)

AC耦合電容焊盤相比鏈路的走線會比較寬,這樣對于高速信號傳輸來說就是一處阻抗不連續(xù)點(diǎn)(如圖1),為保證阻抗的一致性,AC耦合電容的下方需要做多層的掏空,但是由于PCB設(shè)計(jì)的第3層或者倒數(shù)第3層通常是POWER層,挖空后可能會導(dǎo)致BGA IO口模擬電源的壓降問題;目前很多電源模塊都具有Remote Sense功能,可以補(bǔ)償PCB壓降問題,所以AC耦合電容焊盤下方做多層掏空也是可以的。

在此背景下,我們就需要一種仿真工具可以對掏空大小和掏空層數(shù)做阻抗優(yōu)化仿真,通過調(diào)整AC耦合電容焊盤下方的挖空大小以及挖空的層數(shù)來確定單板基于某種疊層下的焊盤阻抗是否比較接近差分傳輸線的阻抗,最終給出PCB設(shè)計(jì)的優(yōu)化規(guī)則。后續(xù)我將介紹如何利用芯禾科技推出的ViaExpert軟件進(jìn)行AC耦合電容阻抗優(yōu)化仿真的設(shè)計(jì)。

圖1 高速串行鏈路中AC耦合電容的設(shè)計(jì)

3 AC耦合電容阻抗前仿真優(yōu)化

在芯禾科技發(fā)布的最新ViaExpert版本中,有專門針對AC耦合電容阻抗仿真的優(yōu)化流程,軟件界面如下圖2所示。疊層可以利用軟件默認(rèn)設(shè)置也可以由用戶PCB疊層,通過Import按鈕導(dǎo)入。AC耦合電容這里可以支持一對差分也可以支持多對差分進(jìn)行AC耦合電容的串?dāng)_仿真,這里我們只以單對差分為例進(jìn)行仿真。

圖2 AC耦合電容建模初始界面

上圖確定好疊層和AC耦合電容的對數(shù)之后我們就可以對單對AC耦合電容的出線及信號孔和地孔做更詳細(xì)的設(shè)置,具體設(shè)置信息如下圖3所示。

圖3 AC耦合電容建模設(shè)置

這里我們以0402的AC耦合電容為例進(jìn)行仿真,一端Botm層通過換層過孔連接Top面的AC耦合電容,另外一端通過過孔再連接到Art12層,這里我們分別仿真3種情況;電容掏空到GND02層,X方向掏34mil,Y方向掏66mil(Case1)。模型建好后的3D效果圖如圖4所示。

圖4 AC耦合電容3D效果圖(Case1)

電容掏空到GND02層,X方向掏28mil,Y方向掏58mil(Case2),如圖5所示。

圖5 AC耦合電容3D效果圖(Case2)

電容掏空到POWER04層,X方向掏34mil,Y方向掏66mil(Case3),如圖6所示。

圖6 AC耦合電容3D效果圖(Case3)

模型生成好后,電容出線的兩端會自動生成Wave Port,所以不需要你手動去設(shè)置Port,這里還有一點(diǎn)就是材料的參數(shù)以及孔徑需要你去設(shè)置,材料參數(shù)設(shè)置因?yàn)槭乔胺抡?,所以用Djordjevic-Sarkar Model Input簡單的頻變模型(圖7),只需要設(shè)置一個(gè)頻點(diǎn)的Dk和Df值就可以求解寬帶的頻變曲線。具體設(shè)置界面如下所示,這里我們板材選用FR-4,Dk和Df的值選擇1GHz頻點(diǎn)。

圖7 Djordjevic-Sarkar Model Input

Case1和Case2參數(shù)分別設(shè)置好之后,我們就可以開始仿真,仿真頻率范圍設(shè)為10MHz-20GHz頻段。具體設(shè)置如下圖8所示,芯禾科技在最新的版本當(dāng)中加入了Dense Mesh功能,可以在對結(jié)構(gòu)復(fù)雜區(qū)域增加Mesh的數(shù)量,客戶可以通過勾選項(xiàng)自行選擇。

圖8 仿真引擎設(shè)置

下面是Case1,Case2,Case3三種情況下AC耦合電容插入損耗,回波損耗以及差分阻抗曲線,分別如圖9,圖10及圖11所示。這里使用的是Xpeedic公司的SnpExpert對S參數(shù)進(jìn)行比較。

圖9 3種Case的插入損耗曲線

圖10 3種Case的回波損耗曲線

圖11 3種Case的差分阻抗曲線

從以上3種情況的仿真結(jié)果可以看出,掏空2層的阻抗是最接近100ohm的,所以在5.16GHz基頻處的插入損耗和回波損耗也是最優(yōu)秀的,但是和掏空1層的結(jié)果差別不是太大,Case2情況是最差的,因?yàn)樘涂諈^(qū)域變小了,差分阻抗變低了。所以后續(xù)我們在PCB設(shè)計(jì)階段就可以根據(jù)以上前仿真結(jié)果進(jìn)行指導(dǎo),對于通流比較緊張的情況,我們只掏空GND02層的地,對于POWER03或者ART03空間寬裕的情況下,可以掏2層處理。

4 AC耦合電容阻抗后仿真驗(yàn)證

根據(jù)上節(jié)3種Case情況下的仿真結(jié)果和PCB設(shè)計(jì)的實(shí)際情況,AC耦合電容只掏空GND02層,掏空尺寸為X方向掏34mil,Y方向掏66mil。因?yàn)閂iaExpert可以直接導(dǎo)入Brd文件,所以在PCB設(shè)計(jì)完成后在ViaExpert里面直接對Brd進(jìn)行解析,提取出板上的AC耦合電容和出線。PCB實(shí)際AC耦合電容的設(shè)計(jì)以及導(dǎo)入到ViaExpert中提取完成的3D效果圖分別如圖12和圖13所示。

圖12 實(shí)際AC耦合電容出線

圖13 實(shí)際AC耦合電容3D效果圖

因?yàn)閂iaExpert里面提取Brd無法獲得電容相應(yīng)的模型,所以后仿真需要把模型導(dǎo)入到HFSS中,然后加上AC耦合電容的Model,最終如圖14所示。

圖14 實(shí)際AC耦合電容3D效果圖

仿真結(jié)果如下圖15,圖16,圖17所示?;竞颓胺抡娼Y(jié)果一致

圖15 實(shí)際AC耦合電容后仿真插入損耗

圖16 實(shí)際AC耦合電容后仿真回波損耗

圖17 實(shí)際AC耦合電容后仿真差分阻抗

5 結(jié)論

本文介紹了如何利用Xpeedic公司旗下的ViaExpert軟件對高速串行鏈路AC耦合電容的前仿真差分阻抗優(yōu)化以及PCB后仿真建模,前仿真得出設(shè)計(jì)方向后指導(dǎo)PCB設(shè)計(jì),最后后仿真確定設(shè)計(jì)是否滿足要求,最終保證高速串行鏈路設(shè)計(jì)的一板成功。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

這些器件可降低工業(yè)和醫(yī)療應(yīng)用中高壓發(fā)生器的功率損耗

關(guān)鍵字: 電容 高壓發(fā)生器 脈沖激光器

本文針對具有快速瞬態(tài)變化和噪聲敏感特性的負(fù)電壓軌應(yīng)用,提出了一種反相降壓-升壓解決方案。其中采用了一款單芯片降壓轉(zhuǎn)換器,在反相降壓-升壓(IBB)拓?fù)浣Y(jié)構(gòu)中融入了Silent Switcher? 3(SS3)技術(shù)。此解決...

關(guān)鍵字: 降壓轉(zhuǎn)換器 電容 電感

電容,作為電路設(shè)計(jì)中不可或缺的器件,以其獨(dú)特的功能和廣泛的用途,在電子領(lǐng)域扮演著舉足輕重的角色。它不僅是一種無源元件,更在多個(gè)方面發(fā)揮著關(guān)鍵作用,如旁路、去耦、濾波以及儲能等。

關(guān)鍵字: 電容

本文中,小編將對平行板電容傳感器予以介紹,如果你想對它的詳細(xì)情況有所認(rèn)識,或者想要增進(jìn)對它的了解程度,不妨請看以下內(nèi)容哦。

關(guān)鍵字: 傳感器 電容 電容傳感器

集成電路作為將多個(gè)電子元件集成在一起的芯片器件,雖然功能強(qiáng)大但較為脆弱。高溫環(huán)境可能導(dǎo)致集成電路參數(shù)漂移、耐久性下降和內(nèi)部缺陷暴露等不良影響。

關(guān)鍵字: 電容 電阻

電容式觸摸感應(yīng)技術(shù)是一種廣泛應(yīng)用于現(xiàn)代觸摸屏設(shè)備中的技術(shù),如智能手機(jī)、平板電腦、電腦觸摸板等。其原理基于電容的變化來檢測和感應(yīng)觸摸操作。以下是對電容式觸摸感應(yīng)技術(shù)原理的詳細(xì)闡述,旨在以清晰、結(jié)構(gòu)化的方式呈現(xiàn)相關(guān)信息。

關(guān)鍵字: 電容 傳感器

環(huán)境應(yīng)力篩選試驗(yàn)(ESS試驗(yàn))是考核產(chǎn)品整機(jī)質(zhì)量的常用手段。在ESS試驗(yàn)中,隨機(jī)振動的應(yīng)力旨在考核產(chǎn)品在結(jié)構(gòu)、裝配、應(yīng)力等方面的缺陷。體積較大的電容,在焊接后,如果沒有施加單獨(dú)的處理措施,在振動試驗(yàn)時(shí)容易發(fā)生引腳斷裂的問...

關(guān)鍵字: 電容 元器件

在電子電路中,電容器是一種重要的元件,其功能是儲存和釋放電能。在眾多類型的電容器中,固態(tài)電容和普通電容是兩種常見的選擇。雖然它們在功能上有很多相似之處,但它們的構(gòu)造、性能和應(yīng)用領(lǐng)域卻存在顯著差異。

關(guān)鍵字: 電容器 電容

電容作為電子設(shè)備中不可或缺的元件,其性能的好壞直接影響到整個(gè)設(shè)備的運(yùn)行穩(wěn)定性。因此,對于電子愛好者而言,掌握電容測量好壞的方法至關(guān)重要。

關(guān)鍵字: 電容 元器件

在下述的內(nèi)容中,小編將會對穩(wěn)壓器的相關(guān)消息予以報(bào)道,如果穩(wěn)壓器是您想要了解的焦點(diǎn)之一,不妨和小編共同閱讀這篇文章哦。

關(guān)鍵字: 穩(wěn)壓器 整流橋 電容
關(guān)閉