www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]本文給出了快速響應(yīng)FSK控制環(huán)路模擬前端的詳細(xì)設(shè)計方案。用兩片MAX176 ADC分別量化兩個輸入通道并控制FSK調(diào)制器的PLL。這一獨(dú)特、簡單的結(jié)構(gòu)將電路尺寸和環(huán)路延遲時間降至最小,從而得到一個簡單的FSK調(diào)制器。文中介紹了部份經(jīng)過測試的基本控制回路。

本文給出了快速響應(yīng)FSK控制環(huán)路模擬前端的詳細(xì)設(shè)計方案。用兩片MAX176 ADC分別量化兩個輸入通道并控制FSK調(diào)制器的PLL。這一獨(dú)特、簡單的結(jié)構(gòu)將電路尺寸和環(huán)路延遲時間降至最小,從而得到一個簡單的FSK調(diào)制器。文中介紹了部份經(jīng)過測試的基本控制回路。


控制回路基礎(chǔ)

FSK控制回路的模擬前端包括三個主要部件:ADC、鎖相環(huán)(PLL)、壓控振蕩器(VCO) (圖1)。ADC對輸入信號進(jìn)行數(shù)字化處理并控制PLL。PLL鎖定頻率并穩(wěn)定VCO ,VCO針對給定電壓輸出一個特定頻率??偠灾?,這些電路將某一模擬電壓轉(zhuǎn)換成一個調(diào)制頻率。FSK是一種結(jié)構(gòu)簡單且響應(yīng)速度快的調(diào)制方案。

原理圖設(shè)計及器件選型

圖2為模擬前端的結(jié)構(gòu)框圖和主要組件,該設(shè)計中的ADC有兩個功能:數(shù)字化輸入信號、利用ADC輸出控制PLL。這種方法可減少元器件數(shù)目,縮小環(huán)路延遲時間,從而簡化設(shè)計。這里,輸入信號通過兩個12 位ADC MAX176進(jìn)行數(shù)字化處理。

使用ADC控制PLL時需要正確選擇PLL,并不是所有PLL都適合該設(shè)計。這里選用Motorola的MC145151 PLL,因為該器件允許以并行方式裝載控制數(shù)據(jù)。MC145151也工作在設(shè)計頻率范圍內(nèi):12.0MHz至12.5MHz。選擇1MHz晶振用于MC145151 PLL,divide-by-R配置為000 (divide-by-8)。得到的PLL步長是125kHz (1MHz / 8 = 125kHz)。PLL 的divide-by-N設(shè)置為00000001100xxx。divide-by-N設(shè)置為5個數(shù)值中的一個(最后三位由ADC的數(shù)字輸出設(shè)置)。得到的5個數(shù)值是96、97、98、99和100。

本設(shè)計使用MiniCircuits POS-25 VCO,因為它在12.0MHz至12.5MHz范圍內(nèi)保持線性。

另外,四路雙輸入與非門IC (74HC00)和雙路4位計數(shù)器(74HC393)為ADC增加時序邏輯,將MAX176配置為連續(xù)轉(zhuǎn)換狀態(tài)。8位移位寄存器(74HC595)用來移出并行格式的ADC數(shù)據(jù)。帶緩沖的可調(diào)比例、3位R2R DAC可縮短鎖定時間,并放寬鎖相環(huán)對濾波器指標(biāo)要求。用R2R梯形結(jié)構(gòu)實現(xiàn)分立的3位DAC,DAC的標(biāo)稱輸出對進(jìn)入VCO的電壓進(jìn)行微調(diào)。求和放大器(MAX474)用來對三個電壓求和,分別是:

3位R2R DAC的輸出,該輸出被調(diào)整至由ADC輸出設(shè)置的微調(diào)電壓,并與粗調(diào)電壓相加。這一過程使VCO輸入電壓接近特定輸出頻率對應(yīng)的電壓。
粗調(diào)電壓,該電壓是預(yù)先設(shè)定好的,其值接近VCO頻率預(yù)先確定的電壓。
相位檢測電壓,該電壓由鎖相環(huán)設(shè)置,并與微調(diào)和粗調(diào)電壓相加。其目的是調(diào)整最終電壓以將VCO鎖定到指定頻率。

用三個電壓之和(而不是僅僅依靠相位檢測器輸出)設(shè)置VCO,將大大減小PLL鎖定時間。

當(dāng)兩個ADC對接踵而來的信號進(jìn)行數(shù)字化時,它們的組合串行輸出可能是四個值當(dāng)中的一個。輸入ADC的EOC信號用來表示一個新的12位字的起點(diǎn)。從而得到以下五種可能的位配置(并得到五種除法值):


1XX - 或除以100或更大的數(shù),適合VCO輸出頻率大于12.5MHz
(增量為1MHz / 8 = 125kHz,125kHz x 100 = 12.5MHz)

000 - 或除以96,適合VCO輸出頻率為12.0MHz
(增量為1MHz / 8 = 125kHz,125kHz x 96 = 12.0MHz)

001 - 或除以97,適合VCO輸出頻率為12.125MHz
(增量為1MHz / 8 = 125kHz,125kHz x 97 = 12.125MHz)

010和011時重復(fù)這一方法。如果知道是哪個ADC中的哪一位,可以很容易地確定對應(yīng)于位格式的頻率。使用MAX176時,EOC信號的上升沿表明下個時鐘周期輸出將出現(xiàn)一個新字。接收FSK數(shù)據(jù)時,必須進(jìn)行適當(dāng)?shù)慕獯a。


ADC選擇依據(jù)

ADC的選擇取決于幾個具體設(shè)計參數(shù)。針對本設(shè)計而言,被數(shù)字化的信號其帶寬相對較低(不到5kHz)。選擇12位ADC 如MAX176時,采樣速率為250ksps或更高,留下很大的信號余量。這里對非線性指標(biāo)要求不太精確,低功耗特性有助于便攜式應(yīng)用;然而該設(shè)計適合連續(xù)轉(zhuǎn)換。由于不需要微型控制器,因此簡化了ADC接口。許多新型ADC提供了可降低功耗、節(jié)省空間,并簡化微型控制器接口的方案。MAX1286便是具備這些特點(diǎn)的ADC,這一雙通道12位ADC采用8引腳SOT23封裝。
控制邏輯電路需要串行輸出ADC,但是,如果帶有其它邏輯電路,如并行-串行移位寄存器,那么也可以使用并行輸出ADC。滿足設(shè)計要求,具備更高采樣率的ADC是MAX1304,它是高速、12位、多路、同時采樣ADC,并行輸出。

為實現(xiàn)精確測量,可以使用分辨率更高的SAR ADC,如MAX1069 (14位)或MAX1169 (16位)。這些多路ADC具有較高的直流精度(±1 LSB的INL和DNL)、較大的動態(tài)范圍(90dB的SNR),以及可選的I2C、SPI或并行接口。

為進(jìn)行原型設(shè)計和基本驗證,本設(shè)計使用了兩片MAX176 ADC。MAX176采用DIP封裝,易于在面包板上測試。ADC包括內(nèi)部采樣/保持電路,0.4μs 采集時間、內(nèi)部基準(zhǔn)、3.5μs (最大)轉(zhuǎn)換時間以及低至148mW的功耗。


總結(jié)

該設(shè)計開發(fā)了一個硬件連接的FSK控制回路,工作在連續(xù)模式下,以有限的延遲時間發(fā)送低頻帶數(shù)據(jù)。ADC對數(shù)據(jù)進(jìn)行數(shù)字化處理,ADC輸出作為控制位控制PLL,從而得到一個簡潔、緊湊、元件數(shù)最少的FSK解決方案。為使延遲時間最小,將粗調(diào)和細(xì)調(diào)電壓與相位檢測器輸出相結(jié)合,使PLL鎖定時間減到最小。ADC、PLL或VCO的選型取決于具體應(yīng)用。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

根據(jù)前述文章,數(shù)字電源之我見(1)典型控制系統(tǒng)框圖 中的介紹,控制一個數(shù)字電源,首要的一步就是要將模擬信號轉(zhuǎn)換為數(shù)字信號,這部分工作由芯片內(nèi)的ADC來完成,本文就ADC的典型結(jié)構(gòu)及時鐘分配,和分辨率特點(diǎn),基本工作原理等特...

關(guān)鍵字: 數(shù)字電源 ADC

測試串?dāng)_時基本組件或階段的簡單框圖。首先,對通道 1 上的干擾音應(yīng)用一個濾波器,并測量作為參考捕獲的輸入。該濾波器確保來自信號發(fā)生器的所有其他噪聲和諧波被衰減到足以不破壞施加的故意干擾信號。

關(guān)鍵字: ADC 串?dāng)_和隔離測試

在使用高速轉(zhuǎn)換器和多個轉(zhuǎn)換器通道的雷達(dá)、衛(wèi)星以及測試和測量應(yīng)用中,隔離或串?dāng)_可能是一種錯誤的衡量標(biāo)準(zhǔn)。在不考慮通道串?dāng)_的情況下,在頻譜中丟失相關(guān)信息的可能性可能會對系統(tǒng)造成破壞,因為在感興趣的應(yīng)用頻帶中可能會出現(xiàn)雜散或噪...

關(guān)鍵字: ADC 串?dāng)_和隔離測試

濾波在幾乎所有通信系統(tǒng)中都扮演著重要的角色,因為去除噪聲和失真會增加信道容量。設(shè)計一個只通過所需頻率的濾波器是相當(dāng)容易的。然而,在實際的物理濾波器實現(xiàn)中,通過濾波器會損失所需的信號功率。這種信號損失會為模數(shù)轉(zhuǎn)換器(ADC...

關(guān)鍵字: 濾波 ADC 噪聲

在這篇文章中,我將介紹用于模擬 Vdd (AVDD) 和數(shù)字 Vdd (DVDD) 電源的 DC/DC 轉(zhuǎn)換器。了解 ADC 電源引腳如何對 DC/DC 轉(zhuǎn)換器作出反應(yīng)至關(guān)重要,因為 DC/DC 轉(zhuǎn)換器因其高功率效率而成...

關(guān)鍵字: DCDC ADC

運(yùn)行模數(shù)轉(zhuǎn)換器 (ADC) 設(shè)備有什么大不了的?將傳感器輸出連接到 ADC 輸入并開始讀取讀數(shù)。正確的?畢竟,數(shù)字信號提供了強(qiáng)大的噪聲抑制能力,因此電平之間的切換很牢固,并且有足夠的內(nèi)置余量。盡管如此,模擬信號更容易受到...

關(guān)鍵字: ADC ADC接地

我們已經(jīng)花費(fèi)了大量篇幅討論如何添加速度更快、精度更高的 A/D 轉(zhuǎn)換器。有些應(yīng)用程序需要更高的功能。但大多數(shù)制造商已經(jīng)在他們選擇的模塊上安裝了一個“免費(fèi)”的 A/D 轉(zhuǎn)換器——集成在微控制器或片上系統(tǒng) (SoC) 中。這...

關(guān)鍵字: ADC ADC使用

外部電壓參考引腳可能允許更高的電壓源(與數(shù)字電源軌相比)微控制器本身)以獲得更寬的模擬輸入范圍,或更穩(wěn)定的信號源以獲得更高的精度。這有點(diǎn)過于簡單化了。因此,電壓參考因素如何轉(zhuǎn)化為值得一看的。

關(guān)鍵字: 外部電壓參考 ADC

蘇州2022年6月2日 /美通社/ -- 2022年6月1日,東曜藥業(yè)(股票代碼:1875.HK)宣布公司與維梧蘇州基金及晟德大藥廠訂立股份認(rèn)購協(xié)議。根據(jù)協(xié)議,維梧蘇州基金與晟德大藥廠將分別認(rèn)購東曜藥業(yè)配售股份...

關(guān)鍵字: ADC DM CD BSP

北京2022年5月5日 /美通社/ -- Analog Devices, Inc.(Nasdaq:ADI)推出新一代16至24位超高精度逐次逼近寄存器(SAR)模數(shù)轉(zhuǎn)換器(ADC)系列產(chǎn)品,可簡化儀器儀表、工業(yè)和醫(yī)療健康...

關(guān)鍵字: ADC ADI SAR ANALOG

模擬

31144 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉