www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]1 引言  脈沖編碼調(diào)制(Pulse Code Modulation,簡稱PCM)是一種概念簡單、理論完善的編碼系統(tǒng),其最大特征是把連續(xù)的輸入信號變換成在時間和振幅上都是離散量,然后再變換為代碼傳輸。信息為數(shù)字信號,在遠(yuǎn)距離再生

1 引言

  脈沖編碼調(diào)制(Pulse Code Modulation,簡稱PCM)是一種概念簡單、理論完善的編碼系統(tǒng),其最大特征是把連續(xù)的輸入信號變換成在時間和振幅上都是離散量,然后再變換為代碼傳輸。信息為數(shù)字信號,在遠(yuǎn)距離再生中繼傳輸中不積累噪聲,從而提高了通信系統(tǒng)的有效性、可靠性和保密性。利用現(xiàn)場可編程門陣列(FPGA)和VHDL 語言實現(xiàn)了PCM碼的解調(diào),這樣在不改變硬件電路的情況下,能夠適應(yīng)PCM碼傳輸速率和幀結(jié)構(gòu)變化,從而正確解調(diào)數(shù)據(jù)。

2 硬件電路設(shè)計

  圖1給出基于FPGA的硬件電路。其中,圖1(a)為FPGA配置模塊;圖1(b)為信號收發(fā)模塊及PCM碼接收模塊。


  該系統(tǒng)設(shè)計中FPGA選取Xilinx公司的Spartan系列XC2S50器件。該器件有4種工作模式,分別為主串模式、從串模式、邊界掃描和從并模式。將M0,M1,M2接地,使其工作在主串模式下。FPGA由存儲在片內(nèi)RAM中的程序設(shè)置其工作狀態(tài),工作時需要編程設(shè)置片內(nèi)的RAM。用戶可根據(jù)不同的配置模式,采用相應(yīng)的編程方式。上電時,F(xiàn)PGA將EPROM中的數(shù)據(jù)寫入片內(nèi)編程RAM,配置完成后,F(xiàn)PGA進(jìn)人工作狀態(tài)。掉電后,F(xiàn)PGA內(nèi)部邏輯消失,恢復(fù)成白片。因此,F(xiàn)PGA能夠反復(fù)使用且無需專用的編程器,采用通用EPROM,PROM編程器即可實現(xiàn)。當(dāng)需要修改FPGA功能時,只需換一片EPROM。同一FPGA根據(jù)不同的編程數(shù)據(jù)能夠產(chǎn)生不同的電路功能。該系統(tǒng)在發(fā)送方接收到請求信號后則開始發(fā)送數(shù)據(jù)。PCM碼解調(diào)模塊在移位脈沖同步下接收數(shù)據(jù),并將串行數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù)存人FIFO中。每接收到一次請求脈沖發(fā)送一幀數(shù)據(jù),每幀數(shù)據(jù)以146FH為結(jié)束標(biāo)志字,EB90為子幀同步字,當(dāng)PCM碼解調(diào)模塊檢測到幀尾后停止解調(diào),并停止向FIFO寫人數(shù)據(jù)。PCM碼解調(diào)模塊由硬件描述語言編寫并集成于FPGA中。

3 PCM碼解調(diào)程序模塊

               


  圖2給出PCM碼幀格式。其中N為子幀中的字?jǐn)?shù),最大值為1 024;Z為一幀所含子幀個數(shù),最大值為256。子幀同步字字長為16~32 bit,字長度為4~16 bit。在遙測系統(tǒng)中,依照PCM碼幀格式,將所要測控的參數(shù)放在格柵中自定義位,同時定義子幀同步字和字長。當(dāng)發(fā)送請求信號,同步接收一幀數(shù)據(jù),即使一幀數(shù)據(jù)接收錯誤,也不影響下一幀數(shù)據(jù)解調(diào)的正確性,進(jìn)一步減小誤碼率。檢測子幀同步字時,先找到一個子幀同步字后,每隔N個字節(jié)判斷移位數(shù)據(jù)是否為子幀同步字,對每一個子幀都進(jìn)行判斷,即使第一次誤判,或當(dāng)PCM發(fā)送中斷后再重發(fā),也不會影響后續(xù)正確解調(diào)數(shù)據(jù)??筛鶕?jù)子幀同步字、幀尾標(biāo)志字和請求信號的順序由該解調(diào)數(shù)據(jù)模塊進(jìn)行自我糾正,從而大大降低了誤碼率。圖3為PCM碼解調(diào)程序模塊圖。

3.1 移位脈沖產(chǎn)生程序


  系統(tǒng)設(shè)計要求移位脈沖頻率為80 kHz,對時鐘脈沖進(jìn)行40分頻。移位脈沖產(chǎn)生程序仿真圖如圖4所示。其中,bitt為位同步移位脈沖。



3.2 字節(jié)同步信號產(chǎn)生程序


  設(shè)b為一個標(biāo)志位,當(dāng)b為‘1’時,表示檢測到請求信號的上升沿且尚未結(jié)束一幀傳輸,該進(jìn)程的byte為字節(jié)同步信號,用來標(biāo)志一個字節(jié)接收完畢。字節(jié)同步信號產(chǎn)生程序仿真圖如圖5所示。



3.3 并行數(shù)據(jù)輸出及幀尾檢測程序

  并行數(shù)據(jù)在字節(jié)同步信號byte的上升沿輸出,outdata為并行數(shù)據(jù)輸出端,同時將并行數(shù)據(jù)賦值給幀尾標(biāo)志tail的低8位,將tail的低8位給其高8位,當(dāng)tail的值為146F時,即表示一幀結(jié)束。并行數(shù)據(jù)輸出及幀尾檢測程序仿真圖見圖6。


4 調(diào)試結(jié)果

  所發(fā)送數(shù)據(jù)是以00H為起始遞增的一串?dāng)?shù)據(jù),該數(shù)據(jù)字長200,結(jié)尾以146F為標(biāo)記。調(diào)試過程中,南示波器觀察波形,可以看到請求信號的頻率及脈寬、移位脈沖的頻率均符合要求,解調(diào)出的并行數(shù)據(jù)與數(shù)據(jù)源的數(shù)據(jù)相吻合。圖7和圖8分別給出移位脈沖電壓up波形和輸出最低位電壓ud波形。


5 結(jié)語

  基于FPGA的PCM碼解調(diào)電路VHDL程序模塊設(shè)計,可使電路在發(fā)出請求脈沖后,在移位脈沖的作用下,同步接收PCM數(shù)據(jù),并輸出8位并行數(shù)據(jù),在幀尾處結(jié)束解調(diào)。通過仿真及最終電路調(diào)試驗證了該系統(tǒng)設(shè)計能夠?qū)崿F(xiàn)PCM解調(diào)系統(tǒng)功能。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

摘要:結(jié)合無線充電產(chǎn)品設(shè)計經(jīng)驗,對無線充電設(shè)計細(xì)節(jié)進(jìn)行探究。介紹了無線充電劃分及電磁感應(yīng)無線充電結(jié)構(gòu)、測試指標(biāo),在此基礎(chǔ)上對電磁感應(yīng)無線充電設(shè)計進(jìn)行了分析,并總結(jié)了電磁感應(yīng)無線充電產(chǎn)品常見問題及改善措施,闡述了電磁感應(yīng)無...

關(guān)鍵字: 模塊設(shè)計 線圈 散熱

摘要:基于Zynq-7000系列芯片,利用其ARM+FPGA的組合架構(gòu),搭建了千兆以太網(wǎng)模塊。介紹了該模塊的硬件平臺設(shè)計,并在硬件基礎(chǔ)上設(shè)計了FPGA和ARM程序。經(jīng)測試,模塊成功實現(xiàn)了數(shù)據(jù)上下行傳輸功能,傳輸速度達(dá)到6...

關(guān)鍵字: ARM+FPGA 千兆以太網(wǎng) 模塊設(shè)計

摘要:介紹了混聯(lián)機(jī)構(gòu)高速高精度貼片機(jī)的設(shè)計內(nèi)容,主要包括機(jī)械結(jié)構(gòu)設(shè)計及控制系統(tǒng)設(shè)計,并研制了樣機(jī),通過調(diào)試,初步達(dá)到設(shè)計預(yù)期,對混聯(lián)機(jī)構(gòu)應(yīng)用于工業(yè)生產(chǎn)具有一定的指導(dǎo)意義。

關(guān)鍵字: 混聯(lián)機(jī)構(gòu) 模塊設(shè)計 控制系統(tǒng)

摘要:介紹了混聯(lián)機(jī)構(gòu)高速高精度貼片機(jī)的設(shè)計內(nèi)容,主要包括機(jī)械結(jié)構(gòu)設(shè)計及控制系統(tǒng)設(shè)計,并研制了樣機(jī),通過調(diào)試,初步達(dá)到設(shè)計預(yù)期,對混聯(lián)機(jī)構(gòu)應(yīng)用于工業(yè)生產(chǎn)具有一定的指導(dǎo)意義。

關(guān)鍵字: 混聯(lián)機(jī)構(gòu) 模塊設(shè)計 控制系統(tǒng)

在這篇文章中,小編將對FPGA的相關(guān)內(nèi)容和情況加以介紹以幫助大家增進(jìn)對它的了解程度,和小編一起來閱讀以下內(nèi)容吧。

關(guān)鍵字: FPGA 芯片 VHDL

頻分多路傳輸是一種接收裝置,該裝置具有推斷從時域變換到頻域的接收信號的傳遞函數(shù)并用對應(yīng)推斷的傳遞函數(shù)的解調(diào)方法解調(diào)上述接收信號的解調(diào)電路、基于在上述解調(diào)電路推斷的傳遞函數(shù)判斷在上述解調(diào)電路解調(diào)的解調(diào)信號的可靠性的可靠性判...

關(guān)鍵字: 頻分多路 接收裝置 解調(diào)

語音編碼器的主要功能就是把用戶語音的PCM(脈沖編碼調(diào)制)樣值編碼成少量的比特(幀)。這種方法使得語音在連路產(chǎn)生誤碼、網(wǎng)絡(luò)抖動和突發(fā)傳輸時具有健壯性(Robustness)。在接收端,語音幀先被誤碼為PCM語音樣值,然后...

關(guān)鍵字: 語音編碼器 PCM 語言

可編程邏輯器件是通過EDA技術(shù)將電子應(yīng)用系統(tǒng)的既定功能和技術(shù)指標(biāo)具體實現(xiàn)的硬件載體,F(xiàn)PGA作為實現(xiàn)這一途徑的主流器件之一,具有直接面向用戶,靈活性和通用性極大,使用方便,硬 件測試和實現(xiàn)快捷等特點。

關(guān)鍵字: EDA FPGA VHDL

×為可編程邏輯控制器(PLC)或分布式控制系統(tǒng)(DCS)模塊等過程控制應(yīng)用設(shè)計模擬輸入模塊時,主要權(quán)衡因素通常是性價比。傳統(tǒng)上,此應(yīng)用領(lǐng)域使用雙極性±15V電源軌來提供有源前端組件,用于輸入信號的衰減或增益。這會影響物料...

關(guān)鍵字: 模塊設(shè)計 系統(tǒng)級 模擬輸入 ADC

模擬電路是指用來對模擬信號進(jìn)行傳輸、變換、處理、放大、測量和顯示等工作的電路。模擬信號是指連續(xù)變化的電信號。模擬電路是電子電路的基礎(chǔ),它主要包括放大電路、信號運算和處理電路、振蕩電路、調(diào)制和解調(diào)電路及電源等。

關(guān)鍵字: 模擬電路 調(diào)制 解調(diào)

電子設(shè)計自動化

21167 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉