www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]Altera公司的Stratix IV 40nm FPGA包括Stratix IV E, Stratix IV GX和Stratix IV GT三個(gè)系列, 具有最高的密度(680K 邏輯單元(LE),22.4 Mbits 嵌入式存儲(chǔ)器和1,360個(gè)18 x 18 乘法器),最佳的性能以及最低的功耗, 系統(tǒng)帶

Altera公司的Stratix IV 40nm FPGA包括Stratix IV E, Stratix IV GX和Stratix IV GT三個(gè)系列, 具有最高的密度(680K 邏輯單元(LE),22.4 Mbits 嵌入式存儲(chǔ)器和1,360個(gè)18 x 18 乘法器),最佳的性能以及最低的功耗, 系統(tǒng)帶寬(8.5 Gbps的48 個(gè)高速收發(fā)器,以及 1,067 Mbps (533 MHz) DDR3存儲(chǔ)器接口)達(dá)到了前所未有的水平,并具有優(yōu)異的信號(hào)完整性, 非常適合無(wú)線通信,固網(wǎng),軍事,廣播等其他最終市場(chǎng)中的高端數(shù)字應(yīng)用。本文介紹了Stratix® IV FPGA主要特性, Stratix IV GT器件框圖,以及采用EP4S100G5F45I1 Stratix IV GT FPGA器件的Stratix IV GT 100G開(kāi)發(fā)板主要特性,方框圖,詳細(xì)電路圖和材料清單.

Altera® Stratix® IV FPGAs deliver a breakthrough level of system bandwidth and power efficiency for high-end applications, allowing you to innovate without compromise. Stratix IV FPGAs are based on the Taiwan Semiconductor Manufacturing Company (TSMC) 40-nm process technology and surpass all other high-end FPGAs, with the highest logic density, most transceivers, and lowest power requirements.

The Stratix IV device family contains three optimized variants to meet different application requirements:

■ Stratix IV E (Enhanced) FPGAs—up to 813,050 logic elements (LEs), 33,294 kilobits
(Kb) RAM, and 1,288 18 x 18 bit multipliers

■ Stratix IV GX transceiver FPGAs—up to 531,200 LEs, 27,376 Kb RAM, 1,288 18 x 18-bit multipliers, and 48 full-duplex clock data recovery (CDR)-based transceivers at up to 8.5 Gbps

■ Stratix IV GT—up to 531,200 LEs, 27,376 Kb RAM, 1,288 18 x 18-bit multipliers, and 48 full-duplex CDR-based transceivers at up to 11.3 Gbps

Stratix® IV FPGA主要特性:

The following list summarizes the Stratix IV device family features:

■ Up to 48 full-duplex CDR-based transceivers in Stratix IV GX and GT devices supporting data rates up to 8.5 Gbps and 11.3 Gbps, respectively

■ Dedicated circuitry to support physical layer functionality for popular serial protocols, such as PCI Express (PCIe) (PIPE) Gen1 and Gen2, Gbps Ethernet (GbE), Serial RapidIO, SONET/SDH, XAUI/HiGig, (OIF) CEI-6G, SD/HD/3G-SDI, Fibre Channel, SFI-5, and Interlaken

■ Complete PCIe protocol solution with embedded PCIe hard IP blocks that implement PHY-MAC layer, Data Link layer, and Transaction layer functionality

■ Programmable transmitter pre-emphasis and receiver equalization circuitry to compensate for frequency-dependent losses in the physical medium

■ Typical physical medium attachment (PMA) power consumption of 100 mW at 3.125 Gbps and 135 mW at 6.375 Gbps per channel

■ 72,600 to 813,050 equivalent LEs per device

■ 7,370 to 33,294 Kb of enhanced TriMatrix memory consisting of three RAM block sizes to implement true dual-port memory and FIFO buffers

■ High-speed digital signal processing (DSP) blocks configurable as 9 x 9-bit, 12 x 12-bit, 18 x 18-bit, and 36 x 36-bit full-precision multipliers at up to 600 MHz

■ Up to 16 global clocks (GCLK), 88 regional clocks (RCLK), and 132 periphery clocks (PCLK) per device

■ Programmable power technology that minimizes power while maximizing device performance

■ Up to 1,120 user I/O pins arranged in 24 modular I/O banks that support a wide range of single-ended and differential I/O standards

■ Support for high-speed external memory interfaces including DDR, DDR2, DDR3 SDRAM, RLDRAM II, QDR II, and QDR II+ SRAM on up to 24 modular I/O banks

■ High-speed LVDS I/O support with serializer/deserializer (SERDES), dynamic phase alignment (DPA), and soft-CDR circuitry at data rates up to 1.6 Gbps

■ Support for source-synchronous bus standards, including SGMII, GbE, SPI-4 Phase 2 (POS-PHY Level 4), SFI-4.1, XSBI, UTOPIA IV, NPSI, and CSIX-L1

■ Pinouts for Stratix IV E devices designed to allow migration of designs from Stratix III to Stratix IV E with minimal PCB impact

Stratix IV GT Devices

Stratix IV GT devices provide up to 48 CDR-based transceiver channels per device:

■ Thirty-two out of the 48 transceiver channels have dedicated PCS and PMA circuitry and support data rates between 600 Mbps and 11.3 Gbps

■ The remaining 16 transceiver channels have dedicated PMA-only circuitry and support data rates between 600 Mbps and 6.5 Gbps


圖1. Stratix IV GT器件框圖

Stratix IV GT器件主要特性:

采用EP4S100G5F45I1 Stratix IV GT FPGA器件的Stratix IV GT 100G開(kāi)發(fā)板

Stratix IV GT 器件EP4S100G5F45I1主要特性:

The Stratix IV GT 100G development board provides a hardware platform for evaluating the performance and signal integrity features of the Altera® Stratix IV GT devices.

Altera的Stratix® IV GT版100G開(kāi)發(fā)套件支持您對(duì)100GbE設(shè)計(jì)進(jìn)行全面評(píng)估:

通過(guò)光模塊,支持10G/40G和100G線路接口。

通過(guò)4x18 ADRII和4x32 DDR3存儲(chǔ)器塊,支持需要外部存儲(chǔ)器接口的應(yīng)用。

通過(guò)兩對(duì)FCI AirMax連接器,使用系統(tǒng)側(cè)接口。

全面的線路側(cè)(光模塊)至系統(tǒng)側(cè)(AirMax連接器)數(shù)據(jù)通路分析。

評(píng)估性能高達(dá)11.3 Gbps的收發(fā)器。

驗(yàn)證兼容10G/40G/100G以太網(wǎng)、Interlaken、CEI-6G/11G、PCI Express (Gen1, Gen2和Gen3)、Serial RapidIO®以及其他主要標(biāo)準(zhǔn)的物理介質(zhì)附加(PMA)子層。

驗(yàn)證SFP、SFP+、QSFP和CFP等光模塊之間的互操作性。

Stratix IV GT版100G開(kāi)發(fā)套件包括:

Stratix IV GT開(kāi)發(fā)板(參見(jiàn)圖1)

安裝的器件:EP4S100G5F45I1N

EPM2210F324C3N,MAX® II 256引腳CPLD

配置狀態(tài)和設(shè)置單元

快速被動(dòng)并行(FPP)配置

嵌入式USB-BlasterTM下載電纜

時(shí)鐘

板上可編程時(shí)鐘振蕩器

SMA連接器,為收發(fā)器參考時(shí)鐘提供外部差分時(shí)鐘。

通用用戶輸入/輸出

DIP和按鍵式開(kāi)關(guān)

LED

LCD

存儲(chǔ)器件

1-Gb同步閃存(主要用于存儲(chǔ)兩個(gè)FPGA配置——工廠和用戶配置)

板上存儲(chǔ)器

4個(gè)2-Gb DDR3 SDRAM

4個(gè)72-Mb QDR II SRAM

元件和接口

10/100/1000以太網(wǎng)PHY和RJ-45插頭

36個(gè)收發(fā)器通道

1個(gè)SFP+接口通道

1個(gè)具有EDC的SFP+接口通道

4個(gè)QSFP接口通道

10個(gè)CFP接口通道

20個(gè)Interlaken接口通道

溫度測(cè)量電路

管芯溫度

環(huán)境溫度

電源

14-V至20-V直流輸入

2.5-mm筒形插座,用于直流電源輸入。

On/off電源滑動(dòng)開(kāi)關(guān)

板上電源測(cè)量電路

Quartus II軟件許可并沒(méi)有含在這一套件中

You can use this development kit to:

• Develop and test designs to interface with a variety of different optical modules.

• Develop and test Interlaken designs.

• Develop and test memory subsystems consisting of DDR3 or QDR II memory.

• Build designs capable of migrating to Altera’s HardCopy IV ASICs.

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

2025年4月14日,英特爾宣布與私募股權(quán)公司銀湖資本(Silver Lake)達(dá)成最終協(xié)議,將旗下可編程芯片業(yè)務(wù)Altera的51%股份出售給銀湖資本,交易對(duì)Altera的估值為87.5億美元。

關(guān)鍵字: 英特爾 Altera 芯片

近日,在2025國(guó)際嵌入式展(Embedded World 2025)上,全球FPGA創(chuàng)新技術(shù)領(lǐng)導(dǎo)者Altera發(fā)布了專(zhuān)為嵌入式開(kāi)發(fā)者打造的最新可編程解決方案。該可編程解決方案包括Altera全新推出的Agilex? F...

關(guān)鍵字: Altera

隨著Altera,Xilinx兩家FPGA巨頭陸續(xù)被收購(gòu),F(xiàn)PGA的未來(lái)似乎已經(jīng)與數(shù)據(jù)中心、AI等超大規(guī)模應(yīng)用綁定。

關(guān)鍵字: Altera Xilinx

JESD204B,這一看似冷僻的專(zhuān)業(yè)術(shù)語(yǔ),實(shí)則在高速數(shù)據(jù)傳輸中扮演著至關(guān)重要的角色。它不僅簡(jiǎn)化了接口設(shè)計(jì),顯著降低了系統(tǒng)成本,更以其出色的性能優(yōu)化,成為眾多高端電子設(shè)備的首選標(biāo)準(zhǔn)。

關(guān)鍵字: JESD204B GBPS

廣州2024年6月14日 /美通社/ -- 今日,華為與廣東聯(lián)通聯(lián)合廣州市增城區(qū)農(nóng)業(yè)農(nóng)村局,舉辦了"5G新荔量"荔枝直播節(jié)活動(dòng)。網(wǎng)紅及直播人員在多個(gè)荔枝果園使用5G直播卡進(jìn)行了荔枝品牌宣傳及銷(xiāo)售直播?,F(xiàn)場(chǎng)也進(jìn)行了5G-A...

關(guān)鍵字: 華為 聯(lián)通 5G GBPS

業(yè)內(nèi)消息,近日英特爾官宣將從明年把 Altera 可編程解決方案集團(tuán)(PSG)拆分為一個(gè)獨(dú)立的部門(mén),并在未來(lái)兩三年為 PSG 進(jìn)行首次公開(kāi)募股(IPO),并可能與私人投資者探索加速業(yè)務(wù)增長(zhǎng)的機(jī)會(huì),而英特爾將保留多數(shù)股權(quán)。

關(guān)鍵字: 英特爾 FPGA Altera

(全球TMT2023年8月30日訊)通過(guò)聚合六個(gè)分量載波,愛(ài)立信在全球首個(gè)6CC(分量載波)數(shù)據(jù)呼叫中創(chuàng)造了5.7 Gbps的下載速度紀(jì)錄,這將進(jìn)一步加快5G載波聚合的速度。在愛(ài)立信的RAN Compute硬件、先進(jìn)的...

關(guān)鍵字: GBPS 愛(ài)立信 FDD HZ

(全球TMT2023年7月19日訊)三星電子宣布已完成其業(yè)內(nèi)首款GDDR7的研發(fā)工作,年內(nèi)將首先搭載于主要客戶的下一代系統(tǒng)上驗(yàn)證。繼2022年三星開(kāi)發(fā)出速度為每秒24千兆比特(Gbps)的GDDR6 16Gb之后,GD...

關(guān)鍵字: DDR 三星電子 信號(hào) GBPS

西班牙巴塞羅那2023年2月28日 /美通社/ -- 在MWC 2023期間,圍繞全光家庭、超寬接入、全光城域三大領(lǐng)域,華為發(fā)布FTTR全光家庭星光F30、業(yè)界首個(gè)商用50G PON、城域池化波分三大全新產(chǎn)品與解決方案,...

關(guān)鍵字: GBPS 華為 EV 5G

Arasan發(fā)布一款全新版本的MIPI CSI IP,其符合CSI-2 v2.1規(guī)范,支持FPGA設(shè)計(jì)高達(dá)8Gbps(用于1通道)的C-PHY v2.0速度。該IP設(shè)計(jì)用于滿足FPGA計(jì)時(shí)限制,以在較低頻率下運(yùn)行,同時(shí)仍...

關(guān)鍵字: MIPI AN FPGA設(shè)計(jì) GBPS
關(guān)閉