www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]Feist解釋說,上一代FPGA設(shè)計套件采用單維基于時序的布局布線引擎,通過模擬退火算法隨機(jī)確定工具應(yīng)在什么地方布置邏輯單元。使用這類工具時,用戶先輸入時序,模擬退火算法根據(jù)時序先從隨機(jī)初始布局種子開始,然后在

Feist解釋說,上一代FPGA設(shè)計套件采用單維基于時序布局布線引擎,通過模擬退火算法隨機(jī)確定工具應(yīng)在什么地方布置邏輯單元。使用這類工具時,用戶先輸入時序,模擬退火算法根據(jù)時序先從隨機(jī)初始布局種子開始,然后在本地移動單元,“盡量”與時序要求吻合。Feist說:“在當(dāng)時這種方法是可行的,因?yàn)樵O(shè)計規(guī)模非常小,邏輯單元是造成延遲的主要原因。但今天隨著設(shè)計的日趨復(fù)雜化和芯片工藝的進(jìn)步,互聯(lián)和設(shè)計擁塞一躍成為延遲的主因。采用模擬退火算法的布局布線引擎對低于100萬門的FPGA來說是完全可以勝任的,但對超過這個水平的設(shè)計,引擎便不堪重負(fù)。不僅僅有擁塞的原因,隨著設(shè)計的規(guī)模超過100萬門,設(shè)計的結(jié)果也開始變得更加不可預(yù)測。”

著眼于未來,賽靈思為Vivado設(shè)計套件開發(fā)了新型多維分析布局引擎,其可與當(dāng)代價值百萬美元的ASIC布局布線工具中所采用的引擎相媲美。該新型引擎通過分析可以找到從根本上能夠最小化設(shè)計三維(時序、擁塞和走線長度)的解決方案。Feist表示:“Vivado設(shè)計套件的算法從全局進(jìn)行優(yōu)化,同時實(shí)現(xiàn)了最佳時序、擁塞和走線長度,它對整個設(shè)計進(jìn)行通盤考慮,不像模擬退火算法只著眼于局部調(diào)整。這樣該工具能夠迅速、決定性地完成上千萬門的布局布線,同時保持始終如一的高結(jié)果質(zhì)量(見圖1)。由于它能夠同時處理三大要素,也意味著可以減少重復(fù)運(yùn)行流程的次數(shù)。”

 

圖1

 

圖1:與其它FPGA工具相比,Vivado設(shè)計套件能夠以更快的速度、更優(yōu)異的質(zhì)量完成各種規(guī)模的設(shè)計

為展現(xiàn)這種優(yōu)勢,賽靈思在ISE設(shè)計套件和Vivado設(shè)計套件中用按鍵式流程方式同時運(yùn)行針對賽靈思Zynq-7000EPP仿真平臺開發(fā)的原始RTL,同時將每種工具指向賽靈思世界最大容量的FPGA器件——采用堆疊硅片互聯(lián)技術(shù)的Virtex-72000TFPGA。這樣Vivado設(shè)計套件的布局布線引擎僅耗時5個小時就完成了120萬邏輯單元的布局,而ISE設(shè)計套件則耗時長達(dá)13個小時(圖2)。而且采用Vivado設(shè)計套件實(shí)現(xiàn)的設(shè)計擁塞明顯降低(設(shè)計中顯示為灰色和黃色的部分),器件占用面積較小,這說明總體走線長度縮短。Vivado設(shè)計套件實(shí)現(xiàn)方案還體現(xiàn)出更出色的內(nèi)存編譯效率,僅用9GB就實(shí)現(xiàn)設(shè)計要求的內(nèi)存,而ISE設(shè)計套件則用了16GB。

Feist表示:“從本質(zhì)上來說,你看到的就是Vivado設(shè)計套件在滿足所有約束條件下,實(shí)現(xiàn)整個設(shè)計只需占用3/4的器件資源。這意味著用戶可以為自己的設(shè)計添加更多的邏輯功能和片上存儲器,甚至可以采用更小型的器件。”

圖2:Vivado設(shè)計套件的多維分析算法可創(chuàng)建專門針對最佳時序、擁塞和走線長度(而不僅僅只是針對最佳時序)優(yōu)化的布局。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

時序在數(shù)字系統(tǒng)中占有至關(guān)重要的地位,時序約束對數(shù)字系統(tǒng)的設(shè)計起著顯著的作用,定義時序約束是一個相當(dāng)復(fù)雜的過程。

關(guān)鍵字: 數(shù)字系統(tǒng) 時序

在現(xiàn)代FPGA設(shè)計中,數(shù)據(jù)傳輸速度日益提升,特別是在千兆網(wǎng)、高速串行接口和DDR內(nèi)存接口等應(yīng)用中,數(shù)據(jù)傳輸速率的要求尤為嚴(yán)格。為了應(yīng)對這一挑戰(zhàn),Xilinx FPGA引入了IDDR(Input Double Data R...

關(guān)鍵字: VIVADO IDDR ODDR

在現(xiàn)代集成電路設(shè)計中,F(xiàn)PGA(現(xiàn)場可編程門陣列)作為一種高性能、靈活可編程的硬件平臺,已經(jīng)廣泛應(yīng)用于各種嵌入式系統(tǒng)、數(shù)據(jù)處理和信號處理等領(lǐng)域。Xilinx公司開發(fā)的Vivado設(shè)計套件,作為一款功能強(qiáng)大的FPGA開發(fā)工...

關(guān)鍵字: Vivado 布局布線

本文是系列文章中的第三篇,該系列文章將討論常見的開關(guān)模式電源(SMPS)的設(shè)計問題及其糾正方案。本文旨在解決DC-DC開關(guān)穩(wěn)壓器的功率級設(shè)計中面臨的復(fù)雜難題,重點(diǎn)關(guān)注功率晶體管和自舉電容。功率晶體管具有最小和最大占空比,...

關(guān)鍵字: 晶體管 時序 自舉電容

本系列文章從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計和驗(yàn)證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認(rèn)真考慮的一些問題。文章從介紹使用預(yù)先定制功能即IP核的必...

關(guān)鍵字: 時序 數(shù)字芯片 FPGA

北京2024年8月6日 /美通社/ -- 近幾年,AI人工智能正以肉眼可見、勢不可擋的發(fā)展和迭代態(tài)勢,滲透進(jìn)人們的生活和生產(chǎn)當(dāng)中。隨著AI基礎(chǔ)設(shè)施的飛躍式發(fā)展,業(yè)內(nèi)多家公司都推出了具有更強(qiáng)大理解能力的多模態(tài)大模型(如GP...

關(guān)鍵字: 時序 智能化 模型 AI技術(shù)

會解碼命令,由timing generator產(chǎn)生時序信號,驅(qū)動COM和SEG驅(qū)器。RGB接口:在寫LCD register setTIng時,和MCU接口沒有區(qū)別。區(qū)別只在于圖像的寫入方式。

關(guān)鍵字: RGB MCU 時序

EDA不僅是我國半導(dǎo)體技術(shù)和產(chǎn)業(yè)發(fā)展的基石,也是國家戰(zhàn)略、安全和自主創(chuàng)新的重要組成部分。隨著全球科技競爭加劇和技術(shù)快速發(fā)展,加強(qiáng)EDA領(lǐng)域的投入和研發(fā),對于中國構(gòu)建完整的科技產(chǎn)業(yè)鏈、維護(hù)國家安全和提升國際競爭力具有深遠(yuǎn)意...

關(guān)鍵字: EDA 芯行紀(jì) 布局布線 AmazeSys

單總線(1-Wire)是DALLAS公司推出的一種單線雙向串行總線,僅用一根線即可實(shí)現(xiàn)多個器件間的數(shù)據(jù)傳輸。目前,常用的單總線接口芯片有數(shù)字溫度傳感器DS18B20、單總線控制器DSIWM和D-A轉(zhuǎn)換器DS2450等。本...

關(guān)鍵字: 單總線 引腳功能 時序

I2C(Inter-Integrated Circuit)總線是Philips公司推出的一種雙向二線制同步串行總線,僅用兩根線即可實(shí)現(xiàn)器件之間的數(shù)據(jù)傳送。目前很多芯片集成了I2C總線接口,如CYGNAL公司的C805IF...

關(guān)鍵字: I2C總線 引腳功能 時序
關(guān)閉