www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > EDA > 電子設(shè)計自動化
[導讀]DDR3 SDRAM內(nèi)存的總線速率達到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達到2Gbits的高密度。這個架構(gòu)毫無疑問更快、更大,每比特的功耗也更低,但是如何實現(xiàn)FPGA和DDR3 SDRAM DI

DDR3 SDRAM內(nèi)存的總線速率達到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達到2Gbits的高密度。這個架構(gòu)毫無疑問更快、更大,每比特的功耗也更低,但是如何實現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設(shè)計呢?

關(guān)鍵字:均衡(leveling)

如果FPGA I/O結(jié)構(gòu)中沒有包含均衡功能,那么它與DDR3的連接將會很復雜,需要有很多外圍器件包括延遲線及相關(guān)控制。

均衡的定義和重要性

為了提高高速電路的信號完整性,JEDEC通過時鐘和命令/地址線定義了fly-by端接方案,它通過在時鐘和數(shù)據(jù)間人為的加入走線擺率(flight-time skew)來降低共同切換噪聲(SSN)。

走線擺率可以達到0.8tCK,這個寬度導致無法確定在哪兩個時鐘周期獲取數(shù)據(jù),因此,JEDEC為DDR3定義了校準功能,它可以使控制器通過調(diào)整每byte的時序來補償走線擺率。

目前的FPGA在連接雙倍速SDRAM內(nèi)存時都有很多功能,但是如何與最新的DDR3連接還需要一個新的調(diào)整方案。

FPGA I/O結(jié)構(gòu)

高性能的Altera Stratix III 系列FPGA的I/O速率最高可以達到400MHz(800Mbps)。

讀均衡

讀操作時內(nèi)存控制器必須補償fly-by內(nèi)存拓撲所引起的延時,此時不僅僅要考慮數(shù)據(jù)通路上的I/O延時,還需要1T(用來保存一個完整雙數(shù)據(jù)周期數(shù)據(jù)的寄存器)和負沿寄存器來對準和調(diào)整所有的數(shù)據(jù)。每一個DQS需要獨立去調(diào)整resync時鐘的相移。

最初,每一個獨立的DQS看上去相移90°并捕獲到相應(yīng)的DQ數(shù)據(jù);接下來,一個自由振蕩resync時鐘將數(shù)據(jù)將數(shù)據(jù)從捕獲區(qū)轉(zhuǎn)移到均衡電路,此時每一個DQS組有獨立的Resynd時鐘。

然后,DQ數(shù)據(jù)進入1T寄存器。此時1T寄存器就可以對特定DQS組的DQ數(shù)據(jù)按照需要進行延時處理,對于給定通道是否進行處理可以由PHY IP核中的均衡方案自動確定。

最后,所有DQS組進入負沿寄存器。同樣的,由自動均衡方案可確定有哪些寄存器參與工作。至此,可以把上下兩個通道的數(shù)據(jù)同步在同一個resync時鐘上,實現(xiàn)了一個源同步的接口,F(xiàn)PGA可以得到一個完全對齊或均衡的單速率數(shù)據(jù)。

寫均衡

寫均衡和讀過程方向相反,過程類似。DQS組為了統(tǒng)一時鐘在不同時刻啟動工作,它們必須滿足tDQSS參數(shù)±0.25 tCK。控制器通過建立反饋回路來調(diào)整DQS-to-CK的關(guān)系,數(shù)據(jù)捕獲點為了最佳建立和保持時間就在寫周期的中間位置。

FPGA I/O的其它創(chuàng)新點

高端FPGA在I/O特性上還有許多創(chuàng)新點可以用來簡化和增強內(nèi)存接口設(shè)計,比如動態(tài)片內(nèi)端接(OCT),可變I/O延時以及半數(shù)據(jù)率功能。

FPFA 晶圓和封裝的設(shè)計必須考慮到在高速內(nèi)存接口設(shè)計時所需的信號完整性。另外,F(xiàn)PGA除了具有可編程的驅(qū)動能力來匹配不同的標準外,還應(yīng)該能夠提供動態(tài)的OCT和可變擺率,以此來管理信號的上升和下降時間。

結(jié)論

DDR3在未來即將超越DDR2的使用,高端FPGA提供的低成本、高效能、高密度和良好的信號完整性方案必須滿足JEDEC讀寫均衡要求。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉