www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]一、引言隨著電路設(shè)計(jì)高速高密的發(fā)展趨勢(shì),QFN封裝已經(jīng)有0.5mm pitch甚至更小pitch的應(yīng)用。由小間距QFN封裝的器件引入的PCB走線扇出區(qū)域的串?dāng)_問(wèn)題也隨著傳輸速率的升高而越來(lái)越突出。對(duì)于8Gbps及 以上的高速應(yīng)用更應(yīng)

一、引言

隨著電路設(shè)計(jì)高速高密的發(fā)展趨勢(shì),QFN封裝已經(jīng)有0.5mm pitch甚至更小pitch的應(yīng)用。由小間距QFN封裝的器件引入的PCB走線扇出區(qū)域的串?dāng)_問(wèn)題也隨著傳輸速率的升高而越來(lái)越突出。對(duì)于8Gbps及 以上的高速應(yīng)用更應(yīng)該注意避免此類(lèi)問(wèn)題,為高速數(shù)字傳輸鏈路提供更多裕量。本文針對(duì)PCB設(shè)計(jì)中由小間距QFN封裝引入串?dāng)_的抑制方法進(jìn)行了仿真分析,為此類(lèi)設(shè)計(jì)提供參考。

二、問(wèn)題分析

在PCB設(shè)計(jì)中,QFN封裝的器件通常使用微帶線從TOP或者BOTTOM層扇出。對(duì)于小間距的QFN封裝,需要在扇出區(qū)域注意微帶線之間的距離以及并行走線的長(zhǎng)度。圖一是一個(gè)0.5 pitch QFN封裝的尺寸標(biāo)注圖。

 

圖一:0.5 pitch QFN封裝尺寸標(biāo)注圖

圖二是一個(gè)使用0.5mm pitch QFN封裝的典型的1.6mm 板厚的6層板PCB設(shè)計(jì):

圖二:QFN封裝PCB設(shè)計(jì)TOP層走線

差分線走線線寬/線距為:8/10,走線距離參考層7mil,板材為FR4。

圖三:PCB差分走線間距與疊層

從上述設(shè)計(jì)我們可以看出,在扇出區(qū)域差分對(duì)間間距和差分對(duì)內(nèi)的線間距相當(dāng),會(huì)使差分 對(duì)間的串?dāng)_增大。

圖四是上述設(shè)計(jì)的差分模式的近端串?dāng)_和遠(yuǎn)端串?dāng)_的仿真結(jié)果,圖中D1~D6是差分端口。

圖四:差分模式端口定義及串?dāng)_仿真結(jié)果

從仿真結(jié)果可以看出,即使在并行走線較短的情況下,差分端口D1對(duì)D2的近端串?dāng)_在5GHz超過(guò)了-40dB,在10GHz達(dá)到了-32dB,遠(yuǎn)端串?dāng)_在 15GHz達(dá)到了-40dB。對(duì)于10Gbps及以上的應(yīng)用而言,需要對(duì)此處的串?dāng)_進(jìn)行優(yōu)化,將串?dāng)_控制到-40dB以下。

三、優(yōu)化方案分析

對(duì)于PCB設(shè)計(jì)來(lái)說(shuō),比較直接的優(yōu)化方法是采用緊耦合的差分走線,增加差分對(duì)間的走線間距,并減小差分對(duì)之間的并行走線距離。

圖五是針對(duì)上述設(shè)計(jì)使用緊耦合差分線進(jìn)行串?dāng)_優(yōu)化的一個(gè)實(shí)例:

圖五:緊耦合差分布線圖

圖六是上述設(shè)計(jì)的差分模式的近端串?dāng)_和遠(yuǎn)端串?dāng)_的仿真結(jié)果:

圖六:緊耦合差分端口定義及串?dāng)_仿真結(jié)果

從優(yōu)化后的仿真結(jié)果可以看出,使用緊耦合并增加差分對(duì)之間的間距可以使差分對(duì)間的近端串?dāng)_在0~20G的頻率范圍內(nèi)減小4.8~6.95dB。遠(yuǎn)端串?dāng)_在5G~20G的頻率范圍內(nèi)減小約1.7~5.9dB。

表一:近端串?dāng)_優(yōu)化統(tǒng)計(jì)

表二:遠(yuǎn)端串?dāng)_優(yōu)化統(tǒng)計(jì)

除了在布線時(shí)拉開(kāi)差分對(duì)之間的間距并減小并行距離之外,我們還可以調(diào)整差分線走線層和參考平面的距離來(lái)抑制串?dāng)_。距離參考層越近,越有利于抑制串?dāng)_。在采用緊耦合走線方式的基礎(chǔ)上,我們將TOP層與其參考層之間的距離由7mil調(diào)整到4mil。

圖七:疊層調(diào)整示意圖

根據(jù)上述優(yōu)化進(jìn)行仿真,仿真結(jié)果如下圖:

圖八:疊層調(diào)整后串?dāng)_仿真結(jié)果

值得注意的是,當(dāng)我們調(diào)整了走線與參考平面的距離之后,差分線的阻抗也隨之發(fā)生變化,需要調(diào)整差分走線滿足目標(biāo)阻抗的要求。芯片的SMT焊盤(pán)距離參考平面 距離變小之后阻抗也會(huì)變低,需要在SMT焊盤(pán)的參考平面上進(jìn)行挖空處理來(lái)優(yōu)化SMT焊盤(pán)的阻抗。具體挖空的尺寸需要根據(jù)疊層情況進(jìn)行仿真來(lái)確定。

圖九:疊層調(diào)整后QFN焊盤(pán)阻抗優(yōu)化示意圖

從仿真結(jié)果可以看出,調(diào)整走線與參考平面的距離后,使用緊耦合并增加差分對(duì)之間的間距可以使差分對(duì)間的近端串?dāng)_在0~20G的頻率范圍內(nèi)減小8.8~12.3dB。遠(yuǎn)端串?dāng)_在0~20G范圍內(nèi)減小了2.8~9.3dB

表三:近端串?dāng)_優(yōu)化統(tǒng)計(jì)

表四:遠(yuǎn)端串?dāng)_優(yōu)化統(tǒng)計(jì)

四、結(jié)論

通過(guò)仿真優(yōu)化我們可以將由小間距QFN封裝在PCB上引起的近端差分串?dāng)_減小8~12dB,遠(yuǎn)端串?dāng)_減小3~9dB,為高速數(shù)據(jù)傳輸通道提供更多裕量。本 文涉及的串?dāng)_抑制方法可以在制定PCB布線規(guī)則和疊層時(shí)綜合考慮,在PCB設(shè)計(jì)初期避免由小間距QFN封裝帶來(lái)的串?dāng)_風(fēng)險(xiǎn)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在電子制造產(chǎn)業(yè)鏈中,PCB設(shè)計(jì)作為產(chǎn)品實(shí)現(xiàn)的源頭環(huán)節(jié),其質(zhì)量直接決定SMT(表面貼裝技術(shù))生產(chǎn)的良率與效率。據(jù)行業(yè)統(tǒng)計(jì),70%以上的SMT生產(chǎn)故障可追溯至PCB設(shè)計(jì)缺陷,這些缺陷不僅導(dǎo)致材料浪費(fèi)與返工成本激增,更可能引發(fā)...

關(guān)鍵字: PCB設(shè)計(jì) SMT生產(chǎn)

在高速信號(hào)傳輸與高密度互連需求驅(qū)動(dòng)下,電鍍通孔(PTH)作為PCB多層板的核心互連結(jié)構(gòu),其設(shè)計(jì)質(zhì)量直接影響信號(hào)完整性、機(jī)械強(qiáng)度及產(chǎn)品可靠性。本文基于IPC-2221《印制板設(shè)計(jì)通用標(biāo)準(zhǔn)》與IPC-7251《通孔設(shè)計(jì)與焊盤(pán)...

關(guān)鍵字: PCB設(shè)計(jì) PTH電鍍通孔

在半導(dǎo)體封裝技術(shù)中,QFN(Quad Flat No-lead Package,方形扁平無(wú)引腳封裝)憑借其小型化、高密度引腳、優(yōu)異散熱及電性能等優(yōu)勢(shì),已成為消費(fèi)電子、汽車(chē)電子、航空航天等領(lǐng)域的核心封裝形式。其工藝流程涵蓋...

關(guān)鍵字: QFN封裝 半導(dǎo)體

北京2025年8月14日 /美通社/ -- 因全球經(jīng)濟(jì)和關(guān)稅的不確定性、疊加產(chǎn)能和結(jié)構(gòu)性調(diào)整等因素,冶金行業(yè)競(jìng)爭(zhēng)日趨激烈,企業(yè)越來(lái)越重視產(chǎn)品質(zhì)量以提高市場(chǎng)競(jìng)爭(zhēng)力。然而,提高冶金產(chǎn)品質(zhì)量面臨諸多挑戰(zhàn): 工藝復(fù)雜,耦...

關(guān)鍵字: 模型 數(shù)字化系統(tǒng) 耦合 質(zhì)量預(yù)測(cè)

在以太網(wǎng)供電(PoE)技術(shù)向90W高功率演進(jìn)的背景下,多層PCB的電源分配網(wǎng)絡(luò)(PDN)設(shè)計(jì)已成為保障系統(tǒng)穩(wěn)定性的核心環(huán)節(jié)。PDN作為連接電壓調(diào)節(jié)模塊(VRM)、去耦電容、電源/地平面及負(fù)載芯片的電流傳輸通道,其阻抗特性...

關(guān)鍵字: PCB設(shè)計(jì) PoE電源

在電子測(cè)量中,示波器耦合方式與探頭衰減比的協(xié)同設(shè)置直接影響信號(hào)保真度與測(cè)量精度。某通信設(shè)備調(diào)試案例中,工程師因未協(xié)調(diào)AC耦合與10:1衰減比,導(dǎo)致100MHz時(shí)鐘信號(hào)相位誤差達(dá)15°,誤判為電路設(shè)計(jì)缺陷。這一典型問(wèn)題揭示...

關(guān)鍵字: 示波器 耦合

在當(dāng)今數(shù)字化時(shí)代,芯片作為各種電子設(shè)備的核心部件,其性能的優(yōu)劣直接影響著設(shè)備的整體表現(xiàn)。而在芯片內(nèi)部,信號(hào)傳輸過(guò)程中常常會(huì)受到各種干擾,其中串?dāng)_噪聲是一個(gè)不容忽視的問(wèn)題。芯片串?dāng)_是指在芯片內(nèi)部,信號(hào)在傳輸過(guò)程中,由于相鄰...

關(guān)鍵字: 芯片 串?dāng)_ 信號(hào)

差分線對(duì)由兩根平行且緊密耦合的信號(hào)線組成,這兩根信號(hào)線傳輸?shù)男盘?hào)幅值相等、相位相反。在信號(hào)傳輸過(guò)程中,接收端通過(guò)檢測(cè)兩根信號(hào)線上的電壓差值來(lái)恢復(fù)原始信號(hào)。例如,當(dāng)一根信號(hào)線上的電壓為 +V 時(shí),另一根信號(hào)線上的電壓則為...

關(guān)鍵字: 信號(hào)傳輸 耦合 差分線

在工業(yè)自動(dòng)化系統(tǒng)信號(hào)調(diào)節(jié)器作為核心組件,承擔(dān)著信號(hào)采集、轉(zhuǎn)換與傳輸?shù)年P(guān)鍵任務(wù)。其PCB設(shè)計(jì)的優(yōu)劣直接決定了設(shè)備的穩(wěn)定性、精度與抗干擾能力。尤其在復(fù)雜電磁環(huán)境下,工業(yè)信號(hào)調(diào)節(jié)器需面對(duì)強(qiáng)噪聲干擾、高壓脈沖沖擊及長(zhǎng)距離傳輸衰減...

關(guān)鍵字: 工業(yè)信號(hào)調(diào)節(jié)器 PCB設(shè)計(jì)
關(guān)閉