www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]大規(guī)??删幊踢壿嬈骷虴DA技術(shù)已經(jīng)代替?zhèn)鹘y(tǒng)的設(shè)計(jì)方法,逐漸成為電子系統(tǒng)設(shè)計(jì)者的主要設(shè)計(jì)手段。本文介紹使用MAX+PIusII開發(fā)軟件和CPLD器件,通過軟件的方式設(shè)計(jì)硬件,實(shí)現(xiàn)一個(gè)具體的數(shù)字電路功能,設(shè)計(jì)方法更加靈活、高效,并且可在線修改。

在現(xiàn)代電子系統(tǒng)中,數(shù)字化和集成化成為發(fā)展的必然趨勢(shì),電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)已經(jīng)逐漸成為電子系統(tǒng)設(shè)計(jì)的主要方向和潮流,傳統(tǒng)的數(shù)字系統(tǒng)沒計(jì)方法已經(jīng)逐漸被淘汰。作為電子工程師和系統(tǒng)設(shè)計(jì)人員學(xué)習(xí)、掌握相關(guān)知識(shí)和技術(shù)已勢(shì)在必行。EDA就是利用計(jì)算機(jī)設(shè)計(jì)電子電路和系統(tǒng)的軟件工具,極大地提高了電路設(shè)計(jì)的效率和可靠性。減輕了設(shè)計(jì)者的勞動(dòng)強(qiáng)度。它的實(shí)現(xiàn)是與可編程邏輯器件CPLD/FPGA(ComplexPro—grammableLogicDevice/FieldProgrammableGateArray)技術(shù)的迅速發(fā)展息息相關(guān)的。這一類器件可以通過軟件編程對(duì)其硬件結(jié)構(gòu)和工作方式進(jìn)行重構(gòu),打破了軟硬件之間的屏障。美國Altera公司推出的發(fā)展較完善的MAX+Plush軟件就是用于開發(fā)CPLD的EDA軟件工具,它界面友好。易學(xué)易用并具無可比擬的靈活性和高效性。

1. MAX+Plusll軟件開發(fā)平臺(tái)介紹

設(shè)計(jì)CPLD時(shí)可以利用Altera公司提供的免費(fèi)基本版MAX+PlusIll0。2軟件實(shí)現(xiàn)。此軟件可通過Altera公司網(wǎng)站免費(fèi)下載。

MAX+Plush軟件的設(shè)計(jì)流程分四步。即設(shè)計(jì)輸入、設(shè)計(jì)編譯、設(shè)計(jì)驗(yàn)證和器件編程。

①設(shè)計(jì)輸入。MAX+Plush軟件的設(shè)計(jì)輸入的方法有多種,主要包括:

原理圖輸入方式:這種輸入方式多用于不太復(fù)雜的系統(tǒng)設(shè)計(jì)中,對(duì)于我們的頻率計(jì)設(shè)計(jì)就可以采用。因?yàn)橛么朔绞讲坏奖阋埠苤庇^。

文本設(shè)計(jì)輸入方式:文本設(shè)計(jì)文件可以使用AHDL語言、VHDL語言、VerilogHDL語言。三種都是硬件描述語言,每種都有其各自的特點(diǎn)。

波形輸入方式:設(shè)計(jì)者根據(jù)建立的輸入,輸出波形生成邏輯關(guān)系,本設(shè)計(jì)將不使用這種輸入方式,但可以利用波形關(guān)系進(jìn)行設(shè)計(jì)驗(yàn)證。

②設(shè)計(jì)編譯。MAX+P1usII提供了一個(gè)全集成編譯器,編譯過程經(jīng)歷網(wǎng)表提取,數(shù)據(jù)庫建立,邏輯綜合,資源分配,適配,時(shí)序仿真網(wǎng)表文件提取,裝配等環(huán)節(jié)。生成一系列標(biāo)準(zhǔn)文件,若在其中某個(gè)環(huán)節(jié)出現(xiàn)錯(cuò)誤,編譯器會(huì)停止編譯,告訴你錯(cuò)誤出現(xiàn)的位置及原因。

③設(shè)計(jì)驗(yàn)征。MAX+Plush還有時(shí)序分析,功能仿真,輸入輸出波形分析等功能,以幫助驗(yàn)證設(shè)計(jì)的正確性。

④器件編程。對(duì)設(shè)計(jì)文件編譯。仿真后,將設(shè)計(jì)的項(xiàng)目下載(或稱為配置)到所選器件上的過程。

2. 數(shù)字電路設(shè)計(jì)

PLD設(shè)計(jì)中,原理圖輸入比較直觀。效率高,但設(shè)計(jì)大規(guī)模CPLD時(shí)顯得很繁瑣。當(dāng)進(jìn)行大規(guī)模CPLD設(shè)計(jì)時(shí)通常選擇文本輸入方式。如前所述,文本輸入有AHDL、VHDL、VerilogHDL三種語言,我們選擇其中VHDL語言簡(jiǎn)單介紹給大家。VHDL語言硬件描述能力很強(qiáng)。同樣是基于英語的一種編程語言。類似其他高級(jí)編程語言。只要有一定英語知識(shí),就會(huì)很容易掌握并理解VHDL語言的描述。

(1)電路功能描述

利用VHDL語言設(shè)計(jì)一個(gè)簡(jiǎn)單的數(shù)字電路。原理框圖如圖1所示,該電路用于計(jì)數(shù)電路之前的控制信號(hào)產(chǎn)生,功能要求是對(duì)外部電路產(chǎn)生送入的clk(8Hz)信號(hào)進(jìn)行計(jì)數(shù),輸出信號(hào)送入控制電路周期性地產(chǎn)生3個(gè)信號(hào)控制后級(jí)計(jì)數(shù)電路,這三個(gè)信號(hào)分別是:

①閘門信號(hào)CS,也稱計(jì)數(shù)控制信號(hào):控制計(jì)數(shù)模塊的計(jì)數(shù)和⋯停止計(jì)數(shù),計(jì)數(shù)控CS的高電平部分正好是1秒,CS的低電平部分是計(jì)數(shù)模塊停止計(jì)數(shù)時(shí)間。

②鎖存信號(hào)lock:當(dāng)計(jì)數(shù)模塊在1秒時(shí)間計(jì)數(shù)結(jié)束后產(chǎn)生一個(gè)送數(shù)信號(hào),即把計(jì)數(shù)信號(hào)送進(jìn)鎖存器,高電平有效。

③清零信號(hào)clr:在每次計(jì)數(shù)模塊開始計(jì)數(shù)前,清除模塊內(nèi)原先的計(jì)數(shù)值,使其為零,同樣是高電平有效。

圖l 電路原理框圖

(2)電路設(shè)計(jì)

利用MAX+PIusII軟件環(huán)境下建立VHDL語言輸入文件設(shè)計(jì)控制信號(hào)產(chǎn)生電路,輸入源程序如下:

①十進(jìn)制計(jì)數(shù)電路

 

單元電路設(shè)計(jì)完成后,建立相應(yīng)電路符號(hào),在原理圖輸人方式下,將各單元電路符號(hào)按圖1所示電路原理框圖邏輯關(guān)系連接,通過保存、編譯,確認(rèn)正確無誤后可以說完成了CPLD內(nèi)部電路的設(shè)計(jì)。

邏輯功能仿真:創(chuàng)建波形編輯文件,保存為*.scf,得到仿真結(jié)果如圖2。

經(jīng)過器件選擇,管腳鎖定,編程下載等工作即可將設(shè)計(jì)項(xiàng)目下載至芯片,完成數(shù)字電路功能。

圖2 電路的仿真結(jié)果

3. 結(jié)束語

顯然,比起用卡諾圖化簡(jiǎn)再用相應(yīng)集成片連線搭接電路.利用EDA技術(shù)設(shè)計(jì)數(shù)字電路更為靈活方便,設(shè)計(jì)周期也大大減小。本設(shè)計(jì)采用自頂向下的設(shè)計(jì)方法,從系統(tǒng)總體功能出發(fā)分解出相應(yīng)基本邏輯模塊條理清晰,修改起來也更方便,可以說,EDA技術(shù)改變了傳統(tǒng)數(shù)字系統(tǒng)設(shè)計(jì)方法、設(shè)計(jì)過程和設(shè)計(jì)觀念,必將成為現(xiàn)代電子系統(tǒng)設(shè)計(jì)的核心。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉