www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動化
[導(dǎo)讀]本文在介紹了等效采樣的原理和方法的基礎(chǔ)上提出了一種基于EDA 技術(shù)的實(shí)現(xiàn)方案。借助高速發(fā)展的EDA 技術(shù),可以方便地產(chǎn)生采樣信號,大大簡化采樣觸發(fā)電路,解決了傳統(tǒng),等效采樣對復(fù)雜周期信號失效的問題,進(jìn)一步降低對輸入信號的要求。并且本方案中A/D 變換器處于連續(xù)工作狀態(tài),改變了傳統(tǒng)的連續(xù)等放采樣每次觸發(fā)只采集一個數(shù)據(jù)的模式

1 引言

有兩種基本的數(shù)字化采樣方式:實(shí)時采樣(real-time sampling)與等效采樣(equivalent time sampling)。實(shí)時采樣對波形逐點(diǎn)采集,可以實(shí)時顯示輸入信號的波形,因此適用于任何形式的信號波形,重復(fù)或者不重復(fù)的,單次的或者連續(xù)的。由于所采集的樣點(diǎn)是按時間順序的,因而易于實(shí)現(xiàn)波形的顯示功能;實(shí)時采樣的主要缺點(diǎn)是時間分辨率較差。每個樣點(diǎn)的采樣、量化、存儲必須在小于采樣間隔的時間內(nèi)完成。根據(jù)Nyquist 采樣定理為能夠完成的重建波形采樣頻率至少應(yīng)為信號最高頻率的2倍,因此對實(shí)時采樣提出了更高的要求。鑒于此出現(xiàn)了等效采樣技術(shù)。等效采樣技術(shù)可以實(shí)現(xiàn)很高的數(shù)字化轉(zhuǎn)換速率。其基本原理就是通過多次觸發(fā),多次采樣而獲得并重建信號波形。前提是信號必須是重復(fù)的。等效采樣通過多次采樣,把在信號的不同周期中采樣得到的數(shù)據(jù)進(jìn)行重組,從而能夠重建原始的信號波形。

2 等效采樣的原理和方法

等效采樣的基本原理是把高頻、快速信號變成低頻、慢速重復(fù)信號。一般在重復(fù)信號的每個周期或相隔幾個周期取一個樣,而每個取樣點(diǎn)分別取自每個輸入信號波形不同的位置上,若干個取樣點(diǎn)成為一個周期,可以組成類似于原信號的一個周期的波形,但是周期拉長了。例如采集一個靜止圖像幀數(shù)據(jù)(采樣每秒30 幀標(biāo)準(zhǔn))的采樣方案。假定一幅畫面的帶寬是6MHz.采用實(shí)時采樣方式,感覺采樣定理,采樣頻率應(yīng)為12MHz。如果采用等效時間采樣方式,可以采樣100kHz 的模數(shù)轉(zhuǎn)換器,每隔120 個像素采樣一次,幀間采樣率稍低于100kHz保證挪后一個像素。則對第一幀采樣的結(jié)果是1,121,241…像素的數(shù)據(jù),第二幀則是2, 122,242…像素的數(shù)據(jù)。這樣持續(xù)4 秒,采集120 幀數(shù)據(jù),從而得到400k 的整個圖像幀數(shù)據(jù)。顯然再這個過程中我們利用了畫面的靜止特性,也就是利用了信號的重復(fù)性。

有兩種等效采樣的方法:隨機(jī)等效采樣和連續(xù)等效采樣。連續(xù)等效采樣在每個觸發(fā)捕獲一個樣值,而不依賴于時間/格的設(shè)置和掃描速度,每發(fā)現(xiàn)一個觸發(fā)經(jīng)過一個雖然很短卻明確的延遲(deltat) ,就獲得樣值。當(dāng)發(fā)生下一次觸發(fā)肘,延遲增加一段小的增量△t。這個增量就是等效樣的周期。數(shù)字轉(zhuǎn)換器則又采下一個樣值。該過程重復(fù)多次. "deltat" 不斷增加到前一個捕獲量中,直到時間窗口填滿。如圖1 示:

隨機(jī)等效采樣采用內(nèi)部的時鐘,它與輸入信號和信號觸發(fā)的時鐘不同步,樣值連續(xù)不斷的獲得,而且獨(dú)立于觸發(fā)位置。通過記錄采樣數(shù)據(jù)與觸發(fā)位置的時間差來確定采樣點(diǎn)在信號中的位置來重建波形。這就產(chǎn)生了準(zhǔn)確測量與采樣觸發(fā)點(diǎn)相關(guān)的位置的問題。這是隨機(jī)等效采樣的難題之一。盡管采樣在時間上是連續(xù)的,但是相對于觸發(fā)器則是隨機(jī)的,由此產(chǎn)生了"隨機(jī)"等效時間采樣的說法。如圖2 所示.。

對于按照等效采樣得到的信號是否包含有原信號的全部頻率成分,下面給出分析。

將連續(xù)信號x(t)和沖激函數(shù)p(t)相乘即可得到采樣后的離散信號x(n Ta)。

x(n Ta)=x(t)xp(t) (1)

由于輸入信號是周期信號,所以對于任一采樣點(diǎn)x(t-kT-mTl-jTa)

因?yàn)門1/Ta, 為整數(shù),有

F[x(t-kT-mTl- jTs)]=F[x(t-qTs )]eiPTax(2)

所以采樣點(diǎn)x(t-kT-m Tl –jTa )所包含的信息和x(t-q Ta)所包含的信息量相同,因此我們用采樣點(diǎn)x(t-kT-mTI-j Ta)來代替x(t-q Ta)重建輸人信號的波形。

采樣數(shù)據(jù)經(jīng)過重組算法重組后p(t)變?yōu)?/p>

由此可以看出,此結(jié)論和我們熟悉的采樣定理具有相類似的結(jié)果。只要等效采樣的微小的時間增量△t 足夠的小即滿足1/△t≥2fmax就可以恢復(fù)出原信號。

不管采用哪一種方式,最后對采集的數(shù)據(jù)通過特定的算法進(jìn)行重組,都實(shí)現(xiàn)原始輸入信號波形的重建。重組后的數(shù)據(jù)的采樣事都是每一輪采樣之間采樣信號之間的延遲的微小增量△t來確定的。通過控制這個△t的大小,就可以控制等效采樣的頻率,也就是實(shí)際采樣的頻率。如果這個△t足夠的小,也就是等效采樣的頻率足夠高,對各種高頻成分都可以采集到。這樣就實(shí)現(xiàn)了低頻采集高頻。

3 基于EDA 技術(shù)的等效采樣方案

本方案是關(guān)于連續(xù)等效時間采樣的研究結(jié)果。等效時間采樣是針對輸入信號是周期信號的采樣方法,并且對復(fù)雜的周期信號失效。本方案由于采用了基于EDA 技術(shù)的采樣信號發(fā)生電路,可以解決復(fù)雜周期信號等效采樣失效的問題,進(jìn)一步降低了對輸入信號的要求。本方案的另一大特色是,改變了連續(xù)等效采樣一個采樣信號只能做一次采樣的方式,在整個工作過程中,A/D 變換器在采樣信號的控制下,一直處于工作狀態(tài)。采樣效率可以達(dá)到隨機(jī)等效采樣的水平,又可以避免隨機(jī)等效采樣的不可控制時隙的問題。整體方案框圖如圖3 。

其中, A/D 變換器有兩個工作時鐘,對應(yīng)于兩種工作狀態(tài)。一個時鐘是由外部震蕩器產(chǎn)生,一個由CPLD 產(chǎn)生;存儲器1為雙端口存儲器,用來暫存采集的數(shù)據(jù);存儲器2 存放重組后的數(shù)據(jù);CPLD 用來產(chǎn)生采樣信號;MCU 負(fù)責(zé)整個系統(tǒng)的控制,并完成數(shù)據(jù)重組。

 

本方案的工作過程分兩步,首先A/D 對輸入信號采樣,采集后的數(shù)據(jù)存放到RAMI 中,然后單片機(jī)對采集后的數(shù)據(jù)處理計(jì)算出輸入信號的周期或者周期的整數(shù)倍。傳統(tǒng)的等效采樣信號的產(chǎn)生多采用電平觸發(fā)的方式,在輸入信號相同電平的位置就產(chǎn)生一次觸發(fā)。傳統(tǒng)方式僅僅由一個位置的電平相同就確定為下一周期的開始,用這種方式來判斷周期是很不嚴(yán)格的,如果對于復(fù)雜的周期信號,如果在一個周期中有兩個或者更多個相同的電平,這種方法明顯是失效的。本方案由于A/D 變換器對輸入信號的一個周期內(nèi)采集了連續(xù)的足夠多的數(shù)據(jù),通過判斷這些數(shù)據(jù)的周期來得到輸入信號的周期。這種方法相當(dāng)于對不同周期的多個位置進(jìn)行電平的比較,可以解決復(fù)雜周期信號的等效采樣失效問題。CPLD 根據(jù)獲得的周期數(shù)據(jù)產(chǎn)生采樣信號。

第二種工作狀態(tài)下為等效采樣模式, A/D 變換器根據(jù)CPLD產(chǎn)生的采樣信號對輸入信號進(jìn)行采樣。采集后的數(shù)據(jù)存放到RAM1 中,然后由MCU 對采集后的數(shù)據(jù)按照本文提出的數(shù)據(jù)重組算法進(jìn)行重組,重組后的數(shù)據(jù)存放到RAM2中,可以供顯示設(shè)備使用或者進(jìn)行進(jìn)一步的處理。整個過程的控制由單片機(jī)完成,本方案采用的MCU 為89C51 。

4 信號周期的獲得

傳統(tǒng)的觸發(fā)方式多采用電平觸發(fā),這種方法對復(fù)雜的周期信號失效。本方案采用數(shù)字化方法來直接獲得輸入信號的周期。當(dāng)有信號輸入時, A/D 芯片首先工作在連續(xù)采樣模式下,直到存儲器滿。因?yàn)檩斎胄盘枮橹芷谛盘?,設(shè)周期為T ,又設(shè)A/D轉(zhuǎn)換器的時鐘周期為T1,則最多經(jīng)過T*T1時間后采樣數(shù)據(jù)開始重復(fù)。單片機(jī)可以對采集的數(shù)據(jù)通過比較算法很容易的得出輸入信號的周期或者周期的整數(shù)倍。這個數(shù)據(jù)就是采樣信號產(chǎn)生的基礎(chǔ)。CPLD 根據(jù)得到的信號的周期來產(chǎn)生采樣信號。

5 采樣信號的產(chǎn)生

采樣信號必須滿足以下幾個要求:(1)可以重復(fù)產(chǎn)生。(2)每個采樣信號根據(jù)等效采樣的周期產(chǎn)生一個步進(jìn)。本方案的采樣信號,改變了傳統(tǒng)的采樣信號每個周期只能產(chǎn)生一個采樣信號,每個采樣信號產(chǎn)生一個采樣數(shù)據(jù)的方式,在輸入信號的每個周期內(nèi)一直按照A/D 變換器的工作頻率進(jìn)行采樣。達(dá)到和隨機(jī)等效采樣基本相同的速度。并旦避免了測量與采樣觸發(fā)點(diǎn)相關(guān)的垂直和水平位置。特別是對頻率低于A/D 變換器時鐘的輸入信號有明顯的優(yōu)勢。

下面是用VHDL 語言編寫的采集信號的發(fā)生程序及其仿真波形。

UBRARY IEEE; USE IEEE.STD_WGIC_1164.ALL;

ENTITY clk_d IS

PORT(CLK:INSTD)_LOGIC; clkf: OUTSTD_LOGIC);

END clk_d;

ARCHITECTURE behav OF clk_d IS

SIGNAL m:STD_LOGIC_VECTOR(9 DOWNTO 0);

SIGNAL n,k:STD_LOGIC_VECTOR (7 DOWNTO O);SIGNALn7,fc:STD_LOGIC:='O';

BEGIN

PROCESS(clk)

BEGIN

IF clk'EVENT AND CLK='1' THEN

IF m ="0000000000" THEN k<=k+l;n<=k; m

END IF; END IF;

END PROCESS;

PROCESS(n7)

BEGIN

IF n7'EVENT and n7='O' then fc<=not fc; END IF;

END PROCESS;

n7<=n(7);clkf<=fc;

END behav;仿真波形如下圖所示:

由以上仿真波形可以看到采樣信號以輸入信號的周期為間隔移動了一個時鐘(CLK)周期這樣經(jīng)過若干輪采樣以后,將以采集的數(shù)據(jù)剛好以時鐘(CLK)頻率完成對輸入信號的采樣。根據(jù)Nyquist 采樣定理,將可以采到輸入信號中頻率為clk/2 的成分,這樣就可以實(shí)現(xiàn)用低頻采集高頻信號。

6 結(jié)束語

通過對連續(xù)等效采樣的研究。進(jìn)一步降低了等效采樣對輸入周期信號的要求,解決了復(fù)雜周期信號采樣失效問題。同時由于EDA 技術(shù)的使用,還可以方便的產(chǎn)生采樣信號,使A/D 變換器一直工作于采樣模式下,改變了傳統(tǒng)的采樣模式下一個采樣信號只能采集一個數(shù)據(jù)的問題,提高了系統(tǒng)的工作速度,可以達(dá)到和隨機(jī)等效采樣相同的性能,并且又避開了隨機(jī)等效采樣中測量與采樣觸發(fā)點(diǎn)相關(guān)的垂直和水平位置的問題,大大降低了硬件電路的復(fù)雜性。

本文作者創(chuàng)新點(diǎn)是用EDA 技術(shù),方便地產(chǎn)生了采樣信號,大大簡化采樣觸發(fā)電路,解決了傳統(tǒng)等效采樣對復(fù)雜周期信號失效的問題,進(jìn)一步降低對輸入信號的要求,并提高了系統(tǒng)的工作速度,而且降低了硬件電路的復(fù)雜性。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

傳感器模塊能實(shí)現(xiàn)便捷無接觸的后備箱或側(cè)滑門開啟,適配各種車輛架構(gòu) 該24 GHz雷達(dá)傳感器可集成于保險杠或底盤上,并通過特定的手勢或腳部動作觸發(fā)響應(yīng) 已為多家歐洲主流車企啟動量產(chǎn)交付 德國布爾2025...

關(guān)鍵字: 傳感器 BSP 觸發(fā) 保險杠

EDA(Electronic Design Automation)即電子設(shè)計(jì)自動化,是半導(dǎo)體設(shè)計(jì)領(lǐng)域的關(guān)鍵工具,廣泛應(yīng)用于集成電路(IC)、印刷電路板(PCB)以及系統(tǒng)級、嵌入式設(shè)計(jì),其主要功能是通過設(shè)計(jì)自動化和流程優(yōu)化...

關(guān)鍵字: EDA 半導(dǎo)體 電路板

在全球化變局與地緣技術(shù)角力持續(xù)深化的時代浪潮中,中國半導(dǎo)體產(chǎn)業(yè)正面臨芯片設(shè)計(jì)工具鏈的“雙重封鎖”——尖端算法封鎖與規(guī)?;?yàn)證缺位。國產(chǎn)EDA的破局不僅需攻克“卡脖子”技術(shù),更需跨越“市場信任鴻溝”:紙上參數(shù)無法破壁,唯有...

關(guān)鍵字: 國微芯 EDA Esse 芯天成

7月4日消息,據(jù)央視消息,今天,商務(wù)部新聞發(fā)言人就美取消相關(guān)對華經(jīng)貿(mào)限制措施情況答記者問。

關(guān)鍵字: EDA 芯片

美國這 “說變就變” 的戲碼,真是讓人看笑話。此前,美國揮舞出口管制大棒,拿芯片設(shè)計(jì)軟件 EDA 對中國下黑手,妄圖用這 “芯片之母” 扼住中國半導(dǎo)體產(chǎn)業(yè)咽喉??扇缃?,卻灰溜溜地解除了限制。

關(guān)鍵字: EDA 芯片設(shè)計(jì)

作為全球三大RISC-V峰會之一,備受矚目的第五屆RISC-V中國峰會將于7月16日至19日在上海張江科學(xué)會堂隆重舉行。本屆峰會由上海開放處理器產(chǎn)業(yè)創(chuàng)新中心(SOPIC)主辦,上海國有資本投資有限公司、上海張江高科技園區(qū)...

關(guān)鍵字: RISC-V AI EDA

隨著芯片設(shè)計(jì)復(fù)雜度突破千億晶體管,傳統(tǒng)物理驗(yàn)證(Physical Verification, PV)工具面臨資源爭用、任務(wù)調(diào)度混亂等問題。本文提出一種基于Kubernetes的EDA容器化部署方案,通過資源隔離、動態(tài)調(diào)度...

關(guān)鍵字: Kubernetes EDA

6月5日消息,博主數(shù)碼閑聊站表示,美國新禁令斷供EDA,涉及針對用于設(shè)計(jì)GAAFET結(jié)構(gòu)的EDA工具,而臺積電2nm就是GAAFET結(jié)構(gòu)。

關(guān)鍵字: EDA 芯片
關(guān)閉