數(shù)字基帶傳輸系統(tǒng)的FPGA 設(shè)計(jì)與實(shí)現(xiàn)
摘要: 為了提高系統(tǒng)的集成度和可靠性, 降低功耗和成本, 增強(qiáng)系統(tǒng)的靈活性, 提出一種采用非常高速積體電路的硬件描述語(yǔ)言( VH DL 語(yǔ)言) 來(lái)設(shè)計(jì)數(shù)字基帶傳輸系統(tǒng)的方法。詳細(xì)闡述數(shù)字基帶傳輸系統(tǒng)中信號(hào)碼型的設(shè)計(jì)原則, 數(shù)字基帶傳輸系統(tǒng)中信號(hào)編碼原理和譯碼原理; 采用硬件描述語(yǔ)言來(lái)設(shè)計(jì)數(shù)字基帶信號(hào)編碼器和譯碼器并進(jìn)行仿真; 采用原理圖設(shè)計(jì)方法設(shè)計(jì)數(shù)字基帶傳輸系統(tǒng)并仿真; 整個(gè)系統(tǒng)的設(shè)計(jì)在QuartusⅡ平臺(tái)上完成, 并在Altera 公司的ACEX1KEP1K30TC144-1 芯片上實(shí)現(xiàn)。
0 引 言
現(xiàn)代通信系統(tǒng)中, 數(shù)字通信系統(tǒng)所占的比例越來(lái)越大, 系統(tǒng)的數(shù)字化、集成化是未來(lái)發(fā)展的方向。隨著超大規(guī)模集成電路的誕生, 各種數(shù)字通信的專用芯片也相繼問(wèn)世, 電路的集成化程度越來(lái)越高, 設(shè)備的體積也越來(lái)越小, 但是這些數(shù)字通信的專用芯片在價(jià)格上非常昂貴, 給通信設(shè)備成本帶來(lái)很大壓力。近幾年, FPGA( Field Pr ogrammable Gate Array) 的推出, 給數(shù)字通信電路的設(shè)計(jì)帶來(lái)了更多的方便, 擺脫了數(shù)字通信專用芯片功能單一、價(jià)格昂貴的缺點(diǎn)。目前實(shí)際的數(shù)字通信系統(tǒng)中, 數(shù)字基帶系統(tǒng)在應(yīng)用上雖不如數(shù)字頻帶傳輸系統(tǒng)廣泛, 但仍有相當(dāng)多的應(yīng)用范圍。因此, 本文設(shè)計(jì)的方案采用FPGA 來(lái)實(shí)現(xiàn)數(shù)字基帶傳輸系統(tǒng)。
1 數(shù)字基帶信號(hào)編、譯碼原理
數(shù)字信號(hào)的傳輸方式有兩種: 一種是基帶傳輸,另一種是頻帶傳輸。在基帶傳輸系統(tǒng)中, 因?yàn)樾诺劳嬖诟糁绷麟娙莼蝰詈献儔浩? 使得基帶信號(hào)中的低頻和直流成分難于通過(guò)。因此, 并非所有原始基帶數(shù)字信號(hào)都能在信道中傳輸。為了在傳輸信道中獲得優(yōu)良的傳輸特性, 一般要將信號(hào)變換成適合于信道傳輸特性的傳輸碼( 又叫線路碼) , 即進(jìn)行適當(dāng)?shù)拇a型變換。
全文PDF下載:數(shù)字基帶傳輸系統(tǒng)的FPGA 設(shè)計(jì)與實(shí)現(xiàn).pdf
來(lái)源:COCO0次