www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]安富利公司旗下運營機構安富利電子元件宣布推出Xilinx Virtex -6 FPGA DSP開發(fā)工具套件。這套件是為DSP設計而打造,是Xilinx目標設計平臺(Xilinx Targeted Design Platform) 一部分。它包括可以下載的器件定制版ISE

安富利公司旗下運營機構安富利電子元件宣布推出Xilinx Virtex -6 FPGA DSP開發(fā)工具套件。這套件是為DSP設計而打造,是Xilinx目標設計平臺(Xilinx Targeted Design Platform) 一部分。它包括可以下載的器件定制版ISE Design Suite: System Edition 11.4,已開始接受訂購,價格為2995美元,開發(fā)人員可以通過它快速啟動其設計。

無線、航空航天和國防、儀器和醫(yī)療成像設備以及其它計算密集型設備都必須具備極高的數(shù)字信號處理能力,以及支持高性能系統(tǒng)的強大功能。這種對性能的高要求,加上必須適應多種不斷涌現(xiàn)和/或改變的標準,設計面臨的挑戰(zhàn)更大。FPGA是解決這些問題的理想解決方案,它的單芯片TeraMAC/s性能和重可編程能力,讓設計的產品可以在不斷變化的世界里脫穎而出。

為應對這種挑戰(zhàn),安富利與賽靈思合作,開發(fā)并推出了第一個DSP開發(fā)工具套件,將Virtex-6 FPGA 、大小可調節(jié)的開發(fā)板、DSP IP、全套文檔、電纜、針對性的參考設計、以及進行設計評估、修改和擴展所需的DSP開發(fā)工具集成在一起。DSP設計人員首次能將RTL的優(yōu)點與使用C/C++等編程語言和MATLAB/Simulink 軟件的高層次設計流程相比較,以確定實現(xiàn)其產品的最佳設計流程。Virtex-6 FPGA DSP開發(fā)工具套件可以提升高達10倍生產力優(yōu)勢,讓設計人員更容易著手以FPGA進行DSP設計。此套件將多種元素組合成一個全套解決方案,讓用戶在整個設計過程中都可以專注于其設計本身的獨特價值上。

安富利電子元件全球技術行銷副總裁Jim Beneke表示:“Virtex-6 FPGA DSP套件是安富利首次針對特定領域推出的目標設計平臺。此開發(fā)套件能幫助客戶迅速掌握多種工具流程和設計技術,來利用Virtex-6系列FPGA進行基于DSP的設計?!?/FONT>

此套件的關鍵組件之一是已預配置并完全驗證的Virtex-6 DSP目標參考設計。這個設計可以用來說明如何利用Virtex-6器件的信號處理功能進行DSP設計的技術和設計流程。先進的數(shù)字上變頻(DUC)/數(shù)字下變頻(DDC) 目標參考設計向客戶展示了如何使用一些先進技術,如時鐘過采樣、時分復用和利用高性能DSP48 slices來優(yōu)化信號處理性能和資源的使用等?;赥he MathWorks公司Simulink 和MATLAB的設計流程允許算法開發(fā)人員使用熟悉的建模環(huán)境來創(chuàng)建DSP硬件設計,而無需學習RTL。此套件也為有經(jīng)驗的RTL設計人員提供了創(chuàng)建高效DSP硬件的設計技術,讓他們可以利用ISE Design Suite 和LogicCore DSP IP,也提供與高層次算法模型進行功能正確性比對的驗證方法。

以下是Virtex-6 DSP 目標參考設計的一些關鍵指標:

* RTL 和 Simulink設計源文件

* 頂層系統(tǒng)集成RTL源文件

* 仿真環(huán)境

* 測試平臺

* 實現(xiàn)環(huán)境

* 提供設計綜合所需的所有步驟和參數(shù)

* 映射(MAP), 布局布線和時序收斂(timing closure)

* 目標參考設計指南,包括設計個性和集成的推薦流程

賽靈思公司平臺解決方案和服務營銷高級總監(jiān)Tim Erjavec 表示:“Virtex-6 DSP開發(fā)工具套件讓客戶能利用很多現(xiàn)成經(jīng)驗和設計流程立即著手設計,極大地提高了他們使用Virtex-6 FPGA技術的生產力。套件中包括的DSP目標參考設計提供了一種方便易用的、可重復使用的設計基礎架構,能加速客戶的應用開發(fā),是賽靈思與安富利這樣的業(yè)界領先伙伴合作,快速部署目標設計平臺的極佳實例?!?/FONT>

0次

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

2025年8月28日,中國北京訊 ——全球領先的技術分銷商和解決方案提供商安富利正鞏固其在無線充電解決方案領域的領導地位,該市場持續(xù)呈現(xiàn)顯著增長態(tài)勢。通過持續(xù)投資先進無線技術和擴展合作伙伴生態(tài)系統(tǒng),安富利正賦能客戶創(chuàng)新,...

關鍵字: 安富利 無線充電 ConvenientPower

7月22日,第三屆安富利汽車生態(tài)圈峰會(AAES2025)在杭州正式拉開帷幕。本次峰會以“智行未來·AI時代的汽車生態(tài)變革”為主題,匯聚國內外知名車企及生態(tài)鏈合作伙伴,圍繞“智能駕駛”、“新能源動力”、“車·AI跨界協(xié)同...

關鍵字: 安富利 汽車 AAES2025 智慧出行

在嵌入式開發(fā)領域,工具鏈的生態(tài)競爭直接影響開發(fā)效率與產品競爭力。德州儀器(TI)的Code Composer Studio(CCS)與賽靈思(Xilinx)的Vitis作為兩大主流平臺,分別在DSP與FPGA/SoC開發(fā)...

關鍵字: TI Xilinx

在外圍局勢風云變幻的當下,供應鏈的安全與穩(wěn)定受到前所未有的重視。對于注重持續(xù)創(chuàng)新的硬科技企業(yè)而言,情況更是如此。面對復雜多變的市場環(huán)境,硬科技企業(yè)能夠破浪前行、韌性增長的“武功秘籍”之一,正是供應鏈的支撐,堪稱“供應鏈強...

關鍵字: 安富利 供應鏈

安富利最新發(fā)布的年度研究報告顯示 ,包括中國工程師在內的全球工程師普遍認為AI具有廣泛的應用潛力,但目前難以確定AI將對哪個具體領域產生最大影響

關鍵字: 安富利 AI應用 中國工程師

Serial RapidIO(SRIO)是一種高性能、低引腳數(shù)、基于數(shù)據(jù)包交換的互連技術,專為滿足未來高性能嵌入式系統(tǒng)的需求而設計。它由Motorola和Mercury等公司率先倡導,旨在為嵌入式系統(tǒng)提供可靠的、高性能的...

關鍵字: SRIO Xilinx

隨著Altera,Xilinx兩家FPGA巨頭陸續(xù)被收購,F(xiàn)PGA的未來似乎已經(jīng)與數(shù)據(jù)中心、AI等超大規(guī)模應用綁定。

關鍵字: Altera Xilinx

在現(xiàn)代電子設計自動化(EDA)工具鏈中,ModelSim作為一款功能強大的仿真軟件,廣泛應用于FPGA(現(xiàn)場可編程門陣列)和數(shù)字IC設計的驗證階段。特別是在與Xilinx FPGA結合使用時,ModelSim能夠模擬復雜...

關鍵字: ModelSim Xilinx

在FPGA(現(xiàn)場可編程門陣列)設計與開發(fā)過程中,Xilinx的Vivado工具憑借其強大的功能和用戶友好的界面,受到了廣大工程師的青睞。然而,僅僅掌握Vivado的基本操作是遠遠不夠的,掌握一些使用小技巧可以極大地提高設...

關鍵字: Vivado FPGA Xilinx

在高速數(shù)據(jù)傳輸?shù)腇PGA設計中,時序約束是保證數(shù)據(jù)準確傳輸?shù)年P鍵因素之一。特別是在LVDS(Low Voltage Differential Signaling)等高速接口設計中,信號的傳輸延時和時序對齊尤為重要。Xil...

關鍵字: 時序約束 Xilinx IDELAYE2應用
關閉