Cadence設計系統有限公司宣布推出基于空間的、全芯片和模塊布線解決方案,CadencePrecisionRouter面向高級混合信號、模擬與定制數字設計,為實現設計性能閉合并更快實現量產,它允許設計者在設計過程中制造相關的效應建模。
復雜的互連規(guī)則,包括在65和45納米設計中的這類問題,給傳統基于形狀和網格布線器的物理建模能力帶來了極大的挑戰(zhàn)。CadencePrecisionRouter采用了基于三維空間的建模方式來分析真實形狀和物理空間干擾,以應對因日益增加的設計規(guī)模和不斷縮小的工藝尺寸而導致的設計復雜性。相比基于形狀的方法,CadencePrecisionRouter采用的模型在創(chuàng)建、檢驗和處理互連時具有更高的準度、精度和靈活性,并簡化了設計與制造的融合。
據介紹,CadencePrecisionRouter可與Virtuoso定制設計平臺無縫結合,提供具有高增量交互式和自動布線能力的層次化、約束驅動設計的閉合環(huán)境。該架構可以結合電氣性能指標來優(yōu)化分層和優(yōu)選的制造規(guī)則,幫助設計者在短時間內取得高品質的設計成果。經過硅驗證的CadencePrecisionRouter的結果顯示,在性能和容量方面獲得了指數級的提升。另外針對在尖端的工藝節(jié)點中普遍存在的大規(guī)模設計,CadencePrecisionRouter還具有多線程布線能力以加快設計周期。
“與我們之前采用的設計方法相比,CadencePrecisionRouter縮短了閉合時間?!盜BM公司微處理器和系統技術開發(fā)副總裁MarkPapermaster表示,“利用這套解決方案中的分層約束系統,我們已經能夠處理復雜的制造和高性能的設計約束,并取得高品質的成果。作為Cadence下一代基于空間的互連系統的早期合作伙伴,我們已經看到為可制造性設計和高成品率設計的互連優(yōu)化和創(chuàng)建提供單一平臺的重大意義。有鑒于此,我們已經在65納米和45納米微處理器的設計中采用了CadenceChipOptimizer和CadencePrecisionRouter?!?BR>
隨著工藝尺寸的不斷縮小,設計者必須順應不斷演變的設計規(guī)則,滿足電氣性能指標,管理持續(xù)增長的設計規(guī)模,甚至還要進行布線后的極為耗時的手工調整。為了應對這些挑戰(zhàn),CadencePrecisionRouter提供了無網格的、基于三維空間的布線架構。這種解決方案克服了基于形狀的布線器在性能和容量上的局限,以及基于網格的布線器在準確性和靈活性方面的局限,允許設計者為高級制造工藝和設計約束建模,用于設計過程的前端以獲得最佳控制和優(yōu)異結果。CadencePrecisionRouter還具備專業(yè)混合信號布線、增量式核內電氣分析,以及可制造性設計和高成品率設計優(yōu)化等特性,特別適用于高性能模塊級和全芯片設計。
CadencePrecisionRouter和CadenceChipOptimizer均建立在Cadence的“Catena”技術孵化器項目中研發(fā)出的創(chuàng)新技術之上,并可以廣泛應用于各種不同的設計類型和工藝節(jié)點。通過在設計流程中采用CadencePrecisionRouter,集成器件制造商IDM已經在消費、商用以及計算市場實現了45納米節(jié)點的流片(tapeouts)。
“工藝的可變性,日益復雜的設計規(guī)則,光刻和化學機械拋光所產生的制造效應已成為設計中需要考慮的首要因素?!盋adence高級研發(fā)部門的首席技術官TedVucurevich表示,“為了處理這些問題,我們?yōu)镃adencePrecisionRouter開發(fā)出了一種全新的架構化方法,使得物理、電氣和邏輯視圖都能夠同時呈現在設計者面前。這種方法是融合的基石,為設計者實現未來更高級設計布線所要求的高品質結果、高容量,以及高通過率鋪平了道路?!?BR>
CadencePrecisionRouter是Cadence日益擴大的設計與制造閉合技術家族的一部分,幫助設計者在整個設計流程中處理設計性能以及制造與成品率等問題。CadencePrecisionRouter基于業(yè)界標準的OpenAccess開放式數據庫,可以與Virtuoso定制設計平臺進行無縫連接,并與Encounter數字IC設計平臺形成互補。
來源:小草0次