www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]布線在設(shè)計(jì)中占有舉足輕重的地位,設(shè)計(jì)成功的關(guān)鍵就是要保證系統(tǒng)有充足的時(shí)序裕量。要保證系統(tǒng)的時(shí)序,線長(zhǎng)匹配又是一個(gè)重要的環(huán)節(jié)。我們來回顧一下,布線,線長(zhǎng)匹配的基本原則是:地址,控制/命令信號(hào)與時(shí)鐘做等長(zhǎng)。

布線在設(shè)計(jì)中占有舉足輕重的地位,設(shè)計(jì)成功的關(guān)鍵就是要保證系統(tǒng)有充足的時(shí)序裕量。要保證系統(tǒng)的時(shí)序,線長(zhǎng)匹配又是一個(gè)重要的環(huán)節(jié)。我們來回顧一下,布線,線長(zhǎng)匹配的基本原則是:地址,控制/命令信號(hào)與時(shí)鐘做等長(zhǎng)。數(shù)據(jù)信號(hào)與DQS做等長(zhǎng)。為啥要做等長(zhǎng)?大家會(huì)說是要讓同組信號(hào)同時(shí)到達(dá)接收端,好讓接收芯片能夠同時(shí)處理這些信號(hào)。那么,時(shí)鐘信號(hào)和地址同時(shí)到達(dá)接收端,波形的對(duì)應(yīng)關(guān)系是什么樣的呢?我們通過仿真來看一下具體波形。

建立如下通道,分別模擬3的地址信號(hào)與時(shí)鐘信號(hào)。

圖1地址/時(shí)鐘仿真示意圖

為方便計(jì)算,我們假設(shè)DDR的時(shí)鐘頻率為500MHz,這樣對(duì)應(yīng)的地址信號(hào)的速率就應(yīng)該是500Mbps,這里大家應(yīng)該明白,雖然DDR是雙倍速率,但對(duì)于地址/控制信號(hào)來說,依然是單倍速率的。下面來看看波形,在地址與時(shí)鐘完全等長(zhǎng)的情況下,地址與數(shù)據(jù)端的接收波形如下圖2,紅色代表地址信號(hào),綠色代表時(shí)鐘信號(hào)。

圖2時(shí)鐘信號(hào)與地址信號(hào)波形

上面的波形我們似乎看不出時(shí)鐘與地址之間的時(shí)序關(guān)系是什么樣的,我們把它放在一個(gè)眼圖中,時(shí)序關(guān)系就很明確了。這里粗略的計(jì)算下建立時(shí)間與保持時(shí)間。如下圖

圖3時(shí)鐘信號(hào)與地址信號(hào)波形

由上圖3.我們可以知道,該地址信號(hào)的建立時(shí)間大約為891ps,保持時(shí)間為881ps。這是在時(shí)鐘與地址信號(hào)完全等長(zhǎng)情況下的波形。如果地址與時(shí)鐘不等長(zhǎng),信號(hào)又是什么樣的呢?仿真中,我們讓地址線比時(shí)鐘線慢200ps,得到的與眼圖如下:

圖4時(shí)鐘信號(hào)與地址信號(hào)波形

由上圖可知,在地址信號(hào)比時(shí)鐘信號(hào)長(zhǎng)的情況下,保持時(shí)間為684ps,建立越為1.1ns。可見,相對(duì)于地址線與時(shí)鐘線等長(zhǎng)來說,地址線比時(shí)鐘線長(zhǎng)會(huì)使地址信號(hào)的建立時(shí)間更短。同理,如果時(shí)鐘線比地址線長(zhǎng),則建立時(shí)間會(huì)變長(zhǎng),而保持時(shí)間會(huì)變短。那么雙倍速率的數(shù)據(jù)信號(hào)又是怎樣的?下面通過具體的仿真實(shí)例來看一下。

圖5DQ與DQS仿真示意

仿真通道如上圖所示,驅(qū)動(dòng)端和接收端為某芯片公司的IBIS模型,仿真波形如下:

圖6DQ與DQS仿真波形

我們將DQS和DQ信號(hào)同時(shí)生成眼圖,在一個(gè)窗口下觀測(cè),結(jié)果如下:

圖7DQ與DQS眼圖

如上圖所示,大家可能發(fā)現(xiàn)了,如果按照原始對(duì)應(yīng)關(guān)系,數(shù)據(jù)信號(hào)的邊沿和時(shí)鐘信號(hào)的邊沿是對(duì)齊的,如果是這樣,時(shí)鐘信號(hào)怎樣完成對(duì)數(shù)據(jù)信號(hào)的采樣呢?實(shí)際上并不是這樣的。以上仿真只是簡(jiǎn)單的將兩波形放在了一起,因?yàn)镈Q和DQS的傳輸通道長(zhǎng)度是一樣的,所以他們的邊沿是對(duì)齊的。實(shí)際工作的時(shí)候,主控芯片會(huì)有一個(gè)調(diào)節(jié)機(jī)制。一般數(shù)據(jù)信號(hào)會(huì)比DQS提前四分之一周期被釋放出來,實(shí)際上,在顆粒端接收到的波形對(duì)應(yīng)關(guān)系應(yīng)該是這樣的:

圖8平移后的眼圖

通過主控芯片的調(diào)節(jié)之后,DQS的邊沿就和DQ信號(hào)位的中心對(duì)齊了,這樣就能保證數(shù)據(jù)在傳輸?shù)浇邮斩擞凶銐虻慕r(shí)間與保持時(shí)間。和上面分析時(shí)鐘與地址信號(hào)一樣,如果DQ與DQS之間等長(zhǎng)做的不好,DQS的時(shí)鐘邊沿就不會(huì)保持在DQ的中間位置,這樣建立時(shí)間或者保持時(shí)間的裕量就會(huì)變小。

先簡(jiǎn)單的來看一張圖

圖9延時(shí)偏差對(duì)時(shí)序的影響

上圖中,T_vb與T_va表示的是主控芯片在輸出數(shù)據(jù)時(shí)時(shí)鐘與數(shù)據(jù)之間的時(shí)序參數(shù)。在理想情況下,時(shí)鐘邊沿和數(shù)據(jù)電平的中心是對(duì)齊的,由于時(shí)鐘和數(shù)據(jù)傳輸通道不等長(zhǎng),使得時(shí)鐘邊沿沒有和數(shù)據(jù)脈沖的中間位置對(duì)其,使得建立時(shí)間的裕量變小。在理解了這些基礎(chǔ)問題之后,我們需要做的就是將這些時(shí)間參數(shù)轉(zhuǎn)化為線長(zhǎng)。

下面我們通過具體實(shí)例來看看時(shí)序的計(jì)算,下圖是FreescaleMPC8572DDR主控芯片手冊(cè),這張圖片定義了從芯片出來的時(shí)候,DQS與DQ之間的相位關(guān)系。

圖10MPC8572時(shí)序圖

圖11MPC8572時(shí)序參數(shù)

顆粒端為美光DDR,該芯片的時(shí)序圖以及時(shí)序參數(shù)如下圖所示,這張圖片則定義了顆粒端芯片識(shí)別信號(hào)所需要的建立時(shí)間與保持時(shí)間。

圖12DDR顆粒時(shí)序圖以及時(shí)序參數(shù)

我們用T_pcbskew來表示DQ與DQS之間的延時(shí)偏差,如果想要得到足夠的時(shí)序裕量,則延時(shí)偏差要滿足以下關(guān)系:

T_pcbskew《T_vb-T_setup

T_pcbskew》T_hold-T_va

代入數(shù)據(jù),有:

T_vb-T_setup=375-215=160ps

T_hold-T_va=-160ps

這樣,如果傳輸線的速度按照6mil/ps來計(jì)算,T_pcbskew為+/-960mil。大家會(huì)發(fā)現(xiàn)裕量很大,當(dāng)然這只是最理想情況,沒有考慮時(shí)鐘抖動(dòng)以及數(shù)據(jù)信號(hào)的抖動(dòng),以及串?dāng)_、碼間干擾帶來的影響,如果把這些因素都考慮進(jìn)來,留給我們布線偏差的裕量就比較小了。

綜上所述,時(shí)序控制的目的就是要保證數(shù)據(jù)在接收端有充足的建立時(shí)間與保持時(shí)間,明白了這一點(diǎn),我們?cè)诰€長(zhǎng)匹配這個(gè)問題上就能做到胸有成竹,游刃有余了。

0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

時(shí)序在數(shù)字系統(tǒng)中占有至關(guān)重要的地位,時(shí)序約束對(duì)數(shù)字系統(tǒng)的設(shè)計(jì)起著顯著的作用,定義時(shí)序約束是一個(gè)相當(dāng)復(fù)雜的過程。

關(guān)鍵字: 數(shù)字系統(tǒng) 時(shí)序

本文是系列文章中的第三篇,該系列文章將討論常見的開關(guān)模式電源(SMPS)的設(shè)計(jì)問題及其糾正方案。本文旨在解決DC-DC開關(guān)穩(wěn)壓器的功率級(jí)設(shè)計(jì)中面臨的復(fù)雜難題,重點(diǎn)關(guān)注功率晶體管和自舉電容。功率晶體管具有最小和最大占空比,...

關(guān)鍵字: 晶體管 時(shí)序 自舉電容

本系列文章從數(shù)字芯片設(shè)計(jì)項(xiàng)目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計(jì)和驗(yàn)證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用IP核來開發(fā)ASIC原型項(xiàng)目時(shí),必須認(rèn)真考慮的一些問題。文章從介紹使用預(yù)先定制功能即IP核的必...

關(guān)鍵字: 時(shí)序 數(shù)字芯片 FPGA

北京2024年8月6日 /美通社/ -- 近幾年,AI人工智能正以肉眼可見、勢(shì)不可擋的發(fā)展和迭代態(tài)勢(shì),滲透進(jìn)人們的生活和生產(chǎn)當(dāng)中。隨著AI基礎(chǔ)設(shè)施的飛躍式發(fā)展,業(yè)內(nèi)多家公司都推出了具有更強(qiáng)大理解能力的多模態(tài)大模型(如GP...

關(guān)鍵字: 時(shí)序 智能化 模型 AI技術(shù)

會(huì)解碼命令,由timing generator產(chǎn)生時(shí)序信號(hào),驅(qū)動(dòng)COM和SEG驅(qū)器。RGB接口:在寫LCD register setTIng時(shí),和MCU接口沒有區(qū)別。區(qū)別只在于圖像的寫入方式。

關(guān)鍵字: RGB MCU 時(shí)序

近日小鵬汽車獲得大眾集團(tuán)7億美元投資的消息,引發(fā)極大關(guān)注。不可否認(rèn),在當(dāng)下汽車智能化、電氣化的發(fā)展階段,中國在技術(shù)和市場(chǎng)上都走在了世界前列。雖然今年上半年整車市場(chǎng)銷售情況不佳,但汽車仍是具有超高增長(zhǎng)前景的賽道,成為芯片廠...

關(guān)鍵字: winbond ddr nand adas

單總線(1-Wire)是DALLAS公司推出的一種單線雙向串行總線,僅用一根線即可實(shí)現(xiàn)多個(gè)器件間的數(shù)據(jù)傳輸。目前,常用的單總線接口芯片有數(shù)字溫度傳感器DS18B20、單總線控制器DSIWM和D-A轉(zhuǎn)換器DS2450等。本...

關(guān)鍵字: 單總線 引腳功能 時(shí)序

I2C(Inter-Integrated Circuit)總線是Philips公司推出的一種雙向二線制同步串行總線,僅用兩根線即可實(shí)現(xiàn)器件之間的數(shù)據(jù)傳送。目前很多芯片集成了I2C總線接口,如CYGNAL公司的C805IF...

關(guān)鍵字: I2C總線 引腳功能 時(shí)序

單片機(jī)與片外程序存儲(chǔ)器、數(shù)據(jù)存儲(chǔ)器或I/O接口之間進(jìn)行數(shù)據(jù)交換時(shí)所產(chǎn)生的總線操作被稱為總線周期(Bus Cycle)。單片機(jī)向外傳輸數(shù)據(jù)的總線周期是寫總線周期,反之是讀總線周期。在總線周期中,單片機(jī)總線引腳的狀態(tài)將按照一...

關(guān)鍵字: 單片機(jī) 片外存儲(chǔ)空間 時(shí)序

時(shí)序就是 CPU 總線信號(hào)在時(shí)間上的順序關(guān)系。CPU 的控制器實(shí)質(zhì)上是一個(gè)復(fù)雜的同 步時(shí)序電路,所有工作都是在時(shí)鐘信號(hào)控制下進(jìn)行的。每執(zhí)行一條指令,CPU 的控制器都要發(fā)出一系列特定的控制信號(hào),這些控制信號(hào)在時(shí)間上的相互...

關(guān)鍵字: 單片機(jī) 時(shí)序 CPU
關(guān)閉