www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

pcb">隨著工藝節(jié)點和裸片尺寸不斷縮小,采用倒裝芯片封裝IC器件的消費電子產品的數(shù)量日益增加。但是,倒裝芯片封裝制造規(guī)則還沒有跟上工藝技術發(fā)展的步伐。
因此需要一種更精確、更高效的I/O接口設計方法,特別是針對倒裝芯片設計的I/O接口設計方法。這種一體化芯片-封裝協(xié)同設計方法應允許開展早期的可行性研究,還要能優(yōu)化封裝和芯片接口設計,同時能滿足芯片和封裝需要的嚴格約束條件。
目前,大多數(shù)倒裝芯片設計公司都采用內部方法進行倒裝芯片規(guī)劃。這種方法主要利用電子表格捕獲和存儲設計輸入和約束。公司自己開發(fā)腳本處理電子表格中的數(shù)據(jù),并產生指令去指導設計實現(xiàn)。這種方法通常是從一個簡單的系統(tǒng)開始,然后隨著設計復雜性的提高,逐漸發(fā)展成為一套復雜的格式和腳本。
這種方法有許多缺點。首先,這種系統(tǒng)的維護費用昂貴并會降低設計師的產能。第二,電子表格在設計描述方面有很大的局限性。第三,腳本缺乏綜合能力,無法執(zhí)行假設分析,也無法對設計進行成本、性能和可靠性方面的優(yōu)化。第四,基于電子表格和腳本的系統(tǒng)不能精確預測設計的最終實現(xiàn)。
協(xié)同設計環(huán)境
隨著裸片的不斷縮小以及I/O數(shù)量和速度的不斷提高,芯片和封裝之間的接口很快成為了設計中約束最嚴格的部分。能夠及時并且同時設計出高質量和低成本的封裝與芯片可以實現(xiàn)完全不同于普通或故障芯片的成功產品。
因此需要一種一體化的芯片-封裝協(xié)同設計系統(tǒng),這種系統(tǒng)要使用工業(yè)標準的數(shù)據(jù)庫OpenAccess,并能與第三方封裝和接口實現(xiàn)工具相接。這種一體化設計環(huán)境能讓設計師在單個數(shù)據(jù)庫中查看和操作芯片與封裝數(shù)據(jù)。由于設計數(shù)據(jù)庫包含了完整的封裝和芯片實現(xiàn)數(shù)據(jù),這種數(shù)據(jù)庫可以同時供芯片和封裝設計小組使用。
Tcl接口允許用戶開發(fā)Tcl腳本來探測設計數(shù)據(jù),產生數(shù)據(jù)報告,并實現(xiàn)設計流程的自動化。通過使用數(shù)據(jù)庫或LEF/DEF等標準接口還可以在協(xié)同設計環(huán)境和第三方芯片與封裝實現(xiàn)工具之間實現(xiàn)數(shù)據(jù)交換。
高效的封裝和芯片協(xié)同設計解決方案必須具有快速建立原型的能力,因為需要在設計周期早期就做出封裝決策,此時設計網(wǎng)表和/或物理庫還沒有準備好。預測最終實現(xiàn)的精度也很重要。如果沒有足夠的精度,在原型設計或規(guī)劃階段做出的設計決策可能導致實現(xiàn)困難,從而嚴重影響出帶時間。
保守的規(guī)劃可能不必要的增加封裝成本。協(xié)同設計系統(tǒng)需要允許用戶開發(fā)出多種場景來讓設計師測試不同的封裝方案。有了這種功能后,用戶可以用不同的基底堆疊方法建立原型設計,并通過可行性檢查找到最便宜的封裝解決方案。
任何設計參數(shù)變化都是遞增的,設計可以用修改后的設置自動更新。例如,如果用戶想試驗具有較少層數(shù)的基底、或較小BGA、或不同比例的I/O焊盤單元,用戶可以在短短幾分鐘內導入/產生一種新的基底堆疊方案,或產生另一個BGA,或建立一套新的I/O單元原型。不同的設計解決方案可以保存為獨立的數(shù)據(jù)庫供比較和設計審查。還可以從可行性和成本方面對每種設計進行評估。
任何規(guī)劃工具需要與最終實現(xiàn)有很好的相關性。一個規(guī)劃只有能夠順利地實現(xiàn)才是完美的。在采用傳統(tǒng)方法時,封裝版圖設計師必須用手工方式確認封裝的可布線性。這樣做將延長項目時間,并增加用于評估的封裝數(shù)量。
集成化的芯片-封裝協(xié)同設計環(huán)境應包含自動化的封裝可行性布線器,用于對許多封裝進行快速和精確的評估。這種封裝可行性分析是減少設計小組與封裝供應商之間工程反復的關鍵。
由于大多數(shù)封裝修改和確認可以在同一個封裝-芯片協(xié)同設計環(huán)境中完成,因此詳細的封裝版圖只是在最終的版圖實現(xiàn)和驗證時才需要。 如今大多數(shù)倒裝芯片設計依賴于以前人們熟知的良好凸點圖案。這種“一成不變”的解決方案可能導致嚴重的過度設計,并且增加不必要的封裝成本。
集成式的倒裝芯片封裝協(xié)同設計解決方案,提供從自動到完全定制的一整套創(chuàng)建功能。它能自動綜合在所選封裝中可布線的凸點覆蓋宏(bump-cover macro),并滿足SPG(信號到電源和地)約束條件,還能從文件格式導入定制的凸點覆蓋宏。
此外,穩(wěn)固可靠的版圖編輯器能讓用戶在GUI中直觀地創(chuàng)建和編輯凸點覆蓋宏。在具有凸點覆蓋宏庫的情況下,系統(tǒng)可以為設計選擇最佳的宏,從而實現(xiàn)更小的裸片面積、更少的封裝布線層以及更好的電源與地分布。
這種系統(tǒng)中使用的綜合方法可以確定最優(yōu)的凸點版圖,形成最高性價比的解決方案,并滿足最嚴格的約束條件。 集成式芯片-封裝協(xié)同設計規(guī)劃環(huán)境的一個最重要優(yōu)點是,它能同時從封裝和芯片的角度考慮約束條件。當約束中存在沖突時,工具需要作出智能仲裁。
在圖1所示的設計例子中,裸片正在向新技術移植,現(xiàn)有封裝接口需要盡可能多地得到再利用。在本例中,上述封裝球分配可以從電子表格中得到,其中封裝東側和西側的球分配是固定的,它們到的接口將被再利用。
圖1:帶有固定封裝和芯片約束的裸片移植樣例。

由于時序約束的原因,芯片北側是固定的接口。因此北側的封裝球需要重新分配,以匹配固定的芯片接口。
在芯片的南側,設計師可以自由地優(yōu)化封裝球分配和芯片I/O焊盤布局。用白色高亮顯示的區(qū)域具有固定的芯片或封裝約束。
這里的挑戰(zhàn)在于,自動設計芯片I/O焊盤的版圖、倒裝芯片的凸點和封裝球,并且同時滿足芯片和封裝中的固定約束。在沒有一體化協(xié)同設計工具的條件下,這項工作需要花上數(shù)周的人工設計時間。芯片或封裝側的任何后續(xù)變化可能還需要好幾天的數(shù)據(jù)同步。
一體化芯片-封裝協(xié)同設計系統(tǒng)可以同時處理封裝和芯片約束。芯片和封裝之間的數(shù)據(jù)同步可以由約束主導的I/O布局、凸點分配和封裝球分配引擎自動完成。
圖2:利用一體化芯片-封裝協(xié)同設計系統(tǒng)滿足封裝和芯片約束條件。
圖2(a)是在沒有封裝約束的初始芯片I/O布局后的設計狀態(tài)。由于采用了固定封裝球,封裝是不可布線的。
圖2(b)是在東側和西側完成封裝主導的I/O布局后的結果,其中I/O單元被替換了,凸點也重新進行了分配,以確保到固定封裝球的可布線性。
圖2(c)是在芯片北側完成芯片主導的封裝球分配后的結果,其中封裝球進行了重新分配,以確保到芯片上固定I/O接口的可布線性。
圖2(d)是設計完成后的結果,其中工具已經(jīng)自動完成芯片I/O布局、凸點分配以及南側封裝球分配的優(yōu)化工作。受約束的自動化操作可在數(shù)分鐘或數(shù)小時內完成這項任務,而相應的人工操作則需要花費數(shù)天、甚至數(shù)周的時間。
設計修改
設計修改可能發(fā)生在設計規(guī)劃階段的早期,也可能晚至出帶之前發(fā)生。在傳統(tǒng)環(huán)境中完成修改是很痛苦的,因為它需要大量人工工作。另外,在芯片和封裝之間還存在數(shù)據(jù)不一致的風險。
使用單個數(shù)據(jù)庫的一體化芯片-封裝協(xié)同設計解決方案可以自動處理ECO(工程更改單)。如果修改可以向下貫徹設計層次,不破壞硬件設計約束,那么封裝修改就是可接受的。封裝和芯片版圖是自動更新的。
同樣的,如果可行的話,芯片設計修改可以向上貫徹到封裝層。當芯片和封裝約束之間存在沖突時,工具可以向用戶提供在芯片與封裝之間進行仲裁的方法。最重要的是,由于ECO是在單個數(shù)據(jù)庫中處理的,因此它能保證芯片和封裝之間的數(shù)據(jù)一致性,并且內置數(shù)據(jù)檢查器可確保設計具有純凈的LVS(版圖對原理圖)。
本文小結
現(xiàn)在,一個大型SoC設計的出帶要求先進的底層規(guī)劃工具。倒裝芯片規(guī)劃正是沿著相似的路線演變。SoC設計需要更精確和更高效的I/O接口設計方法,特別是對于倒裝芯片設計。這種一體化芯片-封裝協(xié)同設計方法應允許開展早期的可行性研究,還要能優(yōu)化封裝和芯片接口設計,同時能滿足芯片和封裝需要的嚴格約束條件。芯片協(xié)同設計解決方案正成為降低設計成本和滿足上市時間要求的一個獨特因素。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉