www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]從生產(chǎn)與設(shè)計(jì)兩個(gè)方面追求使用銅與低導(dǎo)電率膜,從而達(dá)到多層布線(xiàn)的高速化,已受到重視。迄今主要通過(guò)改善生產(chǎn)工藝來(lái)實(shí)現(xiàn)高速化。今后,除了生產(chǎn)工藝外,設(shè)計(jì)技巧也需改進(jìn)。通過(guò)準(zhǔn)確提取布線(xiàn)的寄生分量,盡量減少多余

從生產(chǎn)與設(shè)計(jì)兩個(gè)方面追求使用銅與低導(dǎo)電率膜,從而達(dá)到多層布線(xiàn)的高速化,已受到重視。迄今主要通過(guò)改善生產(chǎn)工藝來(lái)實(shí)現(xiàn)高速化。今后,除了生產(chǎn)工藝外,設(shè)計(jì)技巧也需改進(jìn)。通過(guò)準(zhǔn)確提取布線(xiàn)的寄生分量,盡量減少多余的設(shè)計(jì)估計(jì)值,把布線(xiàn)本來(lái)具有的性能優(yōu)勢(shì)最大限度地發(fā)揮出來(lái),就能實(shí)現(xiàn)芯片運(yùn)行最快速化。

通過(guò)相互削弱晶體管與布線(xiàn)的延遲來(lái)實(shí)現(xiàn)芯片的高速運(yùn)行。但在0.25mm線(xiàn)寬之后,布線(xiàn)延遲將居于支配地位,芯片中布線(xiàn)的作用開(kāi)始變得非常重要了,因此,在0.25mm之后對(duì)布線(xiàn)實(shí)現(xiàn)高速化的嘗試特別活躍。但是,在0.25~0.18mm,通過(guò)改進(jìn)生產(chǎn)工藝來(lái)實(shí)現(xiàn)高速化仍是主體。在設(shè)計(jì)方面并無(wú)大的變化。

生產(chǎn)工藝改進(jìn)的典型例子是把過(guò)去的鋁改為低電阻的銅,從而降低了布線(xiàn)電阻。在0.25mm上IBM公司搶占了先機(jī),對(duì)0.18mm大多數(shù)芯片制造商都一齊采用了。在這一時(shí)期,層間絕緣膜采用了SiOF,介電常數(shù)比為3.5左右,比之過(guò)去的SiO2有所降低,但降低布線(xiàn)電容的效果卻不大。不過(guò),由于材料組成與SiO2相近,成膜及加工的工藝技術(shù)稍作改動(dòng)即可,故許多芯片制造商都已采用。

設(shè)計(jì)方法無(wú)需大改動(dòng)有如下理由。在目前,生產(chǎn)工藝所改善的是布線(xiàn)電阻和布線(xiàn)電容,這些從使用鋁布線(xiàn)及SiO2層間絕緣膜之后,設(shè)計(jì)時(shí)都做了準(zhǔn)確的預(yù)測(cè),因此,在0.25~0.18mm時(shí)代,也可預(yù)測(cè)符合材料銅的布線(xiàn)電阻和布線(xiàn)電容,從而可以充分發(fā)揮布線(xiàn)應(yīng)有的性能。

然而,在0.13mm線(xiàn)寬時(shí),這種狀況就完全不同,當(dāng)所需要的芯片的工作頻率超過(guò)GHZ,僅靠改善生產(chǎn)工藝實(shí)現(xiàn)高速化就不夠了,還需要改善設(shè)計(jì)技巧。

在0.13mm以后也要繼續(xù)改善生產(chǎn)工藝以實(shí)現(xiàn)高速化,具體地說(shuō),層間絕緣膜要用介電常數(shù)比低于3的材料,通過(guò)這樣低介電常數(shù)膜與銅布線(xiàn)相結(jié)合進(jìn)一步降低布線(xiàn)延遲。之后與0.1mm、0.07mm的細(xì)微化相適應(yīng),還要繼續(xù)降低層間絕緣膜的介電常數(shù)比。

在設(shè)計(jì)方面,不做大改動(dòng)已不可行,而要積極采取對(duì)策。準(zhǔn)確預(yù)測(cè)過(guò)去忽略了的布線(xiàn)電感,減少多余的設(shè)計(jì)估計(jì)值,方能最大限度發(fā)揮布線(xiàn)固有的特性,從而把布線(xiàn)延遲降低到極限。

0.13mm開(kāi)始批量生產(chǎn)的時(shí)間是2001年。在此之前有關(guān)介電常數(shù)膜與銅布線(xiàn)的各種難題必須完全解決,因此加速生產(chǎn)設(shè)備、元器件及材料的研發(fā)是當(dāng)務(wù)之急。

當(dāng)前,面向0.13mm的低介電常數(shù)層間絕緣膜的后備者有:介電常數(shù)比約2.2的多孔結(jié)構(gòu)的SiO2;2.6~2.8的MPS(Methyl-PolySiloxane)及PAE(Poly Arylene Ether);2.8~3.1的HSQ(Hydrogen Silsesquioxane)等。這些低介電常數(shù)層間絕緣膜有四個(gè)難題①提高機(jī)械強(qiáng)度;②提高可加工性;③提高粘合性;④降低吸水性。

提高機(jī)械強(qiáng)度是目前最大難題之一,當(dāng)未找到有希望的解決辦法。目前低介電常數(shù)膜的機(jī)械強(qiáng)度比以往使用TEOS及等離子體CVD的SiO2膜低1~2個(gè)數(shù)量級(jí)。因此,用CMP(化學(xué)機(jī)械研磨)在層間絕緣膜上形成劃痕及腐蝕,如要在多層布線(xiàn)的上層部分形成需要的1~2mm的厚膜,便有出現(xiàn)裂縫的問(wèn)題。今后,必須開(kāi)發(fā)出機(jī)械強(qiáng)度高的低介電常數(shù)材料。

要提高加工性必須提高對(duì)光刻膠的選擇比及O2等離子剝膠性能。對(duì)光刻膠的選擇比即使值較好的低介電常數(shù)材料也低于2。O2等離子剝膠性能除部分材料外都極低。對(duì)此,已開(kāi)發(fā)了無(wú)需對(duì)低介電常數(shù)膜加工的技術(shù),即采用鋁柱方法。由于事先在干法刻蝕形成的鋁柱上形成低介電常數(shù)膜,故不對(duì)低介電常數(shù)膜進(jìn)行加工就能形成通孔。

提高粘合性尤其對(duì)有機(jī)系的PAE等是大課題。這類(lèi)材料與金屬材料的粘合強(qiáng)度比利用等離子CVD的SiO2約低1個(gè)數(shù)量級(jí),在CMP加工時(shí)會(huì)出現(xiàn)脫開(kāi)的問(wèn)題。已經(jīng)知道,與PAE相比,MPS和HSQ的粘合強(qiáng)度較高。

降低吸水性已看到了解決問(wèn)題的方向,因?yàn)檠巯乱延性S多優(yōu)良的材料。過(guò)去的低介電常數(shù)膜如置于空氣中,在吸收了膜表面吸附的水分后,會(huì)有膜的介電常數(shù)比增大的問(wèn)題。對(duì)此,在典型的有機(jī)系低介電常數(shù)材料MPS及PAE中,找出了吸水性非常低的材料。如把使用TEOS的等離子CVD的SiO2膜的吸水量定為100%,PAE則低到12%,MPS為40%。

就銅布線(xiàn)來(lái)說(shuō),采用電鍍能適應(yīng)細(xì)微化到何種程度是個(gè)課題。對(duì)此,研究了分別使用二次處理工藝與一次處理工藝的方法,即0.1mm后在最細(xì)的下層部分,0.07mm后的中層部分引入一次處理工藝,而二次處理工藝僅在上層部分采用。

二次處理工藝必須在通孔與布線(xiàn)溝合在一起后的高縱橫比內(nèi),形成屏蔽金屬和籽晶層。如果進(jìn)一步細(xì)微化,只形成屏蔽金屬和籽晶層的布線(xiàn)溝幾乎被填平,再埋入銅就非常難了。

另一方面,一次處理工藝只埋入布線(xiàn)溝,縱橫比小,即使細(xì)微化,埋入銅的余地也很大。因此,在形成屏蔽金屬及籽晶層后,用以往電鍍埋入銅的技術(shù)也完全能適合。

如果非要用二次處理工藝的話(huà),那就必須不用電鍍,而使用不要籽晶層的CVD。不過(guò),目前用CVD形成的銅膜質(zhì)低,且成膜成本也高。要是不能解決這個(gè)問(wèn)題,采用CVD的二次處理工藝就很難實(shí)現(xiàn)。

對(duì)0.07mm線(xiàn)寬來(lái)說(shuō),要實(shí)現(xiàn)LSI的GHz工作必須從根本上改變多層布線(xiàn)概念。東芝公司除通過(guò)模擬確定按過(guò)去的布線(xiàn)結(jié)構(gòu)不可能達(dá)到0.07mm所要求的工作頻率外,還作為解決的一種方案提出了新的多層布線(xiàn)的概念。

0.07mm線(xiàn)寬的微處理器所需要的工作頻率達(dá)2.5GHz,這是1998版International Technology Roadmap For Semiconductors (ITRS)的值。此時(shí),晶體管的集成度為8400萬(wàn)個(gè)/cm2,功耗170W,芯片面積是620mm2。東芝以0.07mm線(xiàn)寬為前提進(jìn)行模擬,以晶體管的集成度及功耗為設(shè)計(jì)上的制約條件,并以布線(xiàn)電阻及布線(xiàn)電容為生產(chǎn)上的制約條件,以最少的布線(xiàn)層數(shù)求得最大的工作頻率。其結(jié)果證明,按過(guò)去的多層布線(xiàn)只能達(dá)到1.5GHz。該值是把介電常數(shù)比為1的層間絕緣膜與銅布線(xiàn)相結(jié)合、使用8層布線(xiàn),此即當(dāng)前能設(shè)想出的性能最高的生產(chǎn)技術(shù)能得到的結(jié)果。

針對(duì)這樣的屏障,該公司提出了在0.07mm達(dá)到2.5GHz的新的多層布線(xiàn)概念。其想法是把芯片內(nèi)部分割為適當(dāng)門(mén)規(guī)模的IP,對(duì)上層部分長(zhǎng)距離布線(xiàn)的線(xiàn)寬、間隔、厚度實(shí)施隨細(xì)微化而加大的“逆向比例縮放”。芯片內(nèi)部分成IP后減少各自的門(mén)數(shù),起到提高各個(gè)IP的工作頻率的作用,因?yàn)榻档烷T(mén)數(shù),小電路能達(dá)到高的工作頻率。為了使工作頻率達(dá)到2.5GHz的高速度,最好把各IP的門(mén)數(shù)減少到1700萬(wàn)門(mén)以下。逆向比例縮放將對(duì)連接各IP間的長(zhǎng)距離信號(hào)線(xiàn)的高速化發(fā)揮作用。這里,如按該公司設(shè)計(jì)的逆向比例縮放定則,0.07mm多層布線(xiàn)的上層部分、線(xiàn)寬、間隔、厚度均為約10mm,如用過(guò)去的芯片制造工藝形成,則效率低且成本增高。因此,上層部分的長(zhǎng)距離布線(xiàn)必須用不同于過(guò)去的工藝來(lái)制作。



來(lái)源:0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀(guān)點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

近日,一則關(guān)于 AI 算力領(lǐng)域的消息引發(fā)行業(yè)震動(dòng)!據(jù)科技網(wǎng)站 The Information 援引四位知情人士爆料,中國(guó)科技巨頭阿里巴巴與百度已正式將自研芯片應(yīng)用于 AI 大模型訓(xùn)練,打破了此前對(duì)英偉達(dá)芯片的單一依賴(lài)。

關(guān)鍵字: AI 算力 阿里 百度 芯片 AI模型

上海2025年9月5日 /美通社/ -- 由上海市經(jīng)濟(jì)和信息化委員會(huì)、上海市發(fā)展和改革委員會(huì)、上海市商務(wù)委員會(huì)、上海市教育委員會(huì)、上海市科學(xué)技術(shù)委員會(huì)指導(dǎo),東浩蘭生(集團(tuán))有限公司主辦,東浩蘭生會(huì)展集團(tuán)上海工業(yè)商務(wù)展覽有...

關(guān)鍵字: 電子 BSP 芯片 自動(dòng)駕駛

9月1日消息,繼小鵬、零跑后,現(xiàn)在小米汽車(chē)也宣布了8月的交付量。

關(guān)鍵字: 小米汽車(chē) 芯片

當(dāng)?shù)貢r(shí)間 8 月 22 日,美國(guó)芯片制造商英特爾公司宣布與美國(guó)聯(lián)邦政府達(dá)成協(xié)議,后者將向英特爾普通股投資 89 億美元,以每股 20.47 美元的價(jià)格收購(gòu) 4.333 億股英特爾普通股,相當(dāng)于該公司 9.9% 的股份。

關(guān)鍵字: 英特爾 半導(dǎo)體 芯片

在當(dāng)今數(shù)字化時(shí)代,人工智能(AI)和高性能計(jì)算(HPC)的迅猛發(fā)展對(duì) GPU 芯片的性能提出了極高要求。隨著 GPU 計(jì)算密度和功耗的不斷攀升,散熱問(wèn)題成為了制約其性能發(fā)揮的關(guān)鍵因素。傳統(tǒng)的風(fēng)冷方案已難以滿(mǎn)足日益增長(zhǎng)的散...

關(guān)鍵字: 人工智能 高性能計(jì)算 芯片

8月20日消息,博主數(shù)碼閑聊站暗示,9月底大概率只有小米16系列會(huì)亮相,其它驍龍8 Elite 2旗艦、天璣9500旗艦新品都將排到10月份,新機(jī)大亂斗會(huì)在國(guó)慶假期之后開(kāi)始。

關(guān)鍵字: 小米雷軍 芯片

8月21日消息,據(jù)媒體報(bào)道,英偉達(dá)宣布將自研基于3nm工藝的HBM內(nèi)存Base Die,預(yù)計(jì)于2027年下半年進(jìn)入小規(guī)模試產(chǎn)階段,此舉旨在彌補(bǔ)其在HBM領(lǐng)域的技術(shù)與生態(tài)短板。

關(guān)鍵字: 英偉達(dá) 黃仁勛 芯片 顯卡

繼尋求收購(gòu)英特爾10%的股份之后,近日又有消息稱(chēng),特朗普政府正在考慮通過(guò)《芯片法案》資金置換股權(quán)的方式,強(qiáng)行收購(gòu)美光、三星、臺(tái)積電三大芯片巨頭的股份。若此舉落地,美國(guó)政府將從“政策扶持者”蛻變?yōu)椤爸苯庸蓶|”,徹底重塑全球...

關(guān)鍵字: 芯片 半導(dǎo)體

在集成電路設(shè)計(jì)流程中,網(wǎng)表作為連接邏輯設(shè)計(jì)與物理實(shí)現(xiàn)的關(guān)鍵橋梁,其分模塊面積統(tǒng)計(jì)對(duì)于芯片性能優(yōu)化、成本控制和資源分配具有重要意義。本文將詳細(xì)介紹如何利用 Python 實(shí)現(xiàn)網(wǎng)表分模塊統(tǒng)計(jì)面積的功能,從網(wǎng)表數(shù)據(jù)解析到面積計(jì)...

關(guān)鍵字: 網(wǎng)表 芯片 分模塊

8月19日消息,封禁4個(gè)多月的H20為何突然又被允許對(duì)華銷(xiāo)售,這其實(shí)是美國(guó)設(shè)計(jì)好的。

關(guān)鍵字: 英偉達(dá) 黃仁勛 芯片 顯卡
關(guān)閉