www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 單片機 > 單片機
[導(dǎo)讀]這里涉及到一個很重要的寄存器,時鐘配置寄存器:RCC_CFGR1 #if defined (STM32F10X_LD_VL) || (defined STM32F10X_MD_VL) || (defined STM32F10X_HD_VL)2 /* #define SYSCLK_FREQ_HSE HSE_VALUE */3 #define SYSCL

這里涉及到一個很重要的寄存器,時鐘配置寄存器:RCC_CFGR



1 #if defined (STM32F10X_LD_VL) || (defined STM32F10X_MD_VL) || (defined STM32F10X_HD_VL)

2 /* #define SYSCLK_FREQ_HSE HSE_VALUE */

3 #define SYSCLK_FREQ_24MHz 24000000

4 #else

5 /* #define SYSCLK_FREQ_HSE HSE_VALUE */

6 /* #define SYSCLK_FREQ_24MHz 24000000 */

7 /* #define SYSCLK_FREQ_36MHz 36000000 */

8 /* #define SYSCLK_FREQ_48MHz 48000000 */

9 /* #define SYSCLK_FREQ_56MHz 56000000 */

10 #define SYSCLK_FREQ_72MHz 72000000

11 #endif


1 /**

2 * @brief Setup the microcontroller system

3 * Initialize the Embedded Flash Interface, the PLL and update the

4 * SystemCoreClock variable.

5 * @note This function should be used only after reset.

6 * @param None

7 * @retval None

8 */

9 void SystemInit (void)

10 {

11 /* Reset the RCC clock configuration to the default reset state(for debug purpose) */

12 /* Set HSION bit */

13 RCC->CR |= (uint32_t)0x00000001;

14

15 /* Reset SW, HPRE, PPRE1, PPRE2, ADCPRE and MCO bits */

16 #ifndef STM32F10X_CL

17 RCC->CFGR &= (uint32_t)0xF8FF0000;

18 #else

19 RCC->CFGR &= (uint32_t)0xF0FF0000;

20 #endif /* STM32F10X_CL */

21

22 /* Reset HSEON, CSSON and PLLON bits */

23 RCC->CR &= (uint32_t)0xFEF6FFFF;

24

25 /* Reset HSEBYP bit */

26 RCC->CR &= (uint32_t)0xFFFBFFFF;

27

28 /* Reset PLLSRC, PLLXTPRE, PLLMUL and USBPRE/OTGFSPRE bits */

29 RCC->CFGR &= (uint32_t)0xFF80FFFF;

30

31 #ifdef STM32F10X_CL

32 /* Reset PLL2ON and PLL3ON bits */

33 RCC->CR &= (uint32_t)0xEBFFFFFF;

34

35 /* Disable all interrupts and clear pending bits */

36 RCC->CIR = 0x00FF0000;

37

38 /* Reset CFGR2 register */

39 RCC->CFGR2 = 0x00000000;

40 #elif defined (STM32F10X_LD_VL) || defined (STM32F10X_MD_VL) || (defined STM32F10X_HD_VL)

41 /* Disable all interrupts and clear pending bits */

42 RCC->CIR = 0x009F0000;

43

44 /* Reset CFGR2 register */

45 RCC->CFGR2 = 0x00000000;

46 #else

47 /* Disable all interrupts and clear pending bits */

48 RCC->CIR = 0x009F0000;

49 #endif /* STM32F10X_CL */

50

51 #if defined (STM32F10X_HD) || (defined STM32F10X_XL) || (defined STM32F10X_HD_VL)

52 #ifdef DATA_IN_ExtSRAM

53 SystemInit_ExtMemCtl();

54 #endif /* DATA_IN_ExtSRAM */

55 #endif

56

57 /* Configure the System clock frequency, HCLK, PCLK2 and PCLK1 prescalers */

58 /* Configure the Flash Latency cycles and enable prefetch buffer */

59 SetSysClock();

60

61 #ifdef VECT_TAB_SRAM

62 SCB->VTOR = SRAM_BASE | VECT_TAB_OFFSET; /* Vector Table Relocation in Internal SRAM. */

63 #else

64 SCB->VTOR = FLASH_BASE | VECT_TAB_OFFSET; /* Vector Table Relocation in Internal FLASH. */

65 #endif

66 }



/**

* @brief Configures the System clock frequency, HCLK, PCLK2 and PCLK1 prescalers.

* @param None

* @retval None

*/

static void SetSysClock(void)

{

#ifdef SYSCLK_FREQ_HSE

SetSysClockToHSE();

#elif defined SYSCLK_FREQ_24MHz

SetSysClockTo24();

#elif defined SYSCLK_FREQ_36MHz

SetSysClockTo36();

#elif defined SYSCLK_FREQ_48MHz

SetSysClockTo48();

#elif defined SYSCLK_FREQ_56MHz

SetSysClockTo56();

#elif defined SYSCLK_FREQ_72MHz

SetSysClockTo72();

#endif


設(shè)置RCC_CFGR寄存器的位參數(shù),使其與外部晶振匹配得到72M系統(tǒng)時鐘。



1 /**

2 * @brief Sets System clock frequency to 72MHz and configure HCLK, PCLK2

3 * and PCLK1 prescalers.

4 * @note This function should be used only after reset.

5 * @param None

6 * @retval None

7 */

8 static void SetSysClockTo72(void)

9 {

10 __IO uint32_t StartUpCounter = 0, HSEStatus = 0;

11

12 /* SYSCLK, HCLK, PCLK2 and PCLK1 configuration ---------------------------*/

13 /* Enable HSE */

14 RCC->CR |= ((uint32_t)RCC_CR_HSEON);

15

16 /* Wait till HSE is ready and if Time out is reached exit */

17 do

18 {

19 HSEStatus = RCC->CR & RCC_CR_HSERDY;

20 StartUpCounter++;

21 } while((HSEStatus == 0) && (StartUpCounter != HSE_STARTUP_TIMEOUT));

22

23 if ((RCC->CR & RCC_CR_HSERDY) != RESET)

24 {

25 HSEStatus = (uint32_t)0x01;

26 }

27 else

28 {

29 HSEStatus = (uint32_t)0x00;

30 }

31

32 if (HSEStatus == (uint32_t)0x01)

33 {

34 /* Enable Prefetch Buffer */

35 FLASH->ACR |= FLASH_ACR_PRFTBE;

36

37 /* Flash 2 wait state */

38 FLASH->ACR &= (uint32_t)((uint32_t)~FLASH_ACR_LATENCY);

39 FLASH->ACR |= (uint32_t)FLASH_ACR_LATENCY_2;

40

41

42 /* HCLK = SYSCLK */

43 RCC->CFGR |= (uint32_t)RCC_CFGR_HPRE_DIV1;//AHB一分頻

44

45 /* PCLK2 = HCLK */

46 RCC->CFGR |= (uint32_t)RCC_CFGR_PPRE2_DIV1;

47

48 /* PCLK1 = HCLK */

49 RCC->CFGR |= (uint32_t)RCC_CFGR_PPRE1_DIV2;

50

51 #ifdef STM32F10X_CL

52 /* Configure PLLs ------------------------------------------------------*/

53 /* PLL2 configuration: PLL2CLK = (HSE / 5) * 8 = 40 MHz */

54 /* PREDIV1 configuration: PREDIV1CLK = PLL2 / 5 = 8 MHz */

55

56 RCC->CFGR2 &= (uint32_t)~(RCC_CFGR2_PREDIV2 | RCC_CFGR2_PLL2MUL |

57 RCC_CFGR2_PREDIV1 | RCC_CFGR2_PREDIV1SRC);

58 RCC->CFGR2 |= (uint32_t)(RCC_CFGR2_PREDIV2_DIV5 | RCC_CFGR2_PLL2MUL8 |

59 RCC_CFGR2_PREDIV1SRC_PLL2 | RCC_CFGR2_PREDIV1_DIV5);

60

61 /* Enable PLL2 */

62 RCC->CR |= RCC_CR_PLL2ON;

63 /* Wait till PLL2 is ready */

64 while((RCC->CR & RCC_CR_PLL2RDY) == 0)

65 {

66 }

67

68

69 /* PLL configuration: PLLCLK = PREDIV1 * 9 = 72 MHz */

70 RCC->CFGR &= (uint32_t)~(RCC_CFGR_PLLXTPRE | RCC_CFGR_PLLSRC | RCC_CFGR_PLLMULL);

71 RCC->CFGR |= (uint32_t)(RCC_CFGR_PLLXTPRE_PREDIV1 | RCC_CFGR_PLLSRC_PREDIV1 |

72 RCC_CFGR_PLLMULL9);

73 #else

74 /* PLL configuration: PLLCLK = HSE * 9 = 72 MHz */

75 RCC->CFGR &= (uint32_t)((uint32_t)~(RCC_CFGR_PLLSRC | RCC_CFGR_PLLXTPRE |

76 RCC_CFGR_PLLMULL));

77 RCC->CFGR |= (uint32_t)(RCC_CFGR_PLLSRC_HSE | RCC_CFGR_PLLMULL9);

78 #endif /* STM32F10X_CL */

79

80 /* Enable PLL */

81 RCC->CR |= RCC_CR_PLLON;

82

83 /* Wait till PLL is ready */

84 while((RCC->CR & RCC_CR_PLLRDY) == 0)

85 {

86 }

87

88 /* Select PLL as system clock source */

89 RCC->CFGR &= (uint32_t)((uint32_t)~(RCC_CFGR_SW));

90 RCC->CFGR |= (uint32_t)RCC_CFGR_SW_PLL;

91

92 /* Wait till PLL is used as system clock source */

93 while ((RCC->CFGR & (uint32_t)RCC_CFGR_SWS) != (uint32_t)0x08)

94 {

95 }

96 }

97 else

98 { /* If HSE fails to start-up, the application will have wrong clock

99 configuration. User can add here some code to deal with this error */

100 }

101 }


本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉