新思科技推出面向低功耗嵌入式SoC的全新ARC DSP IP解決方案

(全球TMT2021年10月13日訊)新思科技宣布,已使用全新的128位ARC VPX2和256位ARC VPX3 DSP處理器擴(kuò)展其DesignWare? ARC?處理器IP核組合產(chǎn)品。新增的產(chǎn)品與性能更高的512位ARC VPX5 DSP處理器采用了相同的VLIW/SIMD架構(gòu),可有效將功耗和面積降低三分之二。ARC VPX DSP IP核系列可通過(guò)優(yōu)化嵌入式工作負(fù)載所需的獨(dú)特PPA來(lái)幫助開發(fā)者們實(shí)現(xiàn)更高的設(shè)計(jì)靈活性,這些嵌入式工作負(fù)載包括IoT傳感器融合、雷達(dá)和激光雷達(dá)處理、發(fā)動(dòng)機(jī)控制、聲音/語(yǔ)言識(shí)別、自然語(yǔ)言處理和其他邊緣AI應(yīng)用等。
可擴(kuò)展和高度可配置的DSP處理器
經(jīng)過(guò)優(yōu)化,這款矢量長(zhǎng)度較小的ARC VPX2和VPX3 DSP處理器可實(shí)現(xiàn)高度并行處理,同時(shí)最大限度地降低能耗和面積,并采用單核或雙核配置以滿足各種應(yīng)用要求。每個(gè)VPX內(nèi)核均包含一個(gè)標(biāo)量執(zhí)行單元和多個(gè)矢量單元,支持8位、16位和32位SIMD計(jì)算。VPX DSP支持半精度、單精度和雙精度浮點(diǎn)格式,且每個(gè)VPX內(nèi)核最多有三個(gè)浮點(diǎn)流水線可用。線性和非線性代數(shù)函數(shù)中使用的特殊數(shù)學(xué)函數(shù),采用獨(dú)特的硬件加速處理方式,可以提供高精度結(jié)果。全新的VPX DSPs包括對(duì)指令集架構(gòu)(ISA)和負(fù)載/存儲(chǔ)帶寬的增強(qiáng),對(duì)于使用了快速傅里葉變換(FFT)等常見DSP 函數(shù)的已有產(chǎn)品,最高可提升兩倍性能。 此外,安全增強(qiáng)型ARC VPX2FS和VPX3FS集成了硬件安全特性,包括內(nèi)存和接口的糾錯(cuò)碼(ECC)保護(hù)、安全監(jiān)視器和鎖步機(jī)制,有助于開發(fā)者們實(shí)現(xiàn)ISO 26262 ASIL B級(jí), ASIL C級(jí) 和 ASIL D級(jí)功能安全合規(guī)性的最嚴(yán)格標(biāo)準(zhǔn)。
綜合性的軟件開發(fā)環(huán)境
VPX2和VPX3處理器與新思科技ARC處理器一樣,由ARC MetaWare開發(fā)工具包支持。MetaWare開發(fā)工具包可提供專門優(yōu)化VPX硬件架構(gòu)的可變矢量長(zhǎng)度軟件編程模型,而MetaWare編譯器的自動(dòng)矢量化功能將順序代碼轉(zhuǎn)換為矢量操作可實(shí)現(xiàn)最大吞吐量。此外,結(jié)合包括DSP、機(jī)器學(xué)習(xí)和線性代數(shù)函數(shù)在內(nèi)的強(qiáng)大軟件庫(kù)集,MetaWare開發(fā)工具包提供了綜合性的編程環(huán)境,可加速實(shí)現(xiàn)最佳結(jié)果,并簡(jiǎn)化軟件可移植性。