由2個(gè)PUT燈構(gòu)成的改進(jìn)型單觸發(fā)定時(shí)電路
(1)電路原理簡(jiǎn)介如圖3-40所示是由2個(gè)PUT等構(gòu)成的改進(jìn)型單觸發(fā)定時(shí)電路。若加入置位信號(hào),
電路置位,晶體管VT1變?yōu)閷?dǎo)通狀態(tài),繼電器K通電動(dòng)作,同時(shí)為延遲電壓供給電壓。由此,電容Cl通
過(guò)Ri充電,PUT1受正向電壓而導(dǎo)
通,這時(shí)Cl通過(guò)PUT1.尼和VD2
放電。VDZ導(dǎo)通正向電壓降使PUT2
的陽(yáng)一門(mén)極反偏置而截止,電路復(fù)位。
忌用于限制cl的放電電流,并使
PUT1的陽(yáng)門(mén)極間反偏置的時(shí)間足
夠長(zhǎng)。由于電路復(fù)位用反向偏置信號(hào)
不加到PUT2的陽(yáng)一門(mén)板間,換流時(shí)
突變電壓對(duì)負(fù)載電路無(wú)任何影響。按
圖中元器件參數(shù),單觸發(fā)時(shí)間約為
5s,調(diào)節(jié)Ri的阻值,可改變定時(shí)
時(shí)間。
(2)元器件參數(shù)選擇元器件的
選用如圖3-40所示,無(wú)特殊要求。
(3)由2個(gè)PUT等構(gòu)成的改進(jìn)型單觸發(fā)定時(shí)電路如圖3-40所示。