www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式動(dòng)態(tài)
[導(dǎo)讀]為了更好地面向以數(shù)據(jù)為中心的、更加多元化的計(jì)算時(shí)代,英特爾圍繞自身在半導(dǎo)體技術(shù)和相關(guān)應(yīng)用方面的能力提出了構(gòu)建“以數(shù)據(jù)為中心”戰(zhàn)略的六大技術(shù)支柱,即:制程和封裝、架構(gòu)、內(nèi)存和存儲(chǔ)、互連、安全、軟件。而制程和封裝作為六大技術(shù)支柱的首個(gè)要素,實(shí)際上對(duì)其他五大要素來(lái)說(shuō)是重要的核心,也是其他技術(shù)支柱發(fā)展的重要基礎(chǔ)。封裝不僅僅是芯片制造過(guò)程的最后一步,它也正在成為芯片產(chǎn)品性能提升、跨架構(gòu)跨平臺(tái)、功能創(chuàng)新的催化劑。

為了更好地面向以數(shù)據(jù)為中心的、更加多元化的計(jì)算時(shí)代,英特爾圍繞自身在半導(dǎo)體技術(shù)和相關(guān)應(yīng)用方面的能力提出了構(gòu)建“以數(shù)據(jù)為中心”戰(zhàn)略的六大技術(shù)支柱,即:制程和封裝、架構(gòu)、內(nèi)存和存儲(chǔ)、互連、安全、軟件。而制程和封裝作為六大技術(shù)支柱的首個(gè)要素,實(shí)際上對(duì)其他五大要素來(lái)說(shuō)是重要的核心,也是其他技術(shù)支柱發(fā)展的重要基礎(chǔ)。封裝不僅僅是芯片制造過(guò)程的最后一步,它也正在成為芯片產(chǎn)品性能提升、跨架構(gòu)跨平臺(tái)、功能創(chuàng)新的催化劑。

日前,半導(dǎo)體IDM大廠英特爾在上海召開(kāi)了先進(jìn)封裝技術(shù)解析會(huì),詳細(xì)介紹了其在今年7月推出的一些列全新封裝技術(shù)架構(gòu)的亮點(diǎn)和意義,其中就包括其在2018年12月舉行的“架構(gòu)日”上宣布的3D封裝技術(shù)Foveros。

該舉動(dòng)顯示,在制程和封裝領(lǐng)域,英特爾正以跨晶體管、封裝和芯片設(shè)計(jì)的協(xié)同優(yōu)化快速革新。

為什么像英特爾、臺(tái)積電這樣的一直引領(lǐng)半導(dǎo)體產(chǎn)業(yè)制程技術(shù)發(fā)展的廠商都不約而同地把目光聚焦到先進(jìn)的封裝測(cè)試技術(shù)上呢?

放緩的摩爾定律

自第一顆集成電路發(fā)明至今,集成電路相關(guān)產(chǎn)業(yè)已經(jīng)走過(guò)了60年的發(fā)展歷史。在這60年中,半導(dǎo)體制程技術(shù)在摩爾定律的指引下,一路狂奔。

在過(guò)去摩爾定律的黃金時(shí)期,隨著制程的進(jìn)化,同樣的芯片的制造成本會(huì)更低,因?yàn)閱挝幻娣e晶體管數(shù)量提升導(dǎo)致相同的芯片所需要的面積縮小。所以制程發(fā)展速度如果過(guò)慢,則意味著芯片制作成本居高不下,導(dǎo)致利潤(rùn)無(wú)法擴(kuò)大。因此,摩爾定律背后的終極推動(dòng)力其實(shí)是經(jīng)濟(jì)因素。

不過(guò),最近幾年隨著制程技術(shù)開(kāi)始跨入10納米以下的極限領(lǐng)域,受制于工藝、制程和材料的瓶頸,摩爾定律開(kāi)始呈現(xiàn)疲態(tài)。一味的追求先進(jìn)制程并不能使廠商的經(jīng)濟(jì)收益得到最大化。

所以,純晶圓代工的格芯和聯(lián)電已經(jīng)先后宣布終止高端先進(jìn)制程的研發(fā),止步14納米,而英特爾在從14納米向10納米過(guò)渡的過(guò)程中也是幾經(jīng)周折。

臺(tái)面上,目前還在繼續(xù)研究且有能力部署10納米以下高端先進(jìn)的廠商只剩臺(tái)積電、三星、英特爾三家廠商。

不可否認(rèn)的是,單純從制程技術(shù)上來(lái)看,雖有這幾家廠商勉力維持,但摩爾定律確實(shí)放緩了。

于是,如何讓芯片的性能繼續(xù)跟隨摩爾定律的腳步發(fā)展成為了集成電路業(yè)者開(kāi)始探討的話題,而高端3D封裝就是其中一個(gè)新的選擇。由此,晶圓制造廠商的競(jìng)爭(zhēng)也從明面上的制程之爭(zhēng)轉(zhuǎn)向先進(jìn)封裝的“暗戰(zhàn)”,也就有了前述英特爾、臺(tái)積電等半導(dǎo)體大廠將目光瞄向3D先進(jìn)封裝的事實(shí)。

新的突破口

3D封裝是在同一個(gè)封裝體內(nèi)于垂直方向疊放兩個(gè)以上芯片的封裝技術(shù),它起源于快閃存儲(chǔ)器(NOR/NAND)及SDRAM的疊層封裝,目前在NAND相關(guān)產(chǎn)品領(lǐng)域應(yīng)用較為成熟。

3D封裝改善了芯片的許多性能,如尺寸、重量、速度、產(chǎn)量及耗能。

一般認(rèn)為,3D封裝發(fā)展可能會(huì)經(jīng)歷以下幾個(gè)階段:具有TSV和導(dǎo)電漿料的快閃存儲(chǔ)器晶圓疊層得快速發(fā)展;隨后會(huì)有表面凸點(diǎn)間距小至5μm的IC表面-表面鍵合出現(xiàn);最后,硅上系統(tǒng)將會(huì)發(fā)展到存儲(chǔ)器、圖形和其它IC將與微處理器芯片相鍵合。

從發(fā)展趨勢(shì)來(lái)看,3D封裝為各類芯片的異質(zhì)整合提供了可能,所以被認(rèn)為是摩爾定律能夠延續(xù)的新的突破口。

圖片來(lái)源:英特爾

英特爾在此次解析會(huì)上強(qiáng)調(diào)其3D封裝技術(shù)在封裝過(guò)程中要達(dá)到低功耗、高帶寬、高性能三大要求。為此,英特爾全面布局了3大全新的封裝技術(shù)架構(gòu):

第一是Co-EMIB技術(shù):基于2D封裝的EMIB和3D封裝的 Foveros,利用高密度的互連技術(shù),實(shí)現(xiàn)高帶寬、低功耗,并實(shí)現(xiàn)有競(jìng)爭(zhēng)力的 I/O 密度,全新的 Co-EMIB技術(shù)可連結(jié)更高的計(jì)算性能,能夠讓兩個(gè)或多個(gè) Foveros 元件互連,基本達(dá)到單晶片性能。

第二是英特爾的互連技術(shù)ODI,提供封裝中小芯片之間,無(wú)論是芯片或模塊之間的水平通信或是垂直通信,互聯(lián)通信都有更多靈活性。

第三是MDIO:是基于先進(jìn)介面匯流排 AIB( Advanced Interface Bus )發(fā)布的 MDIO 全新裸片間接口技術(shù)。MDIO 技術(shù)支持對(duì)小芯片 IP 模塊庫(kù)的模塊化系統(tǒng)設(shè)計(jì),能夠提供更高能效,實(shí)現(xiàn) AIB 技術(shù)兩倍以上的速度和帶寬密度。

這其中核心的部分是英特爾的Foveros技術(shù),該技術(shù)通過(guò)在水平布置的芯片之上垂直安置更多面積更小、功能更簡(jiǎn)單的小芯片來(lái)讓方案整體具備更完整的功能。

例如我們可以在CPU之上堆疊各類小型的IO控制芯片,從而制造出兼?zhèn)溆?jì)算與IO功能的產(chǎn)品;或者,我們可以干脆將芯片組(南橋)與各種Type-C、藍(lán)牙、WiFi等控制芯片堆疊在一起,制造出超高整合度的控制芯片。按照英特爾的規(guī)劃,未來(lái)基于Foveros的3D疊加和EMIB的2D疊加這些都在產(chǎn)品路線圖上。

有了堆疊方式和架構(gòu),英特爾Co-EMIB、ODI、MDIO等互聯(lián)技術(shù)就成為了3D堆疊、甚至3D/2D整合的過(guò)程中實(shí)現(xiàn)芯片互聯(lián)且保持靈活性的關(guān)鍵。

英特爾封裝技術(shù)路線圖,圖片來(lái)源:英特爾

基于這些先進(jìn)的封裝技術(shù)和架構(gòu),英特爾表示能夠?yàn)榭蛻籼峁└黝惖凸?、高帶寬、高性能的產(chǎn)品。

目前,英特爾第一個(gè)采用Foveros封裝技術(shù)的“ Lakefield ”處理器已經(jīng)發(fā)布。

據(jù)介紹,Lakefield是一款針對(duì)移動(dòng)PC的產(chǎn)品,基于英特爾最新的10nm工藝制造,采用Foveros 3D混合封裝,集成了一個(gè)大核心CPU和四個(gè)小核心CPU。

此外,Lakefield還集成了英特爾第11代的核顯,以及第11.5代IPU圖像處理單元,可以提供從圖像輸入到顯示設(shè)備端到端的數(shù)據(jù)流信號(hào)處理的全面支持。支持4×16-bit LPDDR4內(nèi)存控制器以及多個(gè)I/O模塊。

Lakefield面向便攜式設(shè)備,雖有5個(gè)核心,但是整個(gè)芯片的大小還沒(méi)有一枚硬幣大,并且待機(jī)功耗僅有2mW,最大功耗才7W。高達(dá)3.1GHz的頻率也能夠讓其處理一些基礎(chǔ)的工作。

從參數(shù)來(lái)看,基于英特爾Foveros 3D封裝的Lakefield芯片確實(shí)能夠大幅提升性能降低功耗,這也算是為延續(xù)摩爾定律提供了新的方向。

英特爾的優(yōu)勢(shì)

當(dāng)然,客戶或消費(fèi)者在購(gòu)買(mǎi)技術(shù)或產(chǎn)品的時(shí)候不僅僅只是看性能而已。

事實(shí)上,半導(dǎo)體科技產(chǎn)業(yè)正在經(jīng)歷非常快速的市場(chǎng)轉(zhuǎn)型,過(guò)去以硬件和終端為中心的商業(yè)模式正在加速向以數(shù)據(jù)為中心的智能互聯(lián)世界轉(zhuǎn)變。

隨著現(xiàn)代社會(huì)的數(shù)據(jù)量越來(lái)越龐大,英特爾也在圍繞這幾大挑戰(zhàn)發(fā)力,并且著手開(kāi)發(fā)新的技術(shù)以及解決方案,以期能夠滿足新的商業(yè)模式的需求。

全新封裝架構(gòu)和3D封裝技術(shù)的推出就是英特爾應(yīng)對(duì)制程困境和新的商業(yè)環(huán)境的具體體現(xiàn)。

從技術(shù)層面來(lái)看,英特爾Foveros技術(shù)對(duì)于產(chǎn)業(yè)最大的優(yōu)勢(shì)在于它可以將過(guò)去漫長(zhǎng)的重新設(shè)計(jì)、測(cè)試、流片過(guò)程省去,直接將不同廠牌、不同IP、不同工藝的各種成熟方案封裝在一起,從而大幅降低成本并提升產(chǎn)品上市速度。同時(shí),這種整合程度的提升也能夠進(jìn)一步縮小整體方案的體積,為萬(wàn)事萬(wàn)物的智能化、物聯(lián)網(wǎng)化打開(kāi)全新的大門(mén)。

與此同時(shí),提供Co-EMIB、ODI、MDIO三大互聯(lián)技術(shù)則是英特爾相比其它3D封裝技術(shù)來(lái)說(shuō)最大的不同,也是其優(yōu)勢(shì)之一。

當(dāng)然,英特爾最大優(yōu)勢(shì)其實(shí)來(lái)自于其產(chǎn)業(yè)鏈的整合能力,在異構(gòu)集成時(shí)代,IDM的模式讓英特爾的優(yōu)勢(shì)顯化。

英特爾六大技術(shù)支柱,圖片來(lái)源:英特爾

這兩年,​英特爾在多個(gè)場(chǎng)合提出了制程和封裝、架構(gòu)、內(nèi)存和存儲(chǔ)、互連、安全、軟件為基礎(chǔ)的六大技術(shù)支柱戰(zhàn)略,以應(yīng)對(duì)未來(lái)數(shù)據(jù)量的爆炸式增長(zhǎng)、數(shù)據(jù)的多樣化以及處理方式的多樣性。

毫無(wú)疑問(wèn),封裝技術(shù)被英特爾放在了和制程同等重要的最基礎(chǔ)的位置,是其他五大支柱的支撐,也是英特爾參與市場(chǎng)競(jìng)爭(zhēng)的核心優(yōu)勢(shì)。

先進(jìn)封裝技術(shù)可以實(shí)現(xiàn)垂直以及橫向的同時(shí)互連,并且允許將不同的邏輯計(jì)算單元整合在一個(gè)系統(tǒng)級(jí)封裝里,這是英特爾先進(jìn)封裝技術(shù)一個(gè)非常顯著的優(yōu)勢(shì)。在面向“以數(shù)據(jù)為中心”的計(jì)算時(shí)代,英特爾先進(jìn)封裝技術(shù)與世界級(jí)制程工藝結(jié)合,將成為芯片架構(gòu)師的創(chuàng)意調(diào)色板,引領(lǐng)半導(dǎo)體行業(yè)持續(xù)向前。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在當(dāng)今的高性能計(jì)算領(lǐng)域,確保處理器、存儲(chǔ)和加速器之間快速可靠的通信對(duì)系統(tǒng)性能和可擴(kuò)展性至關(guān)重要。因此,就誕生了Compute Express Link?(CXL?)標(biāo)準(zhǔn):其目標(biāo)是實(shí)現(xiàn)一致的內(nèi)存訪問(wèn)、低延遲的數(shù)據(jù)傳輸,以及...

關(guān)鍵字: 芯片設(shè)計(jì) 處理器 加速器

上海2025年8月26日 /美通社/ -- 2025年8月26日,江波龍上??偛繂踢w儀式在臨港新片區(qū)滴水湖科創(chuàng)總部灣核心區(qū)順利舉行,臨港新片區(qū)管委會(huì)領(lǐng)導(dǎo)、江波龍股東代表及管理團(tuán)隊(duì)、銀行伙伴、項(xiàng)目施工、監(jiān)理等參建...

關(guān)鍵字: AI 芯片設(shè)計(jì) BSP 主控芯片

芯片設(shè)計(jì)正迎來(lái)“黃金時(shí)代”,多樣化的架構(gòu)和跨廠商協(xié)作是應(yīng)對(duì)未來(lái)AI需求的必要條件。只有通過(guò)聯(lián)合開(kāi)發(fā)兼容的芯片組合,才能滿足AI應(yīng)用的廣泛潛力。

關(guān)鍵字: Tenstorrent CPU RISC-V 芯片設(shè)計(jì) AI計(jì)算

美國(guó)這 “說(shuō)變就變” 的戲碼,真是讓人看笑話。此前,美國(guó)揮舞出口管制大棒,拿芯片設(shè)計(jì)軟件 EDA 對(duì)中國(guó)下黑手,妄圖用這 “芯片之母” 扼住中國(guó)半導(dǎo)體產(chǎn)業(yè)咽喉。可如今,卻灰溜溜地解除了限制。

關(guān)鍵字: EDA 芯片設(shè)計(jì)

隨著人工智能(AI)大模型的快速發(fā)展以及邊緣智能(Edge AI)的廣泛興起,越來(lái)越多的高性能并行處理器(如GPU)和更多的邊緣和端側(cè)AI系統(tǒng)級(jí)芯片(AI SoC)在市場(chǎng)上不斷攻城掠地;與此同時(shí),除了傳統(tǒng)的處理器和MCU...

關(guān)鍵字: 硅IP 芯片設(shè)計(jì) 人工智能

上海 2025年5月15日 /美通社/ --?近日,全球頂尖商業(yè)地產(chǎn)服務(wù)及投資管理公司高力國(guó)際(納斯達(dá)克/多倫多證交所代碼:CIGI)宣布,憑借行業(yè)優(yōu)勢(shì)資源及專業(yè)服務(wù),成功協(xié)助國(guó)內(nèi)芯片領(lǐng)域龍頭企業(yè)樂(lè)鑫科技(上交所:68...

關(guān)鍵字: 芯片設(shè)計(jì) RS 人工智能 網(wǎng)絡(luò)

在經(jīng)過(guò)23年和24年連續(xù)兩年去庫(kù)存和恢復(fù)調(diào)整之后,2025年對(duì)于國(guó)內(nèi)集成電路設(shè)計(jì)產(chǎn)業(yè)來(lái)講,是迎接挑戰(zhàn)去實(shí)現(xiàn)新舊動(dòng)能轉(zhuǎn)換的一年。DeepSeek等人工智能(AI)技術(shù)演進(jìn)推動(dòng)智能化普及帶來(lái)了諸多巨大的機(jī)會(huì),它們正逐漸在越來(lái)...

關(guān)鍵字: DeepSeek 人工智能 芯片設(shè)計(jì)

隨著現(xiàn)代芯片的復(fù)雜性不斷提高,驗(yàn)證成為芯片設(shè)計(jì)過(guò)程中最耗時(shí)和費(fèi)力的部分,許多芯片設(shè)計(jì)項(xiàng)目通常要耗費(fèi)大約60%-80%的項(xiàng)目資源用于驗(yàn)證,并且還成為了整個(gè)設(shè)計(jì)過(guò)程中的瓶頸,能否順利完成驗(yàn)證成為了決定芯片上市時(shí)間(TTM)和...

關(guān)鍵字: 芯片設(shè)計(jì) 串行總線 IP

宣布在英偉達(dá) Grace Blackwell平臺(tái)上實(shí)現(xiàn)高達(dá)30倍的預(yù)期性能提升,加速下一代半導(dǎo)體的電路仿真

關(guān)鍵字: 半導(dǎo)體 電路仿真 芯片設(shè)計(jì)

1月16日消息,Arm正著手調(diào)整其商業(yè)戰(zhàn)略,旨在顯著提升收入水平。核心舉措之一是將授權(quán)許可費(fèi)用上調(diào)高達(dá)300%,這一決策預(yù)示著公司對(duì)于價(jià)值重估的堅(jiān)定立場(chǎng)。

關(guān)鍵字: ARM 芯片設(shè)計(jì)
關(guān)閉