對于工程師而言,設(shè)計、評估和調(diào)試帶有模擬輸入/輸出(I/O)接口的混合信號電路始終面臨巨大挑戰(zhàn)。真實世界與模擬信號鏈路的微妙之處以及惡劣的工作環(huán)境,往往使得看起來簡單
arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設(shè)。類似于通用cpu,但是不包括桌面計算機。DSP主要用來計算,計算功能很強悍,一般嵌入式芯片用來控制,而DSP用來計算,譬如一般手機有一個arm芯片,主要用來跑界面,應(yīng)用程序,DSP可能有兩個,adsp,mdsp,或一個,主要是加密解密,調(diào)制解調(diào)等。
本白皮書介紹為什么電信帶寬和基礎(chǔ)設(shè)施促進了FPGA功能的增強,以及ASIC和ASSP面臨的商業(yè)挑戰(zhàn),可編程邏輯器件(PLD)定制方法是怎樣支持FPGA功能的跨越式發(fā)展。本文還簡要介紹
由于結(jié)構(gòu)化ASIC具有單位成本低、功耗低、性能高和轉(zhuǎn)換快(fast turnaound)等特點,越來越多的先進系統(tǒng)設(shè)計工程師正在考慮予以采用。在結(jié)構(gòu)化ASIC中,像通用邏輯門、存儲器、
21ic訊 美高森美公司(Microsemi Corporation)和業(yè)界領(lǐng)先的安全、加密、防篡改和信號處理知識產(chǎn)權(quán)(IP)內(nèi)核供應(yīng)商The Athena Group, Inc. (Athena)發(fā)布具有先進側(cè)通道分析
三柵極技術(shù)對高性能FPGA性能的影響,以及其在數(shù)字電路速度、功率以及生產(chǎn)方面有何種程度的優(yōu)勢。
近年來,隨著信息化技術(shù)以及物聯(lián)網(wǎng)的發(fā)展,對于視頻監(jiān)控設(shè)備的要求不斷的在提高,將高動態(tài)范圍(High Dynamic Range,HDR)攝像機代替?zhèn)鹘y(tǒng)攝像機以提高監(jiān)控質(zhì)量成為了監(jiān)控設(shè)備的發(fā)展趨勢。TI公司達(dá)芬奇視頻處理技術(shù)在
FPGA在高度并行、大吞吐量數(shù)字信號處理(DSP)應(yīng)用方面享有很好的聲譽。過去幾代FPGA器件一直穩(wěn)定的增強這方面的特性。但是,很少有一種革命性的而不是漸進式的新產(chǎn)品出現(xiàn)。A
自動翻譯,供參考電源要求和電源解決方案的FPGA現(xiàn)場可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點是在開發(fā)過程中的靈活性,簡單的升級路
摘要:以FPGA為控制器,使用霍爾傳感器進行電機電流及位置的檢測,用MOSFET搭接成的驅(qū)動電路進行控制電機的轉(zhuǎn)速和轉(zhuǎn)向,用VHDL語言設(shè)計了一種PWM調(diào)節(jié)電機速度的方法。通過對
摘要:針對脈沖耦合神經(jīng)網(wǎng)絡(luò)(PCNN)具有神經(jīng)元脈沖同步激發(fā)、適合硬件實現(xiàn)的特點,提出了一種基于FPGA的PCNN實時處理系統(tǒng)。系統(tǒng)設(shè)計了時鐘分頻、串口通信、串并轉(zhuǎn)換、PCNN結(jié)
摘要 針對基于單片機的IRIG—B碼解碼器解碼精度低、工作穩(wěn)定性差等問題,提出了一種基于FPGA的IRIG—B碼解碼器設(shè)計。在實現(xiàn)過程中著重分析了輸入 IRIG—B碼
摘要:文中在FPGA上采用純verilog邏輯實現(xiàn)了Alpha半透明圖像疊加算法,即驗證了算法的正確性,同時針對FPGA不善于處理浮點運算的弊端,采用了移位操作的方法,進一步提高了
摘要 在通信設(shè)施、成像設(shè)備、工業(yè)儀器儀表等需要大量數(shù)據(jù)的系統(tǒng)中,要求數(shù)據(jù)轉(zhuǎn)換級提供越來越寬的分辨率和越來越高的采樣率。并行接口的物理布局和串行LVDS方法的比特率限制,給設(shè)計人員帶來技術(shù)障礙。文中基于Xili
為了緩解城市交通擁堵問題,提出一種基于FPGA平臺遠(yuǎn)程網(wǎng)絡(luò)控制的城市交通控制系統(tǒng)設(shè)計。系統(tǒng)采用TCP/IP傳輸協(xié)議實現(xiàn)控制中心發(fā)送控制信息給交通系統(tǒng)??刂浦行牟捎肣t圖形化界面實現(xiàn),清楚直觀;交通系統(tǒng)依據(jù)控制信息選擇相應(yīng)配時方案進行顯示。經(jīng)測試,該系統(tǒng)工作穩(wěn)定、控制精確、可靠性高,且成本較低
21ic訊 Altera公司今天宣布,開始提供面向Nios® II嵌入式處理器的Altera®功能安全鎖步解決方案,這一解決方案降低了設(shè)計周期風(fēng)險,幫助系統(tǒng)設(shè)計人員簡化工業(yè)和汽車
本文提出一個基于FPGA的SPI Flash讀寫硬件實現(xiàn)方案,該方案利用硬件對SPI Flash進行控制,能夠非常方便地完成Flash的讀寫、擦除、刷新及預(yù)充電等操作,同時編寫的SPI Fla
21ic訊 Altera公司今天公開業(yè)界第一款異構(gòu)系統(tǒng)級封裝(SiP,System-in-Package)器件,集成了來自SK Hynix的堆疊寬帶存儲器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stra
IBM(NYSE:IBM)和賽靈思公司(NASDAQ: XLNX)今天聯(lián)合宣布開展一項多年戰(zhàn)略協(xié)作,在IBM POWER系統(tǒng)上運用賽靈思FPGA加速工作負(fù)載處理技術(shù),以打造更高性能、更高能效的數(shù)據(jù)中心應(yīng)用。IBM和賽靈思已簽署一項(保密)協(xié)議,
高性能浮點處理一直與高性能CPU相關(guān)聯(lián)。在過去幾年中,GPU也成為功能強大的浮點處理平臺,超越了圖形,稱為GP-GPU(通用圖形處理單元)。新創(chuàng)新是在苛刻的應(yīng)用中實現(xiàn)基于FPGA