最近幾年,深度學(xué)習(xí)成為計算機(jī)視覺、語音識別、自然語言處理等關(guān)鍵領(lǐng)域中所最常使用的技術(shù),被業(yè)界大為關(guān)注。然而,深度學(xué)習(xí)模型需要極為大量的數(shù)據(jù)和計算能力,只有更好的
本文是根據(jù)FPGA技術(shù)牛人歷年來的經(jīng)驗(yàn)所總結(jié)出來的關(guān)于FPGA開發(fā)基本流程及注意事項(xiàng)基本介紹,希望給初學(xué)者丁點(diǎn)幫助。眾所周知,F(xiàn)PGA是可編程芯片,因此FPGA的設(shè)計方法包括硬
現(xiàn)今的信號處理設(shè)備越來越復(fù)雜,不僅要求高速的處理能力,而且要求功能多樣化,僅僅追求速度已經(jīng)不能滿足需求。尤其在復(fù)雜多變的環(huán)境中,要求信號處理機(jī)能夠完成多種處理功
目前可提供的 28nm 以下現(xiàn)場可編程門陣列 (FPGA) 采用了業(yè)界僅有速度高達(dá) 1,500Gbps 浮點(diǎn)運(yùn)算的硬浮點(diǎn)數(shù)字信號處理 (DSP) 模塊。這些 FPGA 采用 28nm 以下工藝技術(shù)制造,可提供高達(dá) 17.4Gbps 的運(yùn)算速度以支持長距離背板,并具有高達(dá) 28.3Gbps 的數(shù)據(jù)速率以把高端帶寬性能引入中端設(shè)備。
摘要:針對航空測試中常用的同步器信號,提出一種基于嵌入式系統(tǒng)的雙通道同步器信號采集系統(tǒng)。系統(tǒng)以同步器專用芯片對信號進(jìn)行預(yù)處理,解析出數(shù)字量的角度和角速率,以FPGA
摘要:本文介紹了一種基于FPGA的多數(shù)值分頻器的設(shè)計,該分頻器可以實(shí)現(xiàn)占空比及分頻系數(shù)可調(diào),其分頻數(shù)值可以是整數(shù)、小數(shù)和分?jǐn)?shù)。文章給出了使用Altera公司的Cyelon eII系
摘要:FIR數(shù)字濾波器的實(shí)現(xiàn)方法很多,而現(xiàn)代數(shù)字通信對實(shí)時性的需求決定其需要很高的數(shù)據(jù)吞吐率和處理速度。文章探求高速全并行FIR的FPGA實(shí)現(xiàn)方法,并以8輸入15階FIR濾波器
摘要:基于曲面線接觸加工中全軟件數(shù)控系統(tǒng)實(shí)現(xiàn)多軸運(yùn)動控制的目的,介紹了一種基于單片機(jī)+FPGA的多軸運(yùn)動控制卡的設(shè)計方法,該卡可以實(shí)現(xiàn)五軸控制。采用模塊化的設(shè)計思想設(shè)
智慧醫(yī)療整合個人生理狀態(tài)感測與結(jié)合物聯(lián)網(wǎng),是眾多IoT應(yīng)用中的重點(diǎn)項(xiàng)目,因?yàn)獒t(yī)療IoT應(yīng)用市場的特殊性,不僅相關(guān)設(shè)備需達(dá)到高穩(wěn)定性要求,同時所開發(fā)的產(chǎn)品受法規(guī)、產(chǎn)品驗(yàn)證嚴(yán)格管制,選擇開發(fā)平臺就成為左右成敗的重要關(guān)鍵。
21ic訊 賽靈思公司今天宣布其 Virtex® UltraScale+™ FPGA面向首批客戶開始發(fā)貨,這是業(yè)界首款采用臺積公司(TSMC)16FF+工藝制造的高端FinFET FPGA。賽靈思在Ultra
本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進(jìn)行視頻處理的方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€過程。實(shí)時視頻圖像處理中,低層的預(yù)處理算法處理的數(shù)據(jù)量大,對處理速度要求高,但算
21ic訊 貿(mào)澤電子(Mouser Electronics) 即日起開始分銷Terasic Technologies的Atlas-SoC和DE0-Nano-SoC開發(fā)套件。Terasic Technologies是Altera的重要設(shè)計服務(wù)網(wǎng)絡(luò)合作伙伴。
1 系統(tǒng)方案設(shè)計設(shè)計的數(shù)字示波器系統(tǒng)主要使用了Xilinx系統(tǒng)的開發(fā)環(huán)境,并在此環(huán)境內(nèi)部建立了AD采樣控制模塊、鍵盤控制模塊、VGA顯示模塊等多個模塊,從很大程度上減少了硬件
0 引言分布式干擾系統(tǒng)是一種綜合化、一體化、小型化、網(wǎng)絡(luò)化和智能化系統(tǒng),是將眾多體積小,重量輕,廉價的小功率偵察干擾機(jī)裝置在易于投放的小型平臺上,撒布在接近被干擾
憑借出色的性能和功耗指標(biāo),賽靈思 FPGA 成為設(shè)計人員構(gòu)建卷積神經(jīng)網(wǎng)絡(luò)的首選 XE "" XE "" XE "" XE ""。新的軟件工具可簡化實(shí)現(xiàn)工作。人工智能正在經(jīng)歷一場變革,這要得益
傳統(tǒng)的光纖檢測系統(tǒng)大都是基于MCU架構(gòu)來實(shí)現(xiàn)的,雖然MCU系統(tǒng)或DSP處理器在數(shù)字信號處理方面功能強(qiáng)大,但難以完成大量實(shí)時數(shù)據(jù)的采集,因采樣點(diǎn)少帶來的測量誤差會累積到測試
Skreens以強(qiáng)大的分屏功能而著稱,這個眾籌起家的顯示方案提供商的產(chǎn)品正在變得越來越多樣化。不僅僅局限于TV, Skreens在剛剛舉行的2016年國際消費(fèi)電子展 (CES 2016)上演示了其采用賽靈思All Programmable SoC技術(shù)的
對于一個終端用戶來說,打開一個電子設(shè)備很簡單;只需按下按鈕就可以了。然而,需要花費(fèi)大量的精力來創(chuàng)建一個平滑順暢的加電體驗(yàn)。系統(tǒng)接通的過快將會導(dǎo)致由不可控的涌入電流
本文作者是嵌入式領(lǐng)域的專家周立功先生,他給了學(xué)習(xí)嵌入式系統(tǒng)的同學(xué)們很多寶貴的建議,趕緊收藏此文章,避免走彎路。
摘要:傳統(tǒng)的光纖檢測系統(tǒng)大都是基于MCU架構(gòu)來實(shí)現(xiàn)的,雖然MCU系統(tǒng)或DSP處理器在數(shù)字信號處理方面功能強(qiáng)大,但難以完成大量實(shí)時數(shù)據(jù)的采集,因采樣點(diǎn)少帶來的測量誤差會累積