曾幾何時(shí),高清晰度平板顯示電視機(jī)對(duì)普通消費(fèi)者來(lái)說(shuō)價(jià)格高昂。如今,它們已能夠被經(jīng)濟(jì)地大量生產(chǎn),而且價(jià)格能為大多數(shù)家庭所接受。顯示板制造商正在擴(kuò)大生產(chǎn)能力,以滿足需求并促進(jìn)更高的消費(fèi)量。根據(jù) iSuppli 公司
如果設(shè)計(jì)中有多個(gè)模塊,每個(gè)模塊內(nèi)部有許多寄存器或者存儲(chǔ)塊需要配置或者提供讀出那么實(shí)現(xiàn)方式有多種,主要如下:實(shí)現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進(jìn)行配置和讀出。這種方式簡(jiǎn)單是簡(jiǎn)單,
工業(yè)自動(dòng)化(Industrial Automation)發(fā)展迅速增溫,已成為嵌入式處理器業(yè)者的新戰(zhàn)場(chǎng)。由于工業(yè)自動(dòng)化牽涉大規(guī)模的控制器換新需求,加上須導(dǎo)入高可靠度、高安全性工業(yè)乙太網(wǎng)路(Ethernet),以及多軸、高精準(zhǔn)度馬達(dá)控制
工業(yè)馬達(dá)雖僅占全球馬達(dá)使用量的一小部分,不過(guò)因耗電量驚人,已使其成為國(guó)際上馬達(dá)能源效率主要管制對(duì)象(表1)。據(jù)了解,以一個(gè)11千瓦(kW)、效率為IE3的工業(yè)感應(yīng)馬達(dá)而言,當(dāng)該馬達(dá)每年運(yùn)轉(zhuǎn)四千個(gè)小時(shí),并連續(xù)運(yùn)轉(zhuǎn)20
如果設(shè)計(jì)中有多個(gè)模塊,每個(gè)模塊內(nèi)部有許多寄存器或者存儲(chǔ)塊需要配置或者提供讀出那么實(shí)現(xiàn)方式有多種,主要如下:實(shí)現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進(jìn)行配置和讀出。這種方式簡(jiǎn)單是簡(jiǎn)單,
一、FPGA與CPLD的基本概念1.CPLDCPLD主要是由可編程邏輯宏單元(LMC,Logic Macro Cell)圍繞中心的可編程互連矩陣單元組成,其中LMC邏輯結(jié)構(gòu)較復(fù)雜,并具有復(fù)雜的I/O單元互連結(jié)構(gòu),可由用戶(hù)根據(jù)需要生成特定的電路結(jié)
針對(duì)智能家居的應(yīng)用需要和智能手機(jī)的日益普及,設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)以Android手機(jī)作為遙控終端及FPGA為主控中心的智能家居系統(tǒng),該系統(tǒng)利用藍(lán)牙進(jìn)行通信,應(yīng)用多種傳感器,實(shí)現(xiàn)視頻監(jiān)控、學(xué)習(xí)型紅外遙控、溫濕度采集、
直接數(shù)字頻率合成技術(shù)(DDS)作為第三代頻率合成技術(shù),廣泛應(yīng)用于儀器儀表、通信、雷達(dá)等領(lǐng)域?;贒DS技術(shù)設(shè)計(jì)的頻率合成器輸出方波時(shí),存在明顯的重影現(xiàn)象,這直接影響了方波的質(zhì)量。對(duì)方波重影出現(xiàn)的原因進(jìn)行了分析,并提出一種適用于FPGA的改進(jìn)算法,較好地弱化了方波重影。
傳統(tǒng)的監(jiān)控系統(tǒng)需要安保人員實(shí)時(shí)監(jiān)控畫(huà)面或事后回放視頻記錄進(jìn)行人工分析,不但成本高,而且效率低。目前很多視頻監(jiān)控系統(tǒng)也只是做到了網(wǎng)絡(luò)化,而且由于受網(wǎng)絡(luò)帶寬的限制,
本文提出了一種基于FPGA和USB接口的驗(yàn)光儀控制系統(tǒng)設(shè)計(jì)方案,該方案中的全自動(dòng)電腦驗(yàn)光的接口設(shè)計(jì)是在原先驗(yàn)光儀的基礎(chǔ)進(jìn)行了改進(jìn),設(shè)計(jì)了基于FPGA的全自動(dòng)電腦控制系統(tǒng),并采用了先進(jìn)的USB技術(shù)連接設(shè)備與電腦,提高了數(shù)據(jù)傳輸速率,增加了定位精度,并且縮短了驗(yàn)光過(guò)程的時(shí)間。
許多數(shù)字處理系統(tǒng)都會(huì)使用FPGA,原因是FPGA有大量的專(zhuān)用DSP以及block RAM資源,可以用于實(shí)現(xiàn)并行和流水線算法。因此,通常情況下,F(xiàn)PGA都要和高性能的ADC和DAC進(jìn)行接口
摘要:調(diào)幅是中短波廣播中一種主要的調(diào)制方式。本文針對(duì)現(xiàn)有的模擬短波AM解調(diào)器的不足,提出了一種基于FPGA的全數(shù)字解調(diào)器。其最大的優(yōu)點(diǎn)是將系統(tǒng)中的模擬電路壓縮到最小。短波信號(hào)在前端經(jīng)過(guò)模數(shù)轉(zhuǎn)換器采樣后直接送
摘要:設(shè)計(jì)了一種多通道頻率測(cè)量系統(tǒng)。系統(tǒng)由模擬開(kāi)關(guān)、信號(hào)調(diào)理電路、FPGA、總線驅(qū)動(dòng)電路構(gòu)成,實(shí)現(xiàn)對(duì)頻率信號(hào)的分壓、放大、濾波、比較、測(cè)量,具備回路自測(cè)試功能,可與主設(shè)備進(jìn)行數(shù)據(jù)交互,具有精度高、可擴(kuò)展、
引言在很多電子系統(tǒng)中,有必要為特定類(lèi)型負(fù)載提供雙極性 (正和負(fù)) 電壓或電流。需要雙極性電壓 / 電流的負(fù)載包括 FPGA體偏置應(yīng)用、熱電冷卻器、DC 電動(dòng)機(jī)以及其他很多類(lèi)型
21ic訊 Altera公司今年早些時(shí)候宣布了早期客戶(hù)基準(zhǔn)測(cè)試結(jié)果獲得成功,在此基礎(chǔ)上,今天發(fā)布面向Stratix® 10 FPGA和SoC的早期試用設(shè)計(jì)軟件,這是業(yè)界第一款針對(duì)14-nm FPGA的設(shè)計(jì)軟件??蛻?hù)現(xiàn)在可以啟動(dòng)自己的Str
變化迅速的市場(chǎng)需求驅(qū)使越來(lái)越多的系統(tǒng)設(shè)計(jì)者在他們的嵌入式解決方案中使用PLD來(lái)緩解產(chǎn)品上市時(shí)間的壓力以及設(shè)計(jì)靈活性需求。該市場(chǎng)傳統(tǒng)上由ASSP和ASIC所主宰。而PLD過(guò)去一直被認(rèn)為是高成本、高功耗的方案。但是,隨
USB 芯片和軟件廠商飛特蒂亞(FTDI)公司發(fā)布一款靈活而強(qiáng)大的開(kāi)發(fā)平臺(tái) Morph-IC-II ,可加速基于FPGA的應(yīng)用與制作,并簡(jiǎn)化先進(jìn)邏輯電路設(shè)計(jì)中整合高速480Mbit/s USB通訊作業(yè)
摘要:針對(duì)現(xiàn)有小型無(wú)人機(jī)導(dǎo)航系統(tǒng)的解算速度慢、多處理器核心臃腫可靠性差的缺點(diǎn),實(shí)現(xiàn)了一種僅使用單一FPGA作為數(shù)據(jù)處理核心的小型高速導(dǎo)航解算系統(tǒng)。該系統(tǒng)對(duì)飛機(jī)運(yùn)動(dòng)方程組和導(dǎo)航方程組進(jìn)行并行化分解,對(duì)相互獨(dú)
摘要:傳統(tǒng)電熱水器系統(tǒng)大多采用單片機(jī)作為控制核心,僅具有加熱和保溫功能,水溫不可見(jiàn),水量不易控制,大多熱水器在保溫時(shí)采用開(kāi)關(guān)控制,給電力系統(tǒng)帶來(lái)巨大沖擊。本系統(tǒng)選用現(xiàn)場(chǎng)可編程邏輯器件Actel Fusion系列F
摘要 針對(duì)FFT算法基于FPGA實(shí)現(xiàn)可配置的IP核。采用基于流水線結(jié)構(gòu)和快速并行算法實(shí)現(xiàn)了蝶形運(yùn)算和4k點(diǎn)FFT的輸入點(diǎn)數(shù)、數(shù)據(jù)位寬、分解基自由配置。使用Verilog語(yǔ)言編寫(xiě),利用ModelSim仿真,由ISE綜合并下載,在Xilinx