在現(xiàn)有LED顯示屏發(fā)送卡的基礎(chǔ)上,這里設(shè)計了一種無外接存儲體的LED顯示屏發(fā)送卡,如圖1.圖1 LED顯示屏發(fā)送卡原理圖該發(fā)送卡由DVI模塊、FPGA控制器、兩路千兆網(wǎng)輸出模塊構(gòu)成。DVl解碼芯片將解碼得到的數(shù)據(jù)和控制信號傳
21ic訊 美高森美公司(Microsemi Corporation) 日前宣布,該公司的耐輻射型(radiation tolerant) RT ProASIC®3 FPGA產(chǎn)品系列現(xiàn)可以陶瓷四方扁平封裝(CQFP)形式供貨。CQFP封裝符合經(jīng)過時間考驗與飛行驗證的電路板和
21ic訊 美高森美公司(Microsemi Corporation) 日前宣布,該公司的耐輻射型(radiation tolerant) RT ProASIC®3 FPGA產(chǎn)品系列現(xiàn)可以陶瓷四方扁平封裝(CQFP)形式供貨。CQFP封裝符合經(jīng)過時間考驗與飛行驗證的電路板和
基于ARM與FPGA的LCD控制器設(shè)計
AFDX-ES SoC驗證平臺的構(gòu)建與實現(xiàn)
FPGA設(shè)計一個很重要的設(shè)計是時序設(shè)計,而時序設(shè)計的實質(zhì)就是滿足每一個觸發(fā)器的建立(Setup)/保持(Hold)時間的要求。建立時間(Setup Time):是指在觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間,如果建立時間
邏輯分析儀測試在基于FPGA的LCD顯示控制中的應(yīng)用摘要:邏輯分析儀作為基礎(chǔ)儀器,應(yīng)該在基礎(chǔ)數(shù)字電路教學(xué)中得到廣泛應(yīng)用。本文介紹了基于FPGA的液晶顯示控制設(shè)計方案,通過使用OLA2032B邏輯分析儀,對控制線進(jìn)行監(jiān)測與
摘 要: 本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實現(xiàn)了其功能。該方案不僅納入了“同步保護(hù)”的思想,同時對誤碼率量級的判斷也提出了一種簡化而又可行的方法。在數(shù)字通信系統(tǒng)中,為了
摘要:首先介紹了兩種高精度相位差測量算法,一種是基于直接數(shù)字頻率合成(DDS)的相關(guān)測量法,另一種是基于快速傅里葉變換(FFT)的FFT測量法。其次,通過理論仿真分析兩種算法在不同信噪比和數(shù)據(jù)長度下的性能,并在此基
目前越來越多的家用電器從低速的撥號上網(wǎng)向?qū)拵Щヂ?lián)網(wǎng)接入或互聯(lián)網(wǎng)協(xié)議電視(IPTV)轉(zhuǎn)移,尤其是IPTV有望在中國獲得快速的發(fā)展。比較而言,IPTV的基礎(chǔ)設(shè)施成本相當(dāng)?shù)?,因為這種方法不需要銅軸電纜,而是采用DSL或?qū)拵ф?/p>
目前越來越多的家用電器從低速的撥號上網(wǎng)向?qū)拵Щヂ?lián)網(wǎng)接入或互聯(lián)網(wǎng)協(xié)議電視(IPTV)轉(zhuǎn)移,尤其是IPTV有望在中國獲得快速的發(fā)展。比較而言,IPTV的基礎(chǔ)設(shè)施成本相當(dāng)?shù)停驗檫@種方法不需要銅軸電纜,而是采用DSL或?qū)拵ф?/p>
IPTV系統(tǒng)中的FPGA供電問題解決方案介紹
如何在低成本FPGA中實現(xiàn)動態(tài)相位調(diào)整
‘DIY’的EDA流程將在2012年起飛 當(dāng)Verific自2001年起開始提供(System)Verilog和VHDL解析器(parsers)時,許多EDA公司也紛紛快速跟進(jìn)。許多半導(dǎo)體公司內(nèi)部的CAD團(tuán)隊和FPGA公司的客戶支援設(shè)計工具
0 引 言USB(通用串行總線)是英特爾、微軟、IBM、康柏等公司1994年聯(lián)合制定的一種通用串行總線規(guī)范,它解決了與網(wǎng)絡(luò)通信問題,而且端口擴(kuò)展性能好、容易使用。最新的USB2.0支持3種速率:低速1.5 Mbit/s,全速12 Mbit/
摘要:以單片機(jī)和可編程邏輯器件(FPGA)為控制核心,設(shè)計了一個程控濾波器,實現(xiàn)了小信號程控放大、程控調(diào)整濾波器截止頻率和幅頻特性測試的功能。其中放大模塊由可變增益放大器AD603實現(xiàn),最大增益60dB,10dB步進(jìn)可調(diào)
摘要:為了擴(kuò)展VME總線和CAN總線的應(yīng)用范圍,充分利用兩種總線的不同傳輸特點(diǎn),采用了模塊設(shè)計方法,提出一種基于FPGA和MCU的總線轉(zhuǎn)換方案。該方案給出了FPGA與上位VME總線部分的VME總線接口設(shè)計,利用MCU控制CPLD擴(kuò)
摘要:介紹一種基于FPGA的網(wǎng)絡(luò)圖像采集處理系統(tǒng)設(shè)計,該系統(tǒng)采用單片F(xiàn)PGA,實現(xiàn)了圖像的采集、壓縮和網(wǎng)絡(luò)傳輸功能,具有體積小,集成度高,算法升級靈活方便的特點(diǎn)。詳述了模塊的圖像采集邏輯、RAM控制邏輯、壓縮算法
摘要:隨著技術(shù)的發(fā)展,工業(yè)檢測技術(shù)受到人們的重視,其中圖像檢測由于其具有直觀,方便,信息量較全面而使得它在工業(yè)檢測方面具有重要的應(yīng)用。以FPGA作為控制核心,設(shè)計了一個小型圖像采集系統(tǒng)。通過FPGA實現(xiàn)CMOS圖
在分析某型飛機(jī)MILSTD1553B數(shù)據(jù)總線系統(tǒng)構(gòu)成的基礎(chǔ)上,結(jié)合其通信協(xié)議與其消息傳輸格式,建立了某型飛機(jī)總線系統(tǒng)通訊層次結(jié)構(gòu),并運(yùn)用FPGA和DSP技術(shù)設(shè)計了此型飛機(jī)總線系統(tǒng)通訊軟件。目前,隨著工藝和技術(shù)的進(jìn)步,集