嵌入式系統(tǒng)中FPGA的被動串行配置方式
分析軟處理器MicroBlaze的體系結(jié)構(gòu),給出MicroBlaze內(nèi)核在軟件無線電系統(tǒng)中的應(yīng)用,實現(xiàn)SOPC(可編程系統(tǒng)芯片)。
Stratix II FPGA:成功的90nm開發(fā)和推出案例研究
介紹了為PET(正電子發(fā)射斷層掃描儀)的前端電子學(xué)模塊提供時間基準而設(shè)計的一種新型高頻時鐘扇出電路。
給出一種基于FPGA的新型諧波分析儀的設(shè)計方案。
常用的信息驗證碼是使用單向散列函數(shù)生成驗證碼,安全散列算法SHA-1使用在是因特網(wǎng)協(xié)議安全性(IPSec)標準中。
在對FFT(快速傅立葉變換)算法進行研究的基礎(chǔ)上,描述了用FPGA實現(xiàn)FFT的方法,并對其中的整體結(jié)構(gòu)、蝶形單元及性能等進行了分析。
介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。
介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實現(xiàn)3-DES算法的設(shè)計要點及關(guān)鍵部分的設(shè)計。
簡要介紹了CPLD/FPGA器件的特點和應(yīng)用范圍,并以分頻比為2.5的半整數(shù)分頻器的設(shè)計為例,介紹了在MAX+plus II開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設(shè)計數(shù)字邏輯電路的過程和方法。
本文介紹一種基于總線型LVDS的通信系統(tǒng)方案,以及利用FPGA芯片實現(xiàn)系統(tǒng)核心模塊的設(shè)計方法。
提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計方案,分析整個系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計方案等。
本文介紹的測頻方法,不僅消除了直接測頻方法中對測量頻率需要采用分段測試的局際,而且在整個測試頻段內(nèi)能夠保持高精度不變。
介紹使用現(xiàn)代EDA手段設(shè)計核物理實驗常用儀器——定標器的原理和實現(xiàn)方法。
可編程外圍器件PSD應(yīng)用于單片機系統(tǒng)后,簡化了單片機外圍電路的設(shè)計,增加了系統(tǒng)的可靠性;利用PSD與單片機組成的系統(tǒng),通過計算機串口對FPGA進行實時在線編程、仿真和配置。