媲美7nm的差異化方案?格芯推出了12LP+工藝
9月25日,格芯在其全球技術(shù)會(huì)議上推出了12LP+工藝,主要面向人工智能培訓(xùn)和推理應(yīng)用領(lǐng)域。相比于上一代的12LP工藝,12LP+提供了20%的性能提升或40%的功耗降低,邏輯面積減少了15%。
另外,12LP+工藝的一個(gè)關(guān)鍵特性是,擁有一個(gè)高速、低功耗的0.5V SRAM存儲(chǔ)單元,它能夠支持處理器和內(nèi)存之間快速、節(jié)能的數(shù)據(jù)傳輸,這是計(jì)算和有線基礎(chǔ)設(shè)施市場(chǎng)對(duì)人工智能應(yīng)用的重要要求。
格芯針對(duì)12LP+工藝提供人工智能應(yīng)用和設(shè)計(jì)/技術(shù)聯(lián)合開發(fā)(DTCO)服務(wù)的設(shè)計(jì)參考包,這兩個(gè)服務(wù)都能讓客戶從整體的角度來看待人工智能電路設(shè)計(jì),以便降低能耗和成本。
除此之外,12LP+還擁有新的硅中介層用于2.5D封裝,這有助于將高帶寬內(nèi)存與處理器集成,以實(shí)現(xiàn)快速、節(jié)能的數(shù)據(jù)處理。
12LP+解決方案用到了ARM為格芯開發(fā)的Artisan?物理IP和用于人工智能應(yīng)用的POP?IP。這兩種解決方案也將應(yīng)用于格芯的第一代12LP平臺(tái)。
ARM物理設(shè)計(jì)部門(Physical Design Group)總經(jīng)理兼研究員Gus Yeung表示:“人工智能、汽車和高端消費(fèi)移動(dòng)只是為滿足高性能SoC的迫切需求而不斷增長(zhǎng)的應(yīng)用中的一小部分。在廣泛使用的ARM Artisan物理IP和先進(jìn)的處理器設(shè)計(jì)的支持下,格芯的12LP+將幫助設(shè)計(jì)師們更快速和高效的設(shè)計(jì)出相應(yīng)產(chǎn)品”。
格芯數(shù)字技術(shù)解決方案副總裁Michael Mendicino表示:“12LP+的推出是格芯為客戶提供差異化解決方案戰(zhàn)略的結(jié)果,與其他解決方案相比,格芯能夠在不中斷工作流程的情況下擴(kuò)展設(shè)計(jì)規(guī)模,這具有非常高的成本效益。”
Michael Mendicino 進(jìn)一步指出:“例如,作為一種先進(jìn)的12nm技術(shù),我們的12LP+解決方案已經(jīng)為客戶提供了他們希望從7nm工藝中獲得的大部分性能和功率優(yōu)勢(shì),但他們的NRE(非重復(fù)性工程)成本平均只有一半左右,這帶來了顯著的成本下降。此外,由于12nm節(jié)點(diǎn)的運(yùn)行時(shí)間更長(zhǎng),也更為成熟,客戶將能夠快速流片,來充分把握人工智能技術(shù)日益增長(zhǎng)的需求?!?/p>
格芯方面透露,12LP+PDK現(xiàn)已可用,公司目前正與幾個(gè)客戶合作。預(yù)計(jì)將于2020年下半年流片,2021年在位于紐約馬耳他的Fab 8量產(chǎn)。