www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]介紹了一種無線搶答器系統(tǒng)的設(shè)計(jì)方案,其電路結(jié)構(gòu)簡單,單元電路由VHDL語言設(shè)計(jì)完成,利用EDA工具軟件Max+Plus II 10.0編譯仿真驗(yàn)證,并利用復(fù)雜可編程邏樣器件CPLD實(shí)現(xiàn)系統(tǒng)功能,而且與上位微機(jī)進(jìn)行串行通信,實(shí)現(xiàn)多種功能,非常適用于多種竟賽場合。實(shí)踐證明.系統(tǒng)工作穩(wěn)定可布,具有廣闊的應(yīng)用前景。

隨著電子技術(shù)的發(fā)展,應(yīng)用系統(tǒng)向小型化,快速化,大容量,重量輕的方向發(fā)展,電子設(shè)計(jì)自動(dòng)化EDA(Electronics Dcsign Automation)技術(shù)應(yīng)運(yùn)而生,他是電子產(chǎn)品及系統(tǒng)開發(fā)領(lǐng)域中一場革命性變革,也是高科技化發(fā)展的必然產(chǎn)物。EDA主要應(yīng)用于數(shù)字電路的設(shè)計(jì),目前他在中國的應(yīng)用多數(shù)是用在FPGA/CPLD/EPLD的設(shè)計(jì)中。EDA系統(tǒng)為電子產(chǎn)品的開發(fā),電子系統(tǒng)的設(shè)計(jì),電子系統(tǒng)工程提供了高度集成的軟件環(huán)境,具有完整而自動(dòng)的實(shí)現(xiàn)流程,直觀的沒計(jì)環(huán)境,龐大的模擬庫,簡單而優(yōu)良的仿真功能等優(yōu)勢。

1 引言

搶答器在各種知識(shí)、智力競賽中有很大的用處,他能準(zhǔn)確、公正、直觀地判斷出第一搶答者,并通過搶答器的指示燈顯示和警示蜂鳴等手段指示出第一搶答者。如今在很多的綜藝節(jié)目中,更多的采用大屏幕顯示搶答者,渲染出更加激烈的比賽氣氛,而且配合演播廳的整體效果,就要求搶答器也能提供多種接口,并拋棄傳統(tǒng)的長長的蜘蛛網(wǎng)似的開關(guān)引線。本文所介紹的是一種基于EDA技術(shù)的實(shí)用無線搶答器系統(tǒng)的設(shè)計(jì)方案,他采用超大規(guī)模邏輯器件CPLD來處理搶答器的邏輯,通過上位微機(jī)來完成聲音和動(dòng)畫等效果。該方案的優(yōu)點(diǎn)在于:反應(yīng)快、安裝簡單、覆蓋范圍廣、可擴(kuò)展性強(qiáng)、使用效果更美觀等。

2系統(tǒng)構(gòu)成

基于CPLD和無線編解碼發(fā)射接收技術(shù)的無線搶答器系統(tǒng)的原理框圖如圖1所示,由8路無線搶答終端、主控制器以及上位微機(jī)系統(tǒng)組成。

2.1無線搶答終端

在本設(shè)計(jì)中,無線搶答終端主要包括編碼模塊、無線發(fā)射模塊和功率放大模塊,其內(nèi)部結(jié)構(gòu)框圖如圖2所示。

其中編碼模塊采用的是專用紅外遙控編碼芯片PT2262-IR,在主控制器端的無線解碼模塊采用的與其配對使用的解碼芯片PT2272,他們都是臺(tái)灣普城公司生產(chǎn)的一種CMOS工藝制造的低功耗低價(jià)位通用編解碼電路,最多可有12位三態(tài)地址端管腳,任意組合可提供531441地址碼。PT2262最多可有6位(DO ~D5)數(shù)據(jù)端管腳,設(shè)定的地址碼和數(shù)據(jù)碼從17腳串行輸出,非常適合用于無線遙控發(fā)射電路,其有效發(fā)射接收距離為80 m,發(fā)射電路電源范圍為2-12 V,接收電路電源范圍為4. 8~5. 0 V,發(fā)射電路有效發(fā)射反應(yīng)時(shí)間≤0. 2 ms.

無線發(fā)射接受模塊采用通用系列產(chǎn)品9912,在主控制器端的無線接收模塊采用的是9921,這樣不僅可以加快制作過程,而且還可以增加電路的穩(wěn)定與可靠性。

2. 2 CPLD主控芯片

系統(tǒng)核心控制芯片采用的是Altera公司MAX7000S系列新一代CPLD器件EPM7128SLC84-15。該芯片采用CMOS E2PROM工藝,傳輸延遲僅為5 ns;內(nèi)部具有豐富的資源-128個(gè)觸發(fā)器、2500個(gè)用戶可編程門;而且具有68個(gè)用戶可編程的I/O接口,為系統(tǒng)定義輸人、輸出和雙向口提供了極大的方便;為了比較適合混合電壓系統(tǒng),通過配置,輸人引腳可以兼容3.3V/5V邏輯電平,輸出可以配置為3. 3 V/5 V邏輯電平輸出。EPM7128同時(shí)還提供了JTAG接口,可進(jìn)行ISP編程,極大地方便了用戶。

新的CPLD芯片技術(shù)除了大大減少集成芯片的數(shù)目,便于對系統(tǒng)進(jìn)行擴(kuò)展,還可以縮短開發(fā)周期。降低開發(fā)成本,同時(shí)提高了技術(shù)保密性。與FPGA技術(shù)相比,CPLD有掉電不易失的優(yōu)點(diǎn),使用更加方便。

2. 3人機(jī)接口電路

本系統(tǒng)中,主控制器與上位微機(jī)的通信采用RS 232串行異步通信方式。由于CPLD主控芯片的輸出電平與RS 232的電平不匹配,所以主控制器與上位微機(jī)的人機(jī)接口電路,主要選用采用Max232芯片的進(jìn)行電平轉(zhuǎn)換。Max232是MAXIM公司生產(chǎn)的,包含兩路驅(qū)動(dòng)器和接收器的RS 232轉(zhuǎn)換芯片。芯片內(nèi)部有一個(gè)電壓轉(zhuǎn)換器,可以把輸入的+5V電壓轉(zhuǎn)換為RS232接口所需的±10V電壓。

3軟件設(shè)計(jì)

本設(shè)計(jì)中的軟件由CPLD控制程序和土位機(jī)PC端的動(dòng)態(tài)效果演示程序2部分組成。CPLD控制程序?qū)崿F(xiàn)與無線接收解碼模塊的連接及完成與外圍模塊之間的數(shù)據(jù)轉(zhuǎn)換和通訊。上位機(jī)PC端的動(dòng)態(tài)效果演示程序重點(diǎn)是完成基于VB的交互界面的設(shè)計(jì)。

3. 1基于CPLD的核心控制程序

CPLD控制程序是本系統(tǒng)軟件設(shè)計(jì)的核心,他采用的是在美國Altera公司的Max+Plus II 10.0平臺(tái)上用VHDI高級(jí)語言輸人設(shè)計(jì)方法。他有專用的工具來實(shí)現(xiàn)將語言描述過的電路功能轉(zhuǎn)換為實(shí)際的電路,具有很好的通用性和靈活性。他的主要功能:接收并保存無線接收解碼模塊傳送的搶答成功的終端的編碼并封鎖接收模塊,直至控制端復(fù)位;同時(shí)蜂鳴器奏響并在LED顯示搶答成功的終端編號(hào);并完成CPLD與串行接口芯片的數(shù)據(jù)交換.

該控制程序主要包括4個(gè)功能子模塊:分頻模塊、搶答終端編碼接收模塊、串行發(fā)送模塊、串行接收模塊。在Max-f-Plus II 10. 0中設(shè)計(jì)輸人各個(gè)模塊的VHDL的程序后,生成庫器件并合成系統(tǒng)原理圖如圖3所示。以下簡要介紹搶答終端編碼接收模塊和串行發(fā)送模塊的程序設(shè)計(jì)。

圖4為生成的該模塊原理圖,其VHDL源程序如下:

3.1.2串行發(fā)送模塊

如圖4所示,該模塊將搶答終端編碼接收模塊輸出的搶答終端的編碼按照串行異步通訊規(guī)則發(fā)送給人機(jī)接口電路。在串口通訊中,我們約定的幀格式為1位開始位+8位數(shù)據(jù)位+1位停止位,沒有校驗(yàn)位,通訊波特率為9600。根據(jù)約定,該模塊輸出數(shù)據(jù)為10位,在發(fā)送完10位后,就停止發(fā)送,并使發(fā)送端電平處于邏輯1,然后等候下次的發(fā)送。其VHDL源程序如下:

3. 2上位機(jī)PC端的演示程序

本軟件是在VB 6.0環(huán)境下開發(fā)的,并利用其數(shù)據(jù)管理功能,建立比賽題庫并提供管理界面。其與主控制器之間的串行口通信設(shè)計(jì)部分充分利用了Mscomm串行口通信控件。由于該控件提供通過串口發(fā)送和接收數(shù)據(jù)的串行通信能力,包括了全部Windows API中關(guān)于串行通信的16個(gè)函數(shù)所完成的功能,而且開拓了更多使用戶設(shè)計(jì)方便的對象屬性來滿足不同用戶不同業(yè)務(wù)的需求,因此給編程帶來極大的方便。

本軟件在PC環(huán)境下運(yùn)行,包括以下幾個(gè)功能:根據(jù)設(shè)定自動(dòng)抽出比賽題目、控制主控制器的工作、聲光效果顯示搶答終端編號(hào)并倒數(shù)計(jì)時(shí)、現(xiàn)場效果渲染等。詳細(xì)程序在此不再贅述。

4結(jié)語

經(jīng)過反復(fù)試驗(yàn),該系統(tǒng)運(yùn)行穩(wěn)定,操作方便,達(dá)到了預(yù)期的設(shè)計(jì)效果,具有可操作性強(qiáng)、現(xiàn)場效果好的特點(diǎn),已經(jīng)在知識(shí)竟賽等相關(guān)活動(dòng)中實(shí)際使用。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

作為國內(nèi)集成電路領(lǐng)域創(chuàng)辦最早的行業(yè)頂級(jí)盛會(huì),ICCAD-Expo以其獨(dú)特的舉辦形式,獨(dú)到的與會(huì)效果,贏得了業(yè)界展商和觀眾的廣泛贊譽(yù),31年來行業(yè)內(nèi)口口相傳,規(guī)模屢創(chuàng)新高。本屆展會(huì)更是在以往高水準(zhǔn)、高規(guī)格、高質(zhì)量的基礎(chǔ)上,...

關(guān)鍵字: AI芯片 EDA RISC-V

EDA(Electronic Design Automation)即電子設(shè)計(jì)自動(dòng)化,是半導(dǎo)體設(shè)計(jì)領(lǐng)域的關(guān)鍵工具,廣泛應(yīng)用于集成電路(IC)、印刷電路板(PCB)以及系統(tǒng)級(jí)、嵌入式設(shè)計(jì),其主要功能是通過設(shè)計(jì)自動(dòng)化和流程優(yōu)化...

關(guān)鍵字: EDA 半導(dǎo)體 電路板

在全球化變局與地緣技術(shù)角力持續(xù)深化的時(shí)代浪潮中,中國半導(dǎo)體產(chǎn)業(yè)正面臨芯片設(shè)計(jì)工具鏈的“雙重封鎖”——尖端算法封鎖與規(guī)?;?yàn)證缺位。國產(chǎn)EDA的破局不僅需攻克“卡脖子”技術(shù),更需跨越“市場信任鴻溝”:紙上參數(shù)無法破壁,唯有...

關(guān)鍵字: 國微芯 EDA Esse 芯天成

7月4日消息,據(jù)央視消息,今天,商務(wù)部新聞發(fā)言人就美取消相關(guān)對華經(jīng)貿(mào)限制措施情況答記者問。

關(guān)鍵字: EDA 芯片

美國這 “說變就變” 的戲碼,真是讓人看笑話。此前,美國揮舞出口管制大棒,拿芯片設(shè)計(jì)軟件 EDA 對中國下黑手,妄圖用這 “芯片之母” 扼住中國半導(dǎo)體產(chǎn)業(yè)咽喉??扇缃?,卻灰溜溜地解除了限制。

關(guān)鍵字: EDA 芯片設(shè)計(jì)

作為全球三大RISC-V峰會(huì)之一,備受矚目的第五屆RISC-V中國峰會(huì)將于7月16日至19日在上海張江科學(xué)會(huì)堂隆重舉行。本屆峰會(huì)由上海開放處理器產(chǎn)業(yè)創(chuàng)新中心(SOPIC)主辦,上海國有資本投資有限公司、上海張江高科技園區(qū)...

關(guān)鍵字: RISC-V AI EDA

隨著芯片設(shè)計(jì)復(fù)雜度突破千億晶體管,傳統(tǒng)物理驗(yàn)證(Physical Verification, PV)工具面臨資源爭用、任務(wù)調(diào)度混亂等問題。本文提出一種基于Kubernetes的EDA容器化部署方案,通過資源隔離、動(dòng)態(tài)調(diào)度...

關(guān)鍵字: Kubernetes EDA

6月5日消息,博主數(shù)碼閑聊站表示,美國新禁令斷供EDA,涉及針對用于設(shè)計(jì)GAAFET結(jié)構(gòu)的EDA工具,而臺(tái)積電2nm就是GAAFET結(jié)構(gòu)。

關(guān)鍵字: EDA 芯片
關(guān)閉