www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]  0 引言  數(shù)字搶答器控制系統(tǒng)在現(xiàn)今許多工廠、學校和電視臺等單位所舉辦的各種知識競賽中起著不可替代的作用?;贓DA技術設計的電子搶答  器,以其價格便宜、安全可靠、使用方便而受到了人們的普遍歡迎。本文

  0 引言

  數(shù)字搶答器控制系統(tǒng)在現(xiàn)今許多工廠、學校和電視臺等單位所舉辦的各種知識競賽中起著不可替代的作用?;?strong>EDA技術設計的電子搶答

  器,以其價格便宜、安全可靠、使用方便而受到了人們的普遍歡迎。本文以現(xiàn)場可編程邏輯器件(FPGA)為設計載體,以硬件描述語言VHDL為主要表達方式,以OuartusⅡ開發(fā)軟件和GW48EDA開發(fā)系統(tǒng)為設計工具設計的電子搶答器,具有搶答鑒別與鎖存功能以及60秒答題限時功能、對搶答犯規(guī)的小組進行警告和對各搶答小組進行相應的成績加減操作等功能。

  1 電子搶答器的功能

  該電子搶答器實現(xiàn)的功能主要包括四項操作:

  (1)第一搶答信號的鑒別和鎖存

  該電子搶答器共設4個組別,每組控制一個搶答開關,分別為a,b,c,d。在主持人發(fā)出搶答指令后,若有參賽者按搶答器按鈕,則該組指示燈亮,同時顯示器顯示出搶答者的組別。同時,電路處于自鎖狀態(tài),以使其他組的搶答器按鈕不起作用。

  (2)計時功能

  在初始狀態(tài)時。主持人可以設置答題時間的初時值。在主持人對搶答組別進行確認,并給出倒計時計數(shù)開始信號以后,搶答者便可開始回答問題。此時,顯示器從初始值開始倒計時,計至0時停止計數(shù),同時揚聲器發(fā)出超時報警信號。若參賽者在規(guī)定的時間內回答完問題,主持人即可給出計時停止信號,以免揚聲器鳴叫。

  (3)計分功能

  在初始狀態(tài)時,主持人可以給每組設置初始分值。每組搶答完后,由主持人打分,答對一次加1分,答錯一次減1分。

  (4)犯規(guī)設置

  對提前搶答者和超時搶答者給予蜂鳴警示,并顯示犯規(guī)組別。

  2 電子搶答器的結構原理

  2.1 電子搶答器的整體結構

  電子搶答器的整體結構如圖1所示。它包括鑒別與鎖存模塊、定時與犯規(guī)設置模塊以及計分模塊。

  


 

  2.2 鑒別與鎖存模塊設計

  鑒別與鎖存模塊的主要功能是用于判斷a、b、c、d四個組別搶答的先后,記錄最先搶答的組別號碼,并且不再接受其它輸入信號,而對最先搶答的組別鎖存,同時顯示最先搶答的組別。

  根據(jù)以上功能要求,該模塊的源程序必須包含四個搶答輸入信號?,F(xiàn)將其信號分別設為a、b、c、d;搶答時必須要有一個允許開始搶答信號,將其信號設為 sta,該信號輸入后,其輸出指示燈亮,以便選手知道允許搶答信號已發(fā)出,故可設置一個sta的輸出指示燈信號為star-t;為了鑒別最先搶答者,可分別設置a、b、c、d組的輸出指示燈為led_a、led_b、led_c、led_d,同時設置顯示最先搶答組別號碼的輸出信號為 states[3..0];為了使系統(tǒng)進入重新?lián)尨馉顟B(tài),還需要設置一個系統(tǒng)復位信號,可將其設為rst。其鑒別與鎖存模塊的仿真波形如圖2所示。

  通過圖2可以看出,當rst=1時,系統(tǒng)處于初始狀態(tài),此時所有輸入均無效;當rst=O且sta=O時,搶答無效;而當rst=O且sta=1 時,start指示燈亮,d組為最先有效搶答組別,led_d指示燈亮,并顯示搶答成功組別d組為“0100”。通過圖2的仿真圖及分析說明,可見其鑒別與鎖存模塊的功能設計正確。

  

[!--empirenews.page--]

 

  2.3 電子搶答器定時與犯規(guī)模塊設計

  定時與犯規(guī)模塊的主要功能是用來對答題限時。當?shù)褂嫊r時間計為0時,系統(tǒng)將輸出報警信號,以對提前搶答者給予蜂鳴警示并顯示犯規(guī)組別號碼。

  根據(jù)以上功能設計要求,該模塊需要設置一個倒計數(shù)器來限制答題時間,可將其信號設為TIme[7..0]。為了使倒計時器能夠開始或停止工作,應設置一個計時使能輸入信號en;為了確定是否有選手提前搶答或超時答題,可將允許搶答信號sta和四個搶答輸入(a、b、c、d)、顯示搶答成功組別 states[3..0]、系統(tǒng)時鐘信號clk_1hz等作為輸入信號,而將犯規(guī)報警器信號alarm和犯規(guī)組別顯示offender作為輸出信號。為了使蜂鳴器停止報警或使系統(tǒng)重新進入有效搶答狀態(tài),應設置系統(tǒng)復位輸入信號rst。定時與犯規(guī)模塊的仿真波形如圖3所示,其中圖3(a)為搶答犯規(guī)及暫停計時控制功能的仿真,圖3(b)為答題犯規(guī)控制功能的仿真。

  

 

  通過圖3(a)可以看出,當rst=1時,搶答無效,倒計時器初始值設為60s;當rst=O,且sta=O時,d組提前搶答,報警器開始報警,offen-der顯示犯規(guī)組別“0100”,說明提前犯規(guī)組別為d組。此后主持人按下rst鍵,使rst=1,此時報警器停止報警,系統(tǒng)進入初始狀態(tài);而當rs-t=O且sta=1,a組搶答成功,計時使能信號en=1。當時鐘信號clk_lhz的上升沿來時,倒計時器開始計時,當a組在限定時間內回答完問題,主持人按下計時使能信號,使en=O,倒計時器停止計時,同時防止報警器報警。

  而通過圖3(b)可以看出,當rst=O,sta=1時,a組搶答成功,但沒在限定時間內回答完問題,60s倒計時時間計為O時,報警器開始報警,offender顯示犯規(guī)組別為“0001”,說明超時犯規(guī)組別為a組;主持人按下復位鍵,使rst=l,報警器停止報警,offender顯示 “0000”,即將犯規(guī)組別的號碼清零,系統(tǒng)重新進入初始狀態(tài)。[!--empirenews.page--]

  2.4 計分模塊的設計

  計分模塊的主要功能是對搶答成功并答對的組別進行加分操作或對搶答成功但答錯的組別進行減分操作,同時通過譯碼顯示電路顯示出來。根據(jù)以上的功能設計要求,該模塊需要將加、減分操作add、sub和系統(tǒng)時鐘clk_lhz作為輸入信號,而各組別的分數(shù)顯示作為輸出信號aa0[3..0]、 bb0[3..0]、cc0[3..o]、dd0[3..0];為了確定給哪個組別加或減分,需要有一個搶答成功組別的輸入信號,可將其設為chose。為了使系統(tǒng)能進入下一輪的搶答,應設置系統(tǒng)復位輸入信號rst。其計分模塊的仿真模型如圖4所示。

  

 

  通過圖4可以看出,當rst=l時,系統(tǒng)進入初始狀態(tài),a、b、c、d組的初始分值都為5,當add=1,系統(tǒng)時鐘信號clk_lhz的一個上升沿到來時,就給chose當前鑒別的組別“0001”組加1分,當sub=1,系統(tǒng)時鐘信號clk_lhz來一個上升沿時,就給chose當前鑒別的組別 “0010”組減1分。

  3 電子搶答器的硬件驗證

  本設計選用杭州康芯電子有限公司生產的GW48EDA系統(tǒng)作為硬件驗證系統(tǒng),同時選用Altera公司的EPlK30TCl44-3作為主控芯片。該主控芯片是一種基于查找表結構的現(xiàn)場可編程邏輯器件,它的基本邏輯單元是可編程的查找表,能夠實現(xiàn)組合邏輯運算,并能用可編程寄存器實現(xiàn)時序邏輯運算。設計時,只需要對電子搶答器整體設計中的輸入輸出引腳作引腳鎖定,然后重新編譯、下載,就可以進行電子搶答器的硬件驗證了。實驗表明:本設計能夠實現(xiàn)電子搶答器的全部功能。

  4 結束語

  本文以現(xiàn)場可編程邏輯器件(FPGA)為設計載體,以硬件描述語言(VHDL)為主要表達方式,以QuartusⅡ開發(fā)軟件和GW48EDA開發(fā)系統(tǒng)為設計工具設計了一種具有第一搶答信號鑒別和鎖存、計時和計分,并可對提前搶答和超時搶答進行蜂鳴警示等功能的電子搶答器。闡述了電子搶答器的工作原理和軟硬件實現(xiàn)方法。并對電子搶答器的各部分模塊進行了時序仿真和硬件驗證,結果表明,該電路能夠實現(xiàn)其所要求的功能。另外,由于FPGA芯片體積小,功耗低,價格便宜,安全可靠,稍加修改就可以改變搶答器的搶答組別數(shù),而且搶答時間設定和成績組成方式以及維護和升級都比較方便,同時也很容易做成ASIC芯片,因而具有較好的應用前景。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

上海概倫電子股份有限公司是一家具備國際市場競爭力的EDA企業(yè),擁有領先的EDA關鍵核心技術,致力于提高集成電路行業(yè)的整體技術水平和市場價值,提供專業(yè)高效的EDA流程和工具支撐。公司通過EDA方法學創(chuàng)新,推動集成電路設計和...

關鍵字: EDA 集成電路 芯片設計

隨著近日最新出產的高性能芯片大量使用4nm工藝,不少廠商的3nm制程工藝也被提上日程,正式進入到了測試階段,也預計將在2023年年末就會看到3nm制程的產品面向市場。

關鍵字: 2nm 芯片 EDA

芯片的整個產業(yè)鏈是很龐大的,職位也達幾十個。從EDA到設計,從材料到制造,再到封裝測試及應用,其中也需要設備的支持,比如光刻機,刻蝕機,ATE等。當然職位的前途,也不外乎“錢途”+“前景”,這兩個因素也基本是正相關的。

關鍵字: 芯片 EDA 封裝測試

深圳擬出臺21條新措施,促進半導體與集成電路產業(yè)高質量發(fā)展!

關鍵字: EDA RISC-V 半導體 集成電路

據(jù)業(yè)內消息,近日深圳市發(fā)改委發(fā)布了一則關于促進半導體與集成電路產業(yè)高質量發(fā)展的若干措施的意見征求稿,文件中的主要幾條談及了促進半導體集成電路產業(yè)的領域支持、核心技術突破等多項內容,這也表達了發(fā)改委對半導體集成電路技術依賴...

關鍵字: 深圳市 發(fā)改委發(fā)布文件 半導體 EDA

近兩年,國外廠商的FPGA芯片價格飆升,由于價格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國產化替代方案。我工作中正在使用的幾款芯片也面臨停產的風險,用一片少一片,了解到國產FPGA發(fā)展的也不錯,完全自...

關鍵字: FPGA 芯片 EDA

當使用導線連接外部設備或芯片時,導線不可過長,一般控制在 20CM 以內,IIC、SPI、UART 等數(shù)字接口數(shù)據(jù)線驅動能力有限,過長的導線會導致通訊波形遲緩。當導線確實無法縮短時,可通過降低通訊速率的方法來解決、緩解通...

關鍵字: 可編程USB UART I2C SMBusS SPI

據(jù)一份與員工分享的財務報告,TikTok母公司字節(jié)跳動(Bytedance)去年的運營虧損增至70億美元以上,是此前一年的逾三倍。該報告提供了一個罕見的了解這家非上市公司備受關注的財務狀況的機會。報告顯示,字節(jié)跳動在20...

關鍵字: 字節(jié)跳動 EDA TIKTOK TE

隨著硅工藝發(fā)展接近物理極限,用來刻畫工藝演進速度的摩爾定律也開始被打破,半導體行業(yè)迎來了后摩爾時代。然而集成電路芯片產業(yè)并沒有因此而停滯發(fā)展,現(xiàn)場可編程門陣列(Field Programmable Gate Array...

關鍵字: EDA 機器學習

隨著美國對華限制可用于GAAFET的EDA 設計工具,凸顯EDA 在芯片設計關鍵角色。由于目前EDA 產業(yè)高度集中,前三大廠商以美商為主。預計臺積電2nm制程也將采用美商針對GAAFET 架構的EDA軟件。另據(jù)臺媒報道,...

關鍵字: 聯(lián)發(fā)科 鴻海 EDA

數(shù)字電源

15504 篇文章

關注

發(fā)布文章

編輯精選

技術子站

關閉