[導(dǎo)讀]隨著數(shù)字集成電路(IC)的設(shè)計(jì)變得更加復(fù)雜,驗(yàn)證其功能的工作也越來(lái)越復(fù)雜了。在能被設(shè)計(jì)的門電路數(shù)量和能在合理時(shí)間內(nèi)被驗(yàn)證的門電路數(shù)量之間一直存在差距,而這些年來(lái),EDA廠商們?cè)诳s小這種差距方面幾乎無(wú)所作為。
隨著數(shù)字集成電路(IC)的設(shè)計(jì)變得更加復(fù)雜,驗(yàn)證其功能的工作也越來(lái)越復(fù)雜了。在能被設(shè)計(jì)的門電路數(shù)量和能在合理時(shí)間內(nèi)被驗(yàn)證的門電路數(shù)量之間一直存在差距,而這些年來(lái),EDA廠商們?cè)诳s小這種差距方面幾乎無(wú)所作為。
要點(diǎn)
●加快的速度是RTL仿真的10至50倍。
●新仿真方法的速度是RTL仿真的1000至5000倍。
●FPGA原型的速度可以達(dá)到RTL仿真的10,000倍。
●EDA廠商目前提供可簡(jiǎn)化構(gòu)建原型的分區(qū)軟件。
●多家廠商提供FPGA原型構(gòu)建電路板,價(jià)格比自建的更便宜。
--------------------------------------------------------------------------------
僅就驗(yàn)證設(shè)計(jì)而言,通常要占用集成電路(IC)設(shè)計(jì)師們多達(dá)60%至80%的工作時(shí)間,而且這個(gè)比例還在不斷上升。為了幫助完成驗(yàn)證,很多設(shè)計(jì)機(jī)構(gòu)已轉(zhuǎn)向硬件輔助驗(yàn)證來(lái)構(gòu)建設(shè)計(jì)原型。電路試驗(yàn)板是第一種硬件原型制作形式,并且在復(fù)雜化和流行程度方面一直在提高。CollettInternational(www.collett.com)和Deepchip.com(www.deepchip.com)的調(diào)查表明:30%至40%的ASIC項(xiàng)目涉及原型制作?,F(xiàn)在可以利用現(xiàn)成的FPGA來(lái)構(gòu)建自己的包含數(shù)百萬(wàn)門電路的原型,然而對(duì)于大型設(shè)計(jì)或復(fù)雜設(shè)計(jì),也許就需要購(gòu)買預(yù)先設(shè)計(jì)的原型系統(tǒng),或者,在經(jīng)費(fèi)允許的情況下,租借或購(gòu)買仿真加速器或電路內(nèi)置仿真器。構(gòu)建、租借或購(gòu)買的決定取決于若干因素,其中包括所要求的時(shí)鐘速度、容量、功能、成本、系統(tǒng)設(shè)計(jì)技能以及必須驗(yàn)證設(shè)計(jì)的時(shí)間(參考文獻(xiàn)1)。
原型構(gòu)建系統(tǒng)
設(shè)計(jì)師和廠商們表示,制作ASIC和SoC(單片系統(tǒng))原型在本質(zhì)上是向后邁出的一步——一些人半開(kāi)玩笑地稱之為將SoC變成了SoB(單板系統(tǒng))。在構(gòu)建原型系統(tǒng)的過(guò)程中,一些設(shè)計(jì)師利用各種分立元件、既有的ASIC和提供新功能的FPGA的組合來(lái)重建其ASIC的功能。而另一些設(shè)計(jì)師則構(gòu)建甚至購(gòu)買將設(shè)計(jì)方案編程到主板中的快速原型設(shè)計(jì)系統(tǒng)。主板上容納了一組FPGA和子板,用來(lái)連接成獨(dú)特的功能或更大的系統(tǒng)。
工程師們可以設(shè)計(jì)或購(gòu)買運(yùn)行速度接近250MHz的ASIC原型構(gòu)件系統(tǒng),這個(gè)性能水平在某些情況下接近最終芯片的運(yùn)行速度。這類原型系統(tǒng)比那些最高頻率為2MHz的商用仿真器快得多,比RTL仿真器快110倍。利用快速ASIC原型構(gòu)件系統(tǒng),設(shè)計(jì)師可以在系統(tǒng)環(huán)境中測(cè)試設(shè)計(jì)的功能,或者也可以進(jìn)一步進(jìn)行嵌入式軟件的開(kāi)發(fā)。
當(dāng)然,由于設(shè)計(jì)師們很難在這樣的系統(tǒng)中查明系統(tǒng)缺陷的確切位置,ASIC原型的缺點(diǎn)是難以調(diào)試。各設(shè)計(jì)機(jī)構(gòu)把基于仿真的廣泛驗(yàn)證作為原型的基礎(chǔ)。MIPSTechnologies公司利用幾乎各種基于硬件的加速來(lái)驗(yàn)證新型微處理器內(nèi)核設(shè)計(jì),同時(shí)幫助客戶集成內(nèi)核(見(jiàn)附文《MIPS無(wú)所不用》)。
自建原型系統(tǒng)
目前,從頭構(gòu)建原型系統(tǒng)在某些方面比過(guò)去更容易了,而在另一些方面則更難了。當(dāng)今FPGA的巨大容量和速度等級(jí)使得用戶能夠制作數(shù)百萬(wàn)門ASIC設(shè)計(jì)方案的原型。近年來(lái),通過(guò)提供工具幫助工程師分割A(yù)SIC設(shè)計(jì)并將分割的模塊編排到FPGA陣列中,Synplicity和Synopsys等EDA公司已使原型設(shè)計(jì)工作變得容易了。目前,ASIC原型構(gòu)建軟件的商品化已經(jīng)刺激了快速原型業(yè)務(wù),并使其成為了CadenceDesignSystems和MentorGraphics等傳統(tǒng)仿真廠商的更強(qiáng)大的競(jìng)爭(zhēng)對(duì)手。各廠商,特別是那些提供現(xiàn)成原型系統(tǒng)的廠商表示:那些考慮制造或購(gòu)買原型的單位面臨的一個(gè)大問(wèn)題是——是否有時(shí)間、額外的擁有印制電路板設(shè)計(jì)和系統(tǒng)設(shè)計(jì)技能的工程人員以及預(yù)算來(lái)自行構(gòu)建原型系統(tǒng)?
DiniGroup的ASIC原型構(gòu)建公司總裁MikeDini強(qiáng)烈建議:購(gòu)買快速原型產(chǎn)品比從頭構(gòu)建更便宜。Dini在10年前是一名ASIC和FPGA設(shè)計(jì)顧問(wèn),由于當(dāng)時(shí)需要一些驗(yàn)證工具,因此他開(kāi)始構(gòu)建原型電路板。他目前已經(jīng)放棄了設(shè)計(jì)服務(wù),轉(zhuǎn)向了ASIC原型構(gòu)建領(lǐng)域中一項(xiàng)蓬勃發(fā)展的業(yè)務(wù)。多家廠商目前都提供這類原型系統(tǒng)(表1)。Dini說(shuō):“我們?cè)诜抡骖I(lǐng)域的競(jìng)爭(zhēng)對(duì)手說(shuō)我們只是提供一堆FPGA而已。我并不把它當(dāng)作是一種侮辱。這就是我做的事情。我把數(shù)量極大的一堆FPGA放在電路板上,把它們組裝在一起并進(jìn)行調(diào)試,并把它們以比你自己制造更便宜的價(jià)格賣給你。”他表示:原型構(gòu)件的價(jià)值可能無(wú)法衡量,但是,組裝一塊你在項(xiàng)目結(jié)束后可能會(huì)丟棄的專用電路板,可能會(huì)很浪費(fèi)。他建議用戶創(chuàng)建專門功能的子板,并從快速原型構(gòu)建廠商那里購(gòu)買原型系統(tǒng)的FPGA部件(見(jiàn)附文《購(gòu)買理由》)。
表一,快速原型系統(tǒng),加速器,仿真器,供應(yīng)商:
點(diǎn)擊看原圖
Dini等人表示:即使借助Synplicity和Synopsys等公司的自動(dòng)分區(qū)軟件,自己構(gòu)建一個(gè)配備3塊以上FPGA的系統(tǒng)也可能很快變成一個(gè)噩夢(mèng),特別是如果你不熟悉印制電路板設(shè)計(jì)(盡管EDA廠商聲稱印制電路板設(shè)計(jì)不難,但它依然是一項(xiàng)艱巨任務(wù))時(shí),情況更是如此。Dini說(shuō):“原型是一個(gè)關(guān)于‘是做還是買’的決定。如果采用擁有700根引腳的較大封裝,那么在一塊板上放置一片VirtexFPGA沒(méi)什么問(wèn)題,但是如果要放置2、3或16片的話,在設(shè)計(jì)、構(gòu)建和測(cè)試上就會(huì)有很大的困難。例如,兩片700引腳FPGA對(duì)于印制電路板自動(dòng)布線器來(lái)說(shuō)就太多了,因此必須做很多手工工作。使基于FPGA的自制ASIC原型變得復(fù)雜的困難臨界值大約是3。兩片還不算困難,但是當(dāng)你開(kāi)始實(shí)施3片F(xiàn)PGA時(shí),你就必須開(kāi)始檢查層數(shù),檢查各種部件在印制電路板中如何連接?!彼赋觯含F(xiàn)代的FPGA非常適合于自動(dòng)分區(qū)軟件,并且多數(shù)快速原型構(gòu)建廠商都定制各自的系統(tǒng),以便配合Synplicity公司的Certify等產(chǎn)品。
欲知詳情,請(qǐng)下載word文檔
下載文檔
本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
作為國(guó)內(nèi)集成電路領(lǐng)域創(chuàng)辦最早的行業(yè)頂級(jí)盛會(huì),ICCAD-Expo以其獨(dú)特的舉辦形式,獨(dú)到的與會(huì)效果,贏得了業(yè)界展商和觀眾的廣泛贊譽(yù),31年來(lái)行業(yè)內(nèi)口口相傳,規(guī)模屢創(chuàng)新高。本屆展會(huì)更是在以往高水準(zhǔn)、高規(guī)格、高質(zhì)量的基礎(chǔ)上,...
關(guān)鍵字:
AI芯片
EDA
RISC-V
今天,小編將在這篇文章中為大家?guī)?lái)單片機(jī)的有關(guān)報(bào)道,通過(guò)閱讀這篇文章,大家可以對(duì)它具備清晰的認(rèn)識(shí),主要內(nèi)容如下。
關(guān)鍵字:
單片機(jī)
仿真器
深圳2025年8月12日 /美通社/ -- 全球消費(fèi)電子行業(yè)領(lǐng)導(dǎo)者、Mini LED和超大屏[1]電視銷量全球第一的TCL欣然宣布,公司將參加9月5日至9日在柏林舉辦的2025年德國(guó)柏林消費(fèi)電子展(IFA 2025)。作...
關(guān)鍵字:
TCL
消費(fèi)電子展
NI
大屏
北京2025年8月11日 /美通社/ -- 2025年8月8日,由紫光漢圖舉辦的 "雙引擎?印未來(lái)"紫光打印機(jī)新品發(fā)布會(huì)正式在北京通明湖會(huì)展中心舉行。 工業(yè)和信息化部電子信息司電子系統(tǒng)處領(lǐng)導(dǎo)、中國(guó)電...
關(guān)鍵字:
打印機(jī)
紫光
NI
核心技術(shù)
加快開(kāi)發(fā)進(jìn)程;提升質(zhì)量、安全性、性能與成本效益 利用耐世特在底盤領(lǐng)域的專業(yè)知識(shí)和線控技術(shù)產(chǎn)品組合 美國(guó)密西根州奧本山2025年8月11日 /美通社/ --?耐...
關(guān)鍵字:
MOTION
軟件
運(yùn)動(dòng)控制
NI
EDA(Electronic Design Automation)即電子設(shè)計(jì)自動(dòng)化,是半導(dǎo)體設(shè)計(jì)領(lǐng)域的關(guān)鍵工具,廣泛應(yīng)用于集成電路(IC)、印刷電路板(PCB)以及系統(tǒng)級(jí)、嵌入式設(shè)計(jì),其主要功能是通過(guò)設(shè)計(jì)自動(dòng)化和流程優(yōu)化...
關(guān)鍵字:
EDA
半導(dǎo)體
電路板
在全球化變局與地緣技術(shù)角力持續(xù)深化的時(shí)代浪潮中,中國(guó)半導(dǎo)體產(chǎn)業(yè)正面臨芯片設(shè)計(jì)工具鏈的“雙重封鎖”——尖端算法封鎖與規(guī)模化驗(yàn)證缺位。國(guó)產(chǎn)EDA的破局不僅需攻克“卡脖子”技術(shù),更需跨越“市場(chǎng)信任鴻溝”:紙上參數(shù)無(wú)法破壁,唯有...
關(guān)鍵字:
國(guó)微芯
EDA
Esse
芯天成
-Cognizant正在籌辦全球最大規(guī)模的氛圍編程活動(dòng),以提升數(shù)千名員工的AI素養(yǎng) 為抓住人工智能經(jīng)濟(jì)將創(chuàng)造的巨大機(jī)遇,Cognizant與Lovable、Windsurf、Cursor、Gemini Code Ass...
關(guān)鍵字:
編程
NI
AN
PI
-Cognizant推出AI Training Data Services,助力企業(yè)級(jí)AI模型加速開(kāi)發(fā) Cognizant是數(shù)據(jù)與AI模型訓(xùn)練合作伙伴,長(zhǎng)期深受大型數(shù)字原生先鋒企業(yè)信賴,助力其訓(xùn)練全球最先進(jìn)的AI/機(jī)器...
關(guān)鍵字:
NI
AN
AI模型
SERVICES
葡萄牙波爾圖2025年7月31日 /美通社/ -- 全球領(lǐng)先的新一代制造執(zhí)行系統(tǒng)供應(yīng)商凱睿德制造宣布收購(gòu)專注于高科技制造圖像分析的AI專家公司 Convanit。本次收購(gòu)是擴(kuò)展凱睿德制造數(shù)據(jù)平臺(tái)能力的重要一步,將助力客戶...
關(guān)鍵字:
智能制造
圖像分析
NI
AN
2025年,該實(shí)驗(yàn)室已新獲兩項(xiàng)美國(guó)授權(quán)專利,開(kāi)源了一個(gè)關(guān)鍵AI開(kāi)發(fā)平臺(tái),并贏得了GECCO金獎(jiǎng) 新澤西州提內(nèi)克2025年7月25日 /美通社/ -- Cognizant(Nasdaq:CTSH)今日宣布,其AI實(shí)驗(yàn)室新...
關(guān)鍵字:
AI
NI
AN
BSP
7月4日消息,據(jù)央視消息,今天,商務(wù)部新聞發(fā)言人就美取消相關(guān)對(duì)華經(jīng)貿(mào)限制措施情況答記者問(wèn)。
關(guān)鍵字:
EDA
芯片
美國(guó)這 “說(shuō)變就變” 的戲碼,真是讓人看笑話。此前,美國(guó)揮舞出口管制大棒,拿芯片設(shè)計(jì)軟件 EDA 對(duì)中國(guó)下黑手,妄圖用這 “芯片之母” 扼住中國(guó)半導(dǎo)體產(chǎn)業(yè)咽喉。可如今,卻灰溜溜地解除了限制。
關(guān)鍵字:
EDA
芯片設(shè)計(jì)
上海2025年6月30日 /美通社/ -- 6月30日,文心大模型正式開(kāi)源,黑芝麻智能即日起快速啟動(dòng)與文心大模型技術(shù)合作。 黑芝麻智能將基于文心大模型,打造行業(yè)領(lǐng)先的車端推理引擎,為企業(yè)、開(kāi)發(fā)者提供真正可用、好用、可落...
關(guān)鍵字:
模型
NI
開(kāi)源
多模
作為全球三大RISC-V峰會(huì)之一,備受矚目的第五屆RISC-V中國(guó)峰會(huì)將于7月16日至19日在上海張江科學(xué)會(huì)堂隆重舉行。本屆峰會(huì)由上海開(kāi)放處理器產(chǎn)業(yè)創(chuàng)新中心(SOPIC)主辦,上海國(guó)有資本投資有限公司、上海張江高科技園區(qū)...
關(guān)鍵字:
RISC-V
AI
EDA
隨著芯片設(shè)計(jì)復(fù)雜度突破千億晶體管,傳統(tǒng)物理驗(yàn)證(Physical Verification, PV)工具面臨資源爭(zhēng)用、任務(wù)調(diào)度混亂等問(wèn)題。本文提出一種基于Kubernetes的EDA容器化部署方案,通過(guò)資源隔離、動(dòng)態(tài)調(diào)度...
關(guān)鍵字:
Kubernetes
EDA
與英偉達(dá)的技術(shù)合作致力加速生產(chǎn)制造的數(shù)字化轉(zhuǎn)型 舍弗勒全球工廠將通過(guò)AI解決方案的應(yīng)用加速制造工藝的革新,并提升產(chǎn)品質(zhì)量 舍弗勒憑借數(shù)十年在制造領(lǐng)域的技術(shù)積累,推動(dòng)工業(yè)元宇宙持續(xù)發(fā)展 巴黎和赫...
關(guān)鍵字:
數(shù)字化
英偉達(dá)
SE
NI
第五屆中國(guó)集成電路設(shè)計(jì)創(chuàng)新大會(huì)暨IC應(yīng)用生態(tài)展
關(guān)鍵字:
EDA
RISC-V
汽車電子
6月5日消息,博主數(shù)碼閑聊站表示,美國(guó)新禁令斷供EDA,涉及針對(duì)用于設(shè)計(jì)GAAFET結(jié)構(gòu)的EDA工具,而臺(tái)積電2nm就是GAAFET結(jié)構(gòu)。
關(guān)鍵字:
EDA
芯片