ARM是目前全球最大的嵌入式芯片技術(shù)的IP提供商,其所擁有的IP已經(jīng)成為眾多芯片設(shè)計(jì)公司采納的一種技術(shù)標(biāo)準(zhǔn)和開發(fā)平臺(tái)。所以基于ARM 內(nèi)核的SoC已經(jīng)成為嵌入式處理器的開發(fā)重點(diǎn),可通過ARM實(shí)現(xiàn)LCD控制器來完成對(duì)嵌入式
摘要:為了實(shí)現(xiàn)靶場(chǎng)時(shí)統(tǒng)終端輸出IRIG-B標(biāo)準(zhǔn)DC code信號(hào),采用VHDL語言在FPGA邏輯電路中設(shè)計(jì)了DC code編碼器硬件電路,通過QuartusⅡ軟件建立工程文件對(duì)VHDL語言DC code編碼器電路進(jìn)行編譯和仿真,獲得了符合IRIG-B標(biāo)
摘要:采用SONY行間轉(zhuǎn)移型面陣CCD ICX415AL作為圖像傳感器,設(shè)計(jì)了一款新型CCD成像系統(tǒng)。以Altera公司的FPGA芯片EP1C12F256作為時(shí)序發(fā)生器產(chǎn)生CCD驅(qū)動(dòng)信號(hào)。采用相關(guān)雙采樣技術(shù)濾除了視頻信號(hào)中的相關(guān)噪聲,提高信噪
摘要:為設(shè)計(jì)一款便攜式頻率特性測(cè)試儀,該系統(tǒng)以大規(guī)??煽r程邏輯器件為實(shí)現(xiàn)載體,采用了基于FPGA體系結(jié)構(gòu)的集成化設(shè)計(jì)方案,以VHDL為設(shè)計(jì)語言,設(shè)計(jì)了包含掃頻信號(hào)源、測(cè)幅、測(cè)相及顯示等電路,系統(tǒng)經(jīng)峰值檢測(cè)和相
激光跟蹤測(cè)量系統(tǒng)(Laser Tracker System)是工業(yè)測(cè)量系統(tǒng)中常用的一種高精度的測(cè)量儀器,是近十年發(fā)展起來的新型大尺寸空間測(cè)量儀器,不僅對(duì)靜止目標(biāo)可以測(cè)量,而且對(duì)運(yùn)動(dòng)目標(biāo)也可以進(jìn)行跟蹤測(cè)量。它集合了激光測(cè)距技
智能環(huán)境清潔器由于可代替人進(jìn)行環(huán)境清潔工作,已日漸成為人們研究的焦點(diǎn)。雖然它們實(shí)現(xiàn)了智能,但大多結(jié)構(gòu)復(fù)雜、集成度高,不利于開發(fā)者拓展其功能。在研究并總結(jié)市場(chǎng)上相對(duì)成熟產(chǎn)品的基礎(chǔ)上,本文基于可編程性強(qiáng)的
IC制造技術(shù)的發(fā)展推動(dòng)著芯片向更高集成度方向前進(jìn),從而能夠?qū)⒄麄€(gè)系統(tǒng)設(shè)計(jì)到單個(gè)芯片中構(gòu)成片上系統(tǒng)SoC(System on Chip)。SoC采用全局同步型共享總線通信結(jié)構(gòu)。這類系統(tǒng)由于掛在總線上的設(shè)備在通信時(shí)對(duì)總線的獨(dú)占性
摘要 以MPC8313E芯片為平臺(tái),介紹了一個(gè)基于嵌入式Linux探作系統(tǒng)的雙口RAM設(shè)備驅(qū)動(dòng)。通過該設(shè)備驅(qū)動(dòng)搭建Linux服務(wù)器,利用緩存技術(shù)實(shí)時(shí)讀取FPGA雙口RAM數(shù)據(jù),最終實(shí)現(xiàn)將海量圖像數(shù)據(jù)高速上傳至PC端。 關(guān)鍵詞 嵌入式
摘要 對(duì)DDR SDRAM的基本工作特性以及時(shí)序進(jìn)行了分析與研究,基于FPGA提出了一種通用的DDRSDRAM控制器設(shè)計(jì)方案。在Modelaim上通過了軟件功能仿真,并在FPGA芯片上完成了硬件驗(yàn)證。結(jié)果表明,該控制器能夠較好地完成DD
近年來,F(xiàn)PGA應(yīng)用需求與日俱增,不論是無線通訊基礎(chǔ)設(shè)備、工控自動(dòng)化、連網(wǎng)汽車、醫(yī)療成像以及航太軍事等嵌入式應(yīng)用領(lǐng)域,都相當(dāng)需要FPGA的可編程邏輯組合實(shí)現(xiàn)各種功能。為了替各種不同應(yīng)用需求量身訂制所需產(chǎn)品,A
摘要:針對(duì)現(xiàn)在對(duì)機(jī)載數(shù)據(jù)采集系統(tǒng)中總線技術(shù)的要求,采用Altera公司的CycloneIII系列FPGA EP3C40F484,在數(shù)據(jù)采集系統(tǒng)中實(shí)現(xiàn)了自定義數(shù)據(jù)采集總線MCMB的設(shè)計(jì)。通過Modelsim進(jìn)行功能仿真,并利用QuartusⅡ自帶的仿真
摘要 設(shè)計(jì)實(shí)現(xiàn)一種基于FPGA的視頻采集顯示系統(tǒng),包括視頻圖像的采集、處理與顯示3個(gè)部分。視頻圖像部分采用CCD攝像頭OV7670作為視頻數(shù)據(jù)的采集,利用在FPGA中構(gòu)建FIFO并配合SDRAM高速讀寫實(shí)現(xiàn)視頻圖像數(shù)據(jù)的高速緩存
摘要 采用特定頻率的聲音信號(hào)作為聲源對(duì)小車進(jìn)行導(dǎo)航,使小車能夠通過接收和處理聲信號(hào)以確定聲源方向和位置,并行進(jìn)至聲源處的功能。其中,用硬件濾波電路對(duì)聲信號(hào)進(jìn)行濾波處理,由FPGA計(jì)算聲信號(hào)到達(dá)的時(shí)間差,單片
在電機(jī)驅(qū)動(dòng)系統(tǒng)應(yīng)用中,多相電機(jī)驅(qū)動(dòng)系統(tǒng)可以應(yīng)用在供電電壓受限制的場(chǎng)合,其作用是:(1)解決低壓大功率的問題;(2)減小振動(dòng)和噪音。由于電機(jī)相數(shù)增加,輸出轉(zhuǎn)矩脈動(dòng)減小、脈動(dòng)頻率增加,使驅(qū)動(dòng)系統(tǒng)低速特性得到很大的
概述隨著電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應(yīng)用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來越多用戶根據(jù)自己的需要,以
與28nm的追逐戰(zhàn)不同,當(dāng)Altera一邊廂大力推進(jìn)其基于下一代工藝的產(chǎn)品系列時(shí),賽靈思并沒有馬上跟進(jìn)或很激進(jìn)的開始火拼之勢(shì),而是淡定的盡己之事,為自己的FPGA產(chǎn)品做很好的未來市場(chǎng)定位,打造一種理念。我們知道賽靈
摘要:由于紅外圖像預(yù)處理算法自身的復(fù)雜性,使得紅外圖像在DSP中的預(yù)處理時(shí)間較長。針對(duì)這一問題,提出一種基于FPGA的實(shí)時(shí)紅外圖像預(yù)處理方法。該方法采用了流水線技術(shù)來并行完成非均勻校正、空間濾波、直方圖統(tǒng)計(jì)等
Analog Devices, Inc.與Xilinx® Inc.和MathWorks Inc.將合作舉辦一系列面向模擬、混合信號(hào)和嵌入式系統(tǒng)工程師的設(shè)計(jì)會(huì)議。會(huì)議的主題是“Discuss. Design. Deliver.”,高性能模擬、現(xiàn)場(chǎng)可編程門陣列
隨著現(xiàn)代通信技術(shù)的迅速發(fā)展,信號(hào)的調(diào)制方式向多樣化發(fā)展,解淵技術(shù)也隨之不斷向前發(fā)展。為了對(duì)高速大帶寬的信號(hào)進(jìn)行實(shí)時(shí)解調(diào),現(xiàn)在很多的解調(diào)關(guān)鍵算法都是在高速硬件上用可編程邏輯器件(FPGA)實(shí)觀,利用FPGA強(qiáng)大的
Analog Devices, Inc.(NASDAQ:ADI)與Xilinx Inc.和MathWorks Inc.將合作舉辦一系列面向模擬、混合信號(hào)和嵌入式系統(tǒng)工程師的設(shè)計(jì)會(huì)議。會(huì)議的主題是“Discuss. Design. Deliver.”,高性能模擬、現(xiàn)場(chǎng)可編程