基于嵌入式Linux和FPGA的千兆網(wǎng)數(shù)據(jù)傳輸?shù)膶?shí)現(xiàn)
ARM公司在上周的CCBN 2013期間,向國內(nèi)媒體宣布了其最新發(fā)展規(guī)劃以及對(duì)中國市場(chǎng)的一些戰(zhàn)略投入和關(guān)注點(diǎn),ARM未來的4大核心領(lǐng)域計(jì)算、服務(wù)器、網(wǎng)絡(luò)連接及嵌入式圖形處理器。經(jīng)過近三十年的發(fā)展,在如今的處理器領(lǐng)域,
近日,萊迪思半導(dǎo)體公司宣布推出iCE40 LP384 FPGA,超低密度FPGA擴(kuò)展的iCE40系列的最小器件。能夠使設(shè)計(jì)人員快速地添加新的功能,使成本敏感、空間受限、低功耗的產(chǎn)品差異化,新的小尺寸FPGA對(duì)許多應(yīng)用是理想的選擇
21ic訊 萊迪思半導(dǎo)體公司日前宣布推出iCE40 LP384 FPGA,超低密度FPGA擴(kuò)展的iCE40系列的最小器件。能夠使設(shè)計(jì)人員快速地添加新的功能,使成本敏感、空間受限、低功耗的產(chǎn)品差異化,新的小尺寸FPGA對(duì)許多應(yīng)用是理想的
作為ADI CON 2013白金贊助商的安捷倫公司也將他們的新品——高性能實(shí)時(shí)頻譜分析儀帶到了展區(qū)。安捷倫展臺(tái)安捷倫實(shí)時(shí)頻譜分析儀有效解決了隨著市場(chǎng)需求和科技發(fā)展,信號(hào)的復(fù)雜程度和捷變程度越來越高,在航
在可靠的通信系統(tǒng)中,要保證接收端能正確解調(diào)出信息,必須要有一個(gè)同步系統(tǒng),以實(shí)現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關(guān)重要的。一個(gè)簡(jiǎn)單的接收系統(tǒng)框圖如圖1所示。 本文介紹一種基于現(xiàn)場(chǎng)可編程
賽靈思(Xilinx)將以三維晶片(3D IC)技術(shù)優(yōu)勢(shì),迎戰(zhàn)競(jìng)爭(zhēng)對(duì)手Altera的先進(jìn)制程新攻勢(shì)。Altera日前宣布將借力英特爾(Intel)14納米(nm)三閘極電晶體(Tri-gate Transistor)制程生產(chǎn)更先進(jìn)的現(xiàn)場(chǎng)可編程閘陣列(FPGA)方案,
近日,Altera公司宣布,其28 nm Cyclone® V GT FPGA全面通過了PCI Express® (PCIe®) 2.0規(guī)范的兼容性測(cè)試。Cyclone V GT FPGA目前已經(jīng)投產(chǎn),是業(yè)界第一款實(shí)現(xiàn)了5 Gbps數(shù)據(jù)速率并支持PCIe 2.0互操作性的
摘要:文中介紹了一種基于FPGA的多通道應(yīng)力應(yīng)變信號(hào)監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)方案,該系統(tǒng)的研究為一些大型建筑結(jié)構(gòu)由于年代久遠(yuǎn)而需要維護(hù)、維修提供客觀依據(jù),主要闡述了前端信號(hào)采集電路硬件以及FPGA上各個(gè)控制模塊的設(shè)計(jì),
基于FPGA的應(yīng)力應(yīng)變信號(hào)監(jiān)測(cè)系統(tǒng)的研究設(shè)計(jì)
ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對(duì)需要增加外設(shè)。類似于通用cpu,但是不包括桌面計(jì)算機(jī)。DSP主要用來計(jì)算,計(jì)算功能很強(qiáng)悍,一般嵌入式芯片用來控制,而
英特爾將正式涉足半導(dǎo)體代工(Foundry)業(yè)務(wù)。2013年2月底,英特爾與FPGA大廠商阿爾特拉達(dá)成協(xié)議,英特爾將使用14nm工藝為阿爾特拉制造新一代產(chǎn)品群。英特爾將為阿爾特拉代工生產(chǎn)面向有線通信及計(jì)算等用途的最高檔FP
英特爾將正式涉足半導(dǎo)體代工(Foundry)業(yè)務(wù)。2013年2月底,英特爾與FPGA大廠商阿爾特拉達(dá)成協(xié)議,英特爾將使用14nm工藝為阿爾特拉制造新一代產(chǎn)品群。英特爾將為阿爾特拉代工生產(chǎn)面向有線通信及計(jì)算等用途的最高檔FP
ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別和聯(lián)系
摘要:針對(duì)兩電平DSP2407控制板在三電平逆變器控制中資源不足的問題,在不改變?cè)谐墒焖惴ê陀布幕A(chǔ)上,提出一種基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的三電平實(shí)現(xiàn)方法。采用FPGA構(gòu)造了三電平脈寬調(diào)制(PWM)IP核,包含三電
21ic訊 Altera公司日前宣布,其28 nm Cyclone® V GT FPGA全面通過了PCI Express® (PCIe®) 2.0規(guī)范的兼容性測(cè)試。Cyclone V GT FPGA目前已經(jīng)投產(chǎn),是業(yè)界第一款實(shí)現(xiàn)了5 Gbps數(shù)據(jù)速率并支持PCIe 2.0互操
隨著越來越多的通信設(shè)備商選擇采用 FPGA 作為系統(tǒng)核心,以取代 ASIC 與 ASSP , FPGA供貨商相繼推出支持通信系統(tǒng)的一系列核心產(chǎn)品組合。賽靈思公司(Xilinx)日前發(fā)表一系列針對(duì)無線與資料中心系統(tǒng)的核心產(chǎn)品組合。過去
近日,東芝公司宣布開始提供BaySand授權(quán)的結(jié)構(gòu)化陣列(Structured Arrays)產(chǎn)品。該產(chǎn)品可以提供比FPGA更低的價(jià)格及功耗,同時(shí)比ASIC的實(shí)施及生產(chǎn)周期更短。該產(chǎn)品類似eASIC,一方面在設(shè)計(jì)及量產(chǎn)前客戶可以定制少部分金
基于FFT算法的電力系統(tǒng)諧波檢測(cè)裝置,大多采用DSP芯片設(shè)計(jì)。DSP芯片是采用哈佛結(jié)構(gòu)設(shè)計(jì)的一種CPU,運(yùn)算能力很強(qiáng),速度很快;但是其順序 執(zhí)行的模式限制了其進(jìn)行FFT運(yùn)算的速度。而現(xiàn)場(chǎng)可編程邏輯門陣列(Field Programm
21ic訊 無線計(jì)算和移動(dòng)設(shè)備的快速發(fā)展對(duì)無線電頻譜的可用帶寬提出了更高的要求。頻譜監(jiān)測(cè)使通信的供應(yīng)商和監(jiān)管方能夠監(jiān)控系統(tǒng)運(yùn)行、解決干擾問題和執(zhí)行分配規(guī)則。無線信號(hào)監(jiān)測(cè)的挑戰(zhàn)在于,它要求監(jiān)測(cè)者能在大量干擾存