www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > > 芯片驗證工程師
[導(dǎo)讀]本文主要介紹各種類型的跨時鐘域問題。同步時鐘是指具有已知相位和頻率關(guān)系的時鐘。這些時鐘本質(zhì)上是來自同一時鐘源。根據(jù)相位和頻率關(guān)系,可分為以下幾類:具有相同頻率和零相位差的時鐘具有相同頻率和固定相位差的時鐘具有不同頻率和可變相位差的時鐘整數(shù)倍時鐘非整數(shù)倍時鐘具有相同頻率和零相位差的...

本文主要介紹各種類型的跨時鐘域問題。同步時鐘是指具有已知相位和頻率關(guān)系的時鐘。這些時鐘本質(zhì)上是來自同一時鐘源。根據(jù)相位和頻率關(guān)系,可分為以下幾類:

具有相同頻率和零相位差的時鐘具有相同頻率和固定相位差的時鐘具有不同頻率和可變相位差的時鐘整數(shù)倍時鐘非整數(shù)倍時鐘
具有相同頻率和零相位差的時鐘時鐘C1和C2具有相同的頻率和0相位差。由于此時時鐘C1和C2是相同的,并且由相同的時鐘源產(chǎn)生,因此從C1到C2的數(shù)據(jù)傳輸本質(zhì)上不是跨時鐘域。每當(dāng)數(shù)據(jù)從時鐘C1傳輸?shù)紺2時,一個C1(或C2)時鐘周期就可以完成數(shù)據(jù)采樣,如下圖所示。只要源時鐘觸發(fā)器和目的時鐘觸發(fā)器之間的組合邏輯延遲能夠滿足電路的setup和hold時間,數(shù)據(jù)就會正確傳輸。這里唯一的要求是設(shè)計應(yīng)進(jìn)行過時序clean,即STA(靜態(tài)時序分析)。在這種情況下,將不會存在亞穩(wěn)態(tài)、數(shù)據(jù)丟失或數(shù)據(jù)不一致性的問題。
具有相同頻率和固定相位差的時鐘如下圖所示時鐘C1和C2具有相同的頻率,但發(fā)生相位偏移,C1領(lǐng)先C2 3T/4時間單位。每當(dāng)數(shù)據(jù)從時鐘C1傳輸?shù)紺2時,由于setup/hold margin較小,對組合邏輯延遲有更嚴(yán)格的要求(setup或者h(yuǎn)old )。如果數(shù)據(jù)傳輸處的setup/hold時間滿足要求,數(shù)據(jù)將被正確地傳輸,并且不存在亞穩(wěn)態(tài)。在這種情況下也不需要同步器,唯一的要求是設(shè)計STA clean。

具有不同頻率和可變相位差的時鐘
這里可以有兩個子類別:1、一個時鐘的時鐘周期是另一個時鐘的整數(shù)倍(奇數(shù)倍和整數(shù)倍)2、一個時鐘的時鐘周期是另一個時鐘的非整數(shù)倍。
在這兩種情況下,時鐘邊沿之間的相位差可以是可變的。
1. 整數(shù)倍時鐘在這種情況下,一個時鐘的頻率是另一個時鐘的奇數(shù)倍,它們邊沿之間的相位差是可變的。下圖中2個時鐘邊沿之間的最大相位差等于快速時鐘的時間周期。時鐘C1比時鐘C2快3倍。假設(shè)T是時鐘C1的時鐘周期,時鐘C2采樣到的數(shù)據(jù)可能來自時鐘C1的T、2T或3T時刻數(shù)據(jù)。在進(jìn)行靜態(tài)時序分析時需要針對setup和hold的最差情況。在上面這種情況下,由慢時鐘到快時鐘的數(shù)據(jù)傳輸只要滿足時序,不存在亞穩(wěn)態(tài)或數(shù)據(jù)不一致,也不需要同步器。然而,在快時鐘到慢時鐘的情況下存在數(shù)據(jù)丟失的問題。為了防止這種情況發(fā)生,源數(shù)據(jù)應(yīng)該至少在一個目標(biāo)時鐘(慢時鐘)的周期內(nèi)保持不變。這可以通過一些控制電路(例如狀態(tài)機(jī))來保證。在上圖的示例中,如果源時鐘每3個周期生成一次源數(shù)據(jù),則不會出現(xiàn)數(shù)據(jù)丟失。

2.非整數(shù)倍時鐘
在這種情況下,一個時鐘的頻率是另一個時鐘的非整數(shù)倍,時鐘邊沿之間的相位差是可變的。這里考慮兩種情況:第1種情況下,兩個時鐘的時鐘邊沿非常近,近到足以導(dǎo)致亞穩(wěn)態(tài)問題。然而,一旦時鐘邊沿接近,在下一個周期中有足夠的時間來適當(dāng)?shù)夭东@數(shù)據(jù)。在這種情況下,這兩個時鐘的邊沿可以斷斷續(xù)續(xù)地結(jié)合在一起。
換句話說,時鐘邊沿一次接合在一起,然后在接下來的幾個周期中,時鐘邊沿之間會有足夠的時間以正確地捕獲數(shù)據(jù)。在這里,“近”一詞意味著足夠近,足以引起亞穩(wěn)態(tài)。
在下圖中,時鐘C1和C2的時間周期分別為10ns和7ns。由于亞穩(wěn)態(tài),當(dāng)時鐘邊沿非常接近時,可能無法在目標(biāo)時鐘域中捕獲數(shù)據(jù)。然而,在下一個周期中,就可能有足夠的時間以便目標(biāo)時鐘可以正確地捕獲數(shù)據(jù)。如下圖所示,雖然預(yù)期輸出是B1,實際波形看起來像B2,但在這種情況下仍然沒有數(shù)據(jù)丟失(當(dāng)然也不是每一拍都能采到)。對于快時鐘到慢時鐘的跨時鐘域傳輸,可能會發(fā)生數(shù)據(jù)丟失,為了防止這種情況發(fā)生,源數(shù)據(jù)應(yīng)該在至少一個目標(biāo)時鐘周期內(nèi)保持不變。同樣,這可以通過使用一個簡單的FSM來實現(xiàn)。
第2種情況下,兩個時鐘的時鐘邊沿可以足夠接近并且連續(xù)多個周期。在這種情況下,時鐘之間的相位差有時非常小,并且可以保持幾個周期。這與異步時鐘非常相似,除了可變相位差是已知的并周期性地重復(fù)。
下圖中這兩個時鐘的時鐘邊沿連續(xù)4個周期非常接近。在前2個周期中,有可能出現(xiàn)setup違例,而在接下來的2個周期中,也有可能出現(xiàn)hold違例。在這種情況下,將存在亞穩(wěn)態(tài)的問題,因此需要進(jìn)行同步。除了亞穩(wěn)態(tài)之外,還可能存在數(shù)據(jù)丟失的問題,盡管它是一個慢時鐘到快時鐘域的傳輸。上圖中,如果沒有亞穩(wěn)態(tài),B1是預(yù)期的輸出。但是,實際的輸出可以是B2。這里的數(shù)據(jù)值“1”丟失,因為在第一個周期中,值“1”由于setup違例而沒有被捕獲,而在第二個周期中,新值“0”被錯誤捕獲。

為了防止數(shù)據(jù)丟失,數(shù)據(jù)需要在至少兩個目標(biāo)時鐘周期內(nèi)保持不變。這可以通過使用一個簡單的FSM來控制源數(shù)據(jù)的生成來實現(xiàn)。然而,數(shù)據(jù)不連貫性的問題可能仍然存在。在這種情況下,需要使用握手和FIFO等技術(shù)處理數(shù)據(jù)的不連貫性問題。
異步跨時鐘域

沒有已知相位或頻率關(guān)系的時鐘被稱為異步時鐘。異步時鐘之間的相位差是可變的,而且不像同步時鐘,它是不可預(yù)測的


如果已知源時鐘頻率和目標(biāo)時鐘頻率,則可以通過保持源數(shù)據(jù)在目標(biāo)時鐘的兩個周期內(nèi)不變來防止數(shù)據(jù)丟失。如果電路要被設(shè)計為獨立于時鐘頻率,則應(yīng)使用握手或FIFO技術(shù)來防止亞穩(wěn)態(tài)、數(shù)據(jù)丟失和數(shù)據(jù)一致性問題。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

上海2025年7月21日 /美通社/ -- 本文圍繞跨域時間同步技術(shù)展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時間基準(zhǔn),文章介紹了 PTP、gPTP、CAN 等主流同步技術(shù)及特點,并以...

關(guān)鍵字: 時鐘 時間同步 同步技術(shù) 智能汽車

在 SIP 協(xié)議中處理 INVITE 請求時,選擇同步或異步模式會直接影響服務(wù)端的性能和響應(yīng)邏輯。

關(guān)鍵字: INVITE 異步 同步

三相異步電動機(jī)在工業(yè)領(lǐng)域應(yīng)用廣泛,是眾多生產(chǎn)設(shè)備的核心動力源。其轉(zhuǎn)軸作為傳遞扭矩、帶動負(fù)載運轉(zhuǎn)的關(guān)鍵部件,一旦出現(xiàn)裂紋、斷裂或彎曲現(xiàn)象,將直接導(dǎo)致電動機(jī)無法正常工作,進(jìn)而影響整個生產(chǎn)流程。因此,快速準(zhǔn)確地判斷并妥善處理這...

關(guān)鍵字: 異步 電動機(jī) 扭矩

只要FPGA設(shè)計中的所有資源不全屬于一個時鐘域,那么就可能存在跨時鐘域問題,因為異步邏輯其實也可以看做一種特殊的跨時鐘域問題。

關(guān)鍵字: FPGA 時鐘

電感器俗稱電感,本質(zhì)上是一個線圈,有空心線圈也有實心線圈,實心線圈有鐵芯或者其它材料制成的芯,電感的單位是“H”,簡稱“亨”。

關(guān)鍵字: 電感器 相位差

所有的周期性信號都可以用幅度和相位來描述.我們在基本電路理論中都學(xué)到了這一點。你一定記得,當(dāng)信號通過一個網(wǎng)絡(luò)時,必須計算它的相位變化。幸運的是,你也可以用?示波器 使用幾種方法。

關(guān)鍵字: 示波器 相位差

在Xilinx FPGA的DDR3設(shè)計中,時鐘系統(tǒng)扮演著至關(guān)重要的角色。它不僅決定了DDR3存儲器的數(shù)據(jù)傳輸速率,還直接影響到FPGA與DDR3存儲器之間數(shù)據(jù)交換的穩(wěn)定性和效率。本文將詳細(xì)介紹Xilinx FPGA DD...

關(guān)鍵字: Xilinx FPGA DDR3 時鐘

TimeProvider 4100主時鐘的附件,可擴(kuò)展至200 個完全冗余的T1、E1 或CC同步輸出端

關(guān)鍵字: 5G網(wǎng)絡(luò) 時鐘

摘要:提出CD型鐵芯電感量的一種測量方法,對電感外加纏繞線圈,在纏繞線圈兩端加上電壓,通過改變線圈兩端電壓來控制流經(jīng)鐵芯電感中間的電流,準(zhǔn)確測量電壓與電流,獲取兩者的幅值與相位差,通過計算獲得被測鐵芯電感量,并通過與電橋...

關(guān)鍵字: 相位差 匝數(shù) 調(diào)壓器

香港2022年7月7日 /美通社/ -- 壽康集團(tuán)有限公司(“壽康集團(tuán)”或“本公司”及其附屬公司,統(tǒng)稱“本集團(tuán)”;股份代號:0575.HK)旗下全資附屬公司、并以香港為基地的人工智能創(chuàng)新公司及衰老與長壽深層生物...

關(guān)鍵字: 時鐘 VI GE EV
關(guān)閉